專利名稱:混合式激光二極管驅(qū)動器的制作方法
混合式激光二極管驅(qū)動器優(yōu)先權(quán)聲明本申請主張2008年11月25日所提交的美國非臨時(shí)專利申請No. 12/277,912的 優(yōu)先權(quán)(律師檔案No. ELAN-Ol 168US2號)。本申請案亦主張2008年9月16日所提交的美 國臨時(shí)專利申請No. 61/097,511號的優(yōu)先權(quán)(律師檔案No. ELAN-Ol 168US1)。本申請案亦 主張2008年6月9日所提交的美國臨時(shí)專利申請No.61/060,086號的優(yōu)先權(quán)(律師檔案 No. ELAN-01168US0)。上述各個申請通過弓|用納入本文中。本申請與2007年5月16日所提交的名稱為“包括解碼器的混合式激光二極 管驅(qū)動器(HYBRID LASER DIODE DRIVERS THAT INCLUDE A DECODER) ” 的美國專利申 請No. 11/749,636(律師檔案No. ELAN-Ol 144US1號)相關(guān)。本申請案還與在2007年5 月16日所提交的名稱為“包括狀態(tài)機(jī)的混合式激光二極管驅(qū)動器(HYBRID LASER DIODE DRIVERS THAT INCLUDE A STATE MACHINE) ”的美國專利申請案 No. 11/749,703 號(律師檔 案No.ELAN-01144US2號)相關(guān)。上述各個申請通過引用納入本文中。
背景技術(shù):
在關(guān)于諸如CD、DVD等的光盤技術(shù)的產(chǎn)品領(lǐng)域中,存在增加存儲容量與數(shù)據(jù)轉(zhuǎn)移 速度的趨勢。另外,諸如介質(zhì)類型、寫入速度、盤片格式、以及驅(qū)動光學(xué)件的因素使特定的寫 入策略成為必要。為了具有競爭性并且奪取市場占有率,存在增加由單個激光二極管驅(qū)動 器(LDD)所支持的特征(例如,格式)的數(shù)目趨勢,由此使單個LDD能夠支持CD與DVD兩 種技術(shù)、也支持諸如藍(lán)光光盤(BD)的新穎技術(shù),但不限于這些。隨著LDD所支持的特征數(shù)目增加,常規(guī)LDD遭受更多引腳需求。舉例而言,常規(guī) LDD對每個所支持的輸出電流電平要求一個模擬線路和/或一個數(shù)字線路(或一對),其隨 著增加所支持的輸出電流電平,造成高引腳計(jì)數(shù)。此外,各個線路受到噪聲拾起或時(shí)序不準(zhǔn) 確,而導(dǎo)致不良的波形保真。另外,由于對寫入電流以及振蕩器時(shí)序兩者的輸出驅(qū)動的遠(yuǎn)程 控制,所以常規(guī)LDD還遭受時(shí)序誤差。為了解決常規(guī)激光驅(qū)動器這些問題,制造者開始將寫入策略生成器(WSG)納入 LDD內(nèi)。然而,盡管策略生成器型激光二極管(WSG LDD)解決上述所提及的常規(guī)激光驅(qū)動器 的這些問題,該WSG LDD包括大量復(fù)雜的數(shù)字電路。這些數(shù)字電路的成本昂貴。另外,這種 數(shù)字電路增加LDD的功耗以及熱輸出。此外,許多客戶不愿將復(fù)雜的控制器芯片從常規(guī)型 改變至WSG型。如果客戶愿意作出前述改變,這些客戶難以學(xué)習(xí)使用以及支持在WSG LDD 內(nèi)的寫入策略生成器。
發(fā)明內(nèi)容
本發(fā)明的諸實(shí)施例涉及混合式激光二極管激光器(LDD),其響應(yīng)于接收到來自外 部控制器的啟用信號而驅(qū)動激光二極管。在特定實(shí)施例中,混合式LDD配置成與激光二極 管位于同一個光學(xué)拾取單元(OPU)上,其中該光學(xué)拾取單元通過軟電纜連接至控制器,并 且其中該控制器在主板上。
根據(jù)一個實(shí)施例,混合式LDD包括讀取通道,其選擇性地輸出讀取電流;多個寫入 通道,多個寫入通道的每一個選擇性地輸出不同的寫入電流;以及振蕩器通道,其選擇性地 輸出振蕩器電流。另外,該混合式LDD包括可編程LDD控制器,其從外部控制器接收多個啟 用信號,并且基于該多個啟用信號來控制至少由該寫入通道所輸出的電流時(shí)序。該可編程 LDD控制器亦可基于該啟用信號來控制由該讀取通道以及該振蕩器通道所輸出的電流時(shí) 序。根據(jù)一個實(shí)施例,該可編程LDD控制器包括解碼器,其接收多個啟用信號,并且響 應(yīng)于該多個啟用信號而激活多個解碼器輸出線路中的一個。另外,該可編程LDD可包括多 個輸出控制器,多個輸出控制器的每一個是可編程的,從而響應(yīng)于該解碼器輸出線路的一 個或多個變?yōu)橛行Фa(chǎn)生輸出。該多個輸出控制器可至少包括寫入輸出控制器以及振蕩器 控制器。根據(jù)一個實(shí)施例,由LDD控制器從該外部控制器所接收的啟用信號經(jīng)過格雷編 碼(Gray coded),使得每次僅改變這些啟用信號中的一個。另外,根據(jù)一個實(shí)施例,該啟用 信號中的沒有信號改變其狀態(tài)兩次,且啟用信號中的另一個不在此兩次改變之間改變其狀 態(tài)。該LDD控制器基于啟用信號來控制由讀取通道、寫入通道、以及振蕩器通道所輸出的電 流時(shí)序。本發(fā)明內(nèi)容不旨在成為本發(fā)明諸實(shí)施例的完整描述。更多以及替代性實(shí)施例,本 發(fā)明的特征、方面、以及優(yōu)勢將從下文所提及的詳細(xì)描述、附圖、以及權(quán)利要求而變地更為 顯而易見。附圖簡述
圖1是說明示例性的常規(guī)激光二極管驅(qū)動器(LDD)的高級框圖。圖2是圖1的常規(guī)LDD的示例性時(shí)序圖。圖3是說明示例性的寫入策略生成器(WSG)型LDD的高級框圖。圖4是圖3的WSG LDD的示例性時(shí)序圖。圖5A是示例性混合式LDD的高級框圖。圖5B是根據(jù)本發(fā)明的另一實(shí)施例的混合式LDD的高級框圖。圖5C是根據(jù)本發(fā)明的又另一實(shí)施例的混合式LDD的高級框圖。圖5D根據(jù)本發(fā)明的實(shí)施例示出圖5C的LDD控制器中的一些附加細(xì)節(jié)。圖5E根據(jù)本發(fā)明的一個實(shí)施例說明串行控制寄存器可如何與譯碼信號互動來進(jìn) 行器件活動的可編程選擇。圖6A是根據(jù)本發(fā)明的一個實(shí)施例的另一種混合式LDD(稱作WSG混合式LDD)的 高級框圖。圖6B是根據(jù)本發(fā)明的一個實(shí)施例的替代性的WSG混合式LDD的高級框圖。圖7是根據(jù)本發(fā)明的另一實(shí)施例的另外一種混合式LDD(稱作開關(guān)柵型混合式 LDD)的高級框圖。圖8說明各種示例性Iott信號,其可針對用于向R型介質(zhì)寫入的任意標(biāo)記間隔信 號生成。圖9說明各種示例性Itm信號,其可針對用于向RW型介質(zhì)寫入的任意標(biāo)記間隔信 號生成。
圖IOA說明示例性2位格雷碼轉(zhuǎn)換圖。圖IOB說明示例性3位格雷碼轉(zhuǎn)換圖。圖IOC說明示例性4位格雷碼轉(zhuǎn)換圖。圖IlA說明包括4種不同狀態(tài)的示例性Iqut信號。圖IlB是格雷碼轉(zhuǎn)換圖,其示出可如何一次改變一個位以從圖IlA所示的Iqut電 平中的任一個轉(zhuǎn)換至下一個電平。圖12A說明包括7種不同狀態(tài)的示例性Iott信號。圖12B是格雷碼轉(zhuǎn)換圖,其示出可如何一次改變一個位以從圖12A所示的Iqut電 平中的任一個轉(zhuǎn)換至下一個電平。圖13A說明包括9種不同狀態(tài)的示例性Iqut信號。圖1 是格雷碼轉(zhuǎn)換圖,其示出假設(shè)除了芯片啟用(ENA)線路以外還使用4個啟 用線路時(shí),可如何一次改變一個位以從圖13A所示的Iott電平中的任一個轉(zhuǎn)換至下一個電平。圖13C是格雷碼轉(zhuǎn)換圖,以用于描述除了該芯片啟用(ENA)線路以及附加的寫入 啟用線路之外,可如何僅使用3個啟用線路而完成圖13A的Iott信號的轉(zhuǎn)換。圖14A說明包括10種不同狀態(tài)的示例性Iqut信號。圖14B是格雷碼轉(zhuǎn)換圖,其示出可如何改變一個位以從圖14A所示的Iqut電平中 的任一個轉(zhuǎn)換至下一個電平。圖15A是示出包括稱作U型翻轉(zhuǎn)(U-turns)的示例性格雷編碼寫入啟用(WEN)信 號的時(shí)序圖。圖15B是示出根據(jù)本發(fā)明特定實(shí)施例的避免U型翻轉(zhuǎn)的示例性格雷編碼寫入啟用 (WEN)信號的時(shí)序圖。圖15C是圖15A中所示的標(biāo)記5T以及7T的格雷碼轉(zhuǎn)換圖,其說明發(fā)生U型翻轉(zhuǎn)。圖15D是圖15B中所示的標(biāo)記5T以及7T的格雷碼轉(zhuǎn)換圖,其說明避免U型翻轉(zhuǎn)。圖16A是根據(jù)本發(fā)明的一個實(shí)施例的解碼器的串行可配置讀取啟用邏輯的示意 圖。圖16B是根據(jù)本發(fā)明的一個實(shí)施例的解碼器的串行可配置寫入電平啟用邏輯的 示意圖。圖17是根據(jù)本發(fā)明的一個實(shí)施例的解碼器的串行可配置振蕩器電平啟用邏輯的 示意圖。圖18A說明典型狀態(tài)機(jī)的示例性示意圖。圖18B說明任意狀態(tài)機(jī)的示例性狀態(tài)圖。圖19A說明包括10種不同狀態(tài)的示例性Iqut信號。圖19B是產(chǎn)生圖19A的Iott信號的寫入策略的對應(yīng)狀態(tài)圖。圖19C說明狀態(tài)機(jī),其中輸出線路還用作圖19A的寫入策略的狀態(tài)線路。圖20說明用于實(shí)現(xiàn)圖19A的寫入策略的圖19C的狀態(tài)機(jī)的示例性狀態(tài)圖。圖21是有益于描述圖20中該狀態(tài)圖如何作用的示例性格雷碼轉(zhuǎn)換圖。圖22說明根據(jù)本發(fā)明一個實(shí)施例的示例性狀態(tài)圖,其用來說明如何使用兩個位 以在示意圖的狀態(tài)中進(jìn)行轉(zhuǎn)換。
圖23說明根據(jù)本發(fā)明一個實(shí)施例的示例性狀態(tài)圖,其用來說明如何使用三個啟 用線路以在示意圖的狀態(tài)中進(jìn)行轉(zhuǎn)換。圖M說明根據(jù)本發(fā)明的一個實(shí)施例的在其輸出端處附加解碼器的標(biāo)準(zhǔn)狀態(tài)機(jī)的 示例性細(xì)節(jié)。圖25說明根據(jù)本發(fā)明的一個實(shí)施例的具有嵌入式解碼器的狀態(tài)機(jī)。圖沈說明根據(jù)本發(fā)明的一個實(shí)施例的具有嵌入式解碼器以及狀態(tài)存儲器的狀態(tài) 機(jī)。
具體實(shí)施例方式在附圖中,類似的附圖標(biāo)記或字符在整篇文章中指示相同或類似的組件。然而,這 不意謂著在不同附圖中編號相同的組件必須是相同的。此外,附圖標(biāo)記的最左邊數(shù)字指示 第一次討論該組件于其中的附圖。圖1是示出數(shù)據(jù)存儲裝置的示例性常規(guī)激光二極管驅(qū)動器(LDD) 110的高級框圖, 其中LDD經(jīng)軟電纜104與驅(qū)動控制器102(例如主機(jī))通信。該數(shù)據(jù)存儲裝置例如可以 是光學(xué)存儲裝置,其包括可存儲用戶數(shù)據(jù)于其上的光盤介質(zhì)。該LDD 110驅(qū)動激光二極管 108,從而從該光盤介質(zhì)讀取數(shù)據(jù)以及將數(shù)據(jù)寫入該光盤介質(zhì)。該LDD 110位于光學(xué)拾取單 元(OPU)上,并且該控制器102位于主板上,用軟電纜104來允許兩者之間的通信。在所示示例性實(shí)施例中,LDD 110被示成包括一個讀取通道、四個寫入通道、以及 一個振蕩器通道。LDD 110被示成還包括偏置電路112,其接收來自該控制器102的芯片啟 用(ENA)信號。當(dāng)經(jīng)由該ENA來啟用該LDD 110時(shí),該偏置電路生成用于偏置該LDD 110 的模擬電路(例如,放大器、驅(qū)動器等等)的偏置電壓以及偏置電流。當(dāng)經(jīng)由該ENA無法啟 用該LDD 110時(shí),該LDD將不驅(qū)動該激光二極管108。另外,該ENA可直接在邏輯上禁用輸 出ο該讀取通道包括放大器121、電子開關(guān)Si、以及讀取驅(qū)動器131。該讀取通道接收 來自該控制器102的電平輸入(INR、亦稱作INl)信號以及讀取啟用(REN)信號。INR信號 為由該控制器102所生成的模擬電流或電壓信號,其用于描述啟用該讀取通道時(shí)由該讀取 通道所輸出的信號的振幅。該REN信號指定何時(shí)啟用該讀取通道,并且因而可被稱作時(shí)序 或啟用信號。該放大器121對該mi信號執(zhí)行預(yù)放大。當(dāng)啟用該讀取通道時(shí),該讀取驅(qū)動 器131對該放大器121所輸出的信號執(zhí)行進(jìn)一步放大。由該REN信號所控制的開關(guān)Sl用 于啟用或禁用該讀取通道。開關(guān)Sl被示成位于該讀取驅(qū)動器131外部,但是可位于該讀取 驅(qū)動器131內(nèi)部。盡管可存在或多或少的寫入通道,示出了四個寫入通道。所示的每個寫入通道 包括放大器、電子開關(guān)、以及寫入驅(qū)動器。舉例而言,所示的接收IN2信號以及寫入啟用 (WEN2)信號的寫入通道中的一個包括放大器122、電子開關(guān)S2、以及寫入驅(qū)動器132。為啟 用快速切換,該開關(guān)S2優(yōu)選為位于該寫入驅(qū)動器132內(nèi)。IN2信號為由控制器102所生成 的模擬電流或電壓信號,其用于指定當(dāng)啟用該寫入通道時(shí)的由該寫入通道所輸出的信號的 振幅。該WEN2信號是指定何時(shí)啟用該寫入通道的時(shí)序信號。該放大器122對該IN2信號 執(zhí)行預(yù)放大。當(dāng)啟用該寫入通道時(shí),該寫入驅(qū)動器132對該放大器122所輸出的信號執(zhí)行 進(jìn)一步放大。由該WEN2信號所控制的開關(guān)S2用于啟用或禁用該寫入通道。其余的寫入通道也類似,且因而不需進(jìn)一步詳細(xì)描述。因?yàn)檫@些寫入啟用信號用于控制時(shí)序,所以這些信 號亦可被稱作時(shí)序或啟用信號。所示的振蕩器通道包括放大器151、放大器152、振蕩器153、開關(guān)S6、以及振蕩器 驅(qū)動器154。通過使用電阻器RAMP (在該LDD 110外部但是在OPU上),該放大器151向該 振蕩器驅(qū)動器1 提供信號,該信號用于指定由該振蕩器驅(qū)動器1 所輸出的信號的振幅。 通過使用電阻器RFREQ (在該LDD 110外部但是在OPU上),該放大器152向該振蕩器153 提供信號,該信號用于指定由該振蕩器153所輸出的信號的頻率。該振蕩器153的振蕩輸 出控制該振蕩器驅(qū)動器154的開關(guān)S6,由此輸出使用這些電阻器RAMP以及RFREQ指定振幅 與頻率的振蕩信號。該振蕩器153由該控制器102經(jīng)由振蕩器啟用(OSCEN)信號而控制, 該OSCEN信號通過該軟電纜104而提供。因此,該振蕩器通道僅在啟用該振蕩器153時(shí)提 供振蕩輸出。圖1中僅示出一個激光二極管(S卩,108)??杉尤胍粋€或多個另外的激光二極管, 使得該常規(guī)LDD支持多重(例如,⑶、DVD、BD)格式。在此情形下,將存在選擇網(wǎng)絡(luò)以用于 指定所要驅(qū)動的激光二極管。該控制器102將經(jīng)由通過該軟電纜104的附加連接來控制該 選擇網(wǎng)絡(luò)。所有ΕΝΑ、INR-IN5、REN、WEN2-WEN5,以及OSCEN是從該控制器102通過該軟電纜 104而向該LDD 110提供的。當(dāng)一次啟用的通道超過一個時(shí),多重通道的輸出被相加在一起 以產(chǎn)生驅(qū)動該激光二極管108輸出電流Iot驅(qū)動信號。亦可一次啟用單個通道。圖2中所 示的示例性時(shí)序圖說明可如何相加或單獨(dú)使用這些驅(qū)動器的各種輸出以生成驅(qū)動該激光 二極管108的Iott信號。乍看之下可存在REN、0SCEN、以及TON2-WEN5信號的每個組合的可 用輸出電流Itm似乎是可能的。但情況并非如此。寫入策略需要非常精確的振幅以及時(shí)間 來適當(dāng)?shù)貥?biāo)記該介質(zhì)。由于如此,所以通常輸出電流的可用組合是非常少的。當(dāng)向該介質(zhì) 寫入時(shí),讀取電流一直導(dǎo)通,從而導(dǎo)致該讀取電流被相加到(一個或多個)所選擇的寫入通 道的電流,由此生成IOTT。當(dāng)從該介質(zhì)讀取時(shí),該振蕩器一直導(dǎo)通,從而導(dǎo)致該振蕩器通道的 輸出被相加到該讀取通道的輸出,由此生成IOT。在寫入期間,該振蕩器取決于驅(qū)動設(shè)計(jì)者 的決定而可能導(dǎo)通或不導(dǎo)通。使用寫入啟用的一個可行方式是具有當(dāng)啟用一個并且僅啟用一個TON時(shí)所確定 的不同輸出電流。此方法所連帶的問題是所有輸出驅(qū)動器的總尺寸過高,從而造成成本過 高以及反應(yīng)遲緩。實(shí)際上各種輸出電平是通過僅以一些特定組合(與使用所有可能組合相 反)將各種寫入電流加在一起而取得的。由于寫入過程的精確電流需求,所以通常對每個 控制引腳造成一個輸出電平。因?yàn)閷懭腚娏鞅仨毐豢傆?jì)在一起,所以電流在低值到高值之 間切換時(shí)存在的最為嚴(yán)重的是時(shí)序毛刺問題。這種問題發(fā)生在開始以及結(jié)束該標(biāo)記的最為 關(guān)鍵時(shí)刻?,F(xiàn)在參考圖3,所示的示例性寫入策略生成器(WSG)型LDD 310包括偏置電路 112、基準(zhǔn)電路314、寫入策略生成器(WSG)316、串行接口 318、以及各種寄存器、數(shù)-模轉(zhuǎn)換 器(DAC)、振蕩器、放大器、以及驅(qū)動器,將在下文中對前述組件進(jìn)行討論。控制器102通過 軟電纜104與該LDD 310進(jìn)行通信。該偏置電路112當(dāng)接收來自該控制器102的芯片啟用(ENA)信號時(shí)生成用于對該 LDD 310的模擬電路進(jìn)行偏置的偏置電壓以及電流。該ENA也直接地啟用輸出。接收來自該控制器112的ISLOPE信號并且連接至該OPU上的RSET電阻器的基準(zhǔn)電路314生成向 LDD 310的各種數(shù)模轉(zhuǎn)換器(DAC)提供的各種基準(zhǔn)電壓以及電流。該串行接口 318接收來自該控制器102的串行啟用(SEN)信號以及串行時(shí)鐘 (SCLK)信號。另外,雙向串行數(shù)據(jù)輸入/輸出(SDIO)線路允許該控制器102經(jīng)由SER總 線319而將數(shù)據(jù)寫入和/或讀取自該LDD 310內(nèi)的寄存器。舉例而言,可使用SDI0、串行 接口、以及該串行(SER)總線319提供寫入策略更新。該SER總線319包括數(shù)據(jù)總線部分 (例如8位寬)以及地址總線部分(例如7位寬)。包括數(shù)字電路的寫入策略生成器(WSG) 316向WSG總線317提供數(shù)字信號(例如, 各種時(shí)序信號的集合),這些數(shù)字信號用于可取決于例如介質(zhì),CD、DVD或BD標(biāo)準(zhǔn),和/或 所支持速度來實(shí)現(xiàn)適當(dāng)?shù)膶懭氩呗?。該WSG 316接收來自該控制器102的數(shù)據(jù)時(shí)鐘(CLK) 信號以及讀寫模式(RWB)信號。舉例而言,低RWB信號可指示寫(WRITE),且高RWB信號可 指示讀(READ),反之亦然。該WSG 316亦接收標(biāo)示為NRZ (不歸零)的數(shù)據(jù)線路,其用于指 定何時(shí)要將標(biāo)記寫入盤片上。所示的WSG 316亦接收使用于DVD RAM型介質(zhì)的岸/溝條 (land/groove bar) (Iiffi)信號。在這種介質(zhì)中,這些標(biāo)記被制作在該介質(zhì)的岸部分以及溝 部分兩者中。寫入電流的需求在寫入岸或溝時(shí)是不同的。所示的該LDD 310的讀取通道包括讀取DAC 322、放大器326、以及讀取驅(qū)動器 328。該讀取DAC 322輸出具有由在讀取寄存器321中所指定的數(shù)字?jǐn)?shù)據(jù)電平所指定的電 平的模擬信號,其可由該控制器102經(jīng)該串行接口 318以及該SER總線319進(jìn)行更新。該 控制器102亦可提供模擬INR信號,其由加法器3M被相加到該讀取DAC的輸出。該讀取 DAC 322的輸出(具有或不具所相加的INR)被提供至放大器326,并且該放大器326的輸 出被提供至該讀取驅(qū)動器328。該WSG 316通過經(jīng)由該WSG總線317的一個或多個線路來 控制該開關(guān)Si,從而可控制該讀取通道何時(shí)產(chǎn)生輸出。舉例而言,串行讀取啟用信號可引起 該WSG 316打開或閉合開關(guān)Si。所示的該LDD 310的寫入通道包括寫入DAC 332,以接收來自寫入寄存器338的數(shù) 字輸入。該WSG 316經(jīng)由該WSG總線317來選擇這些寫入寄存器338中的哪個寄存器將向該 寫入DAC 332提供該數(shù)字輸入,由此控制由該寫入通道所輸出的信號的振幅。PMAX數(shù)模轉(zhuǎn) 換器(PMAX DAC) 336將從PMAX寄存器所接收的數(shù)字輸入轉(zhuǎn)換成模擬輸出(簡稱為PMAX), 其施加于該寫入DAC 332的基準(zhǔn)輸入。該寫入DAC 332可以是乘法器型DAC,并且PMAX指 定乘法因子。更具體地,該寫入DAC 332的輸出可與乘上基準(zhǔn)輸入(即,PMAX)的多位數(shù)字 寫入值(由寫入寄存器338之一所施加)成比例。舉例而言,該寫入DAC 332的輸出可等 于該多位數(shù)字寫入值(來自寫入寄存器338之一)乘上該P(yáng)MAX,再乘上由RSET與ISLOPE 所設(shè)定的基準(zhǔn)的產(chǎn)物。寫入寄存器338以及該P(yáng)MAX寄存器334的內(nèi)容可由該控制器102 經(jīng)由該串行接口 318以及該SER總線319進(jìn)行更新。在某些實(shí)施例中,該DAC 332提供足 夠的電流以驅(qū)動該激光二極管108。在其它實(shí)施例中,驅(qū)動器可被加在該DAC 332的輸出之 處。所示的振蕩器通道(亦稱作高頻調(diào)制(HFM)通道)包括振蕩(OSC)器DAC 372, 其可按照振蕩方式輸出各種電平。在所示實(shí)施例中,對該振蕩器DAC 372的輸入是多個平 行與(AND)門365的輸出。每個與門365接收振蕩器359的輸出以及振蕩器振幅選擇電路 360的輸出。振蕩器頻率DAC 352、擴(kuò)頻(SS)頻率DAC 354、以及擴(kuò)頻振幅DAC 356全部分別接收來自寄存器351、353、以及355的數(shù)字輸入。該控制器102可經(jīng)由該串行接口 318以 及SER總線319來更新這些寄存器351、353、以及355的內(nèi)容。該寄存器351以及該振蕩 器頻率DAC 352用于指定該振蕩器359的頻率。該寄存器353以及該擴(kuò)頻頻率DAC 3M用 于指定擴(kuò)頻振蕩器357的頻率,并且該寄存器355以及該擴(kuò)頻振幅DAC 356用于指定該擴(kuò) 頻振蕩器357的振幅。該擴(kuò)頻振蕩器357的擴(kuò)頻輸出經(jīng)由加法器358而被加到該振蕩器頻 率DAC 352的輸出,由此擴(kuò)展由該振蕩器通道所生成的諧波。該振蕩器振幅電路360由兩 個寄存器361、362、以及選擇器363所組成。該WSG總線317包括一個或兩個時(shí)序線路,其 用于根據(jù)寫入策略編程經(jīng)由該選擇器363而選擇這兩個寄存器361、362之一。該WSG總線 317亦具有一些時(shí)序線路以控制該振蕩器359的模式。振蕩器根據(jù)來自該WSG總線317的 控制可能為低、高、或進(jìn)行振蕩。因此,當(dāng)受到該WSG 316的指示時(shí),該振蕩器359可制成輸 出零、將振蕩器-LO (OSC-LO) 362的值作為直流分量輸出、或?qū)⒄袷幤?HI (OSC-HI) 361的值 作為直流分量或振蕩分量輸出。在某些實(shí)施例中,該DAC 372提供足夠的電流以驅(qū)動該激 光二極管108。在其它實(shí)施例中,驅(qū)動器可被加在該DAC 372的輸出之處??刂萍拇嫫?40的內(nèi)容亦可由該控制器102經(jīng)由該串行接口 318以及該SER總線 319進(jìn)行更新。例如,控制寄存器340可含有用于啟用讀取通道、寫入通道、以及振蕩器通道 的位。控制寄存器340亦可含有用于從若干Iott引腳中選擇哪一個有效的控制位。控制寄 存器340亦可具有用于鎖相環(huán)(PLL)的獨(dú)立的啟用位。控制寄存器340亦可具有用于各種 功能的各種模式位。圖4中所示的示例性時(shí)序圖說明可使用該WSG LDD 310來如何生成對于Itm的各 種輸出電平??蓮膱D4中理解,該WSG LDD 310具有將許多數(shù)字值中的一個發(fā)送至該寫入 DAC 332的輸入的能力。盡管選擇寫入寄存器338的控制線路可能具有時(shí)序誤差,然而時(shí)序 誤差因?yàn)閷⒄麄€時(shí)序問題局限在一片硅上而被最小化。與之相反,在常規(guī)LDD 110中,時(shí)序 涉及控制器102、軟電纜104、以及該常規(guī)LDD 110,由此增加通道之間的延遲變化。并且,該 WSG LDD 310對每個所支持的輸出電流電平不要求附加的模擬線路和/或數(shù)字線路(或一 對)。因此,當(dāng)所支持的輸出電流電平的數(shù)目增加時(shí),該WSG LDD 310的引腳計(jì)數(shù)可保持相 同。此外,因?yàn)榇蟛糠謴脑摽刂破?02發(fā)送至該WSG LDD 310的信號為數(shù)字信號,所以這些 信號較少受噪聲影響,從而導(dǎo)致較高的波形保真。此外,因?yàn)閷刂菩盘柕脑撥涬娎|的濾波 效應(yīng)不會直接限制時(shí)序保真,所以該WSG LDD 310可更容易支持例如16倍速DVD的高速度。 然而,盡管該WSG LDD 310解決該常規(guī)LDD 110的許多問題,該WSG LDD 310包括大量復(fù)雜 的數(shù)字電路,其可對產(chǎn)品生產(chǎn)加入成本以及測試時(shí)間。另外,這些電路使該WSG LDD 310的 功耗以及熱輸出比常規(guī)LDD 110高。此外,許多OPU用戶/客戶不愿對其常規(guī)控制器以及 LDD解決方案作出極大的改變?;谏鲜隼碛?,在本文中提出混合型LDD。在圖5A中示出示例型的混合式LDD 510A。該混合式LDD 510A接受來自該控制器 102的常規(guī)讀取輸入、寫入輸入、以及振蕩器輸入(INR、REN、TON2-WEN5、與0SCEN),并且包 括常規(guī)的讀取驅(qū)動器131、常規(guī)寫入驅(qū)動器132-135、以及常規(guī)的振蕩器驅(qū)動器154。然而, 該混合式LDD510A與該常規(guī)LDD 110的不同,因?yàn)榛旌鲜絃DD 510A對于讀取通道包括串行 接口 318、SER總線319、基準(zhǔn)電路314、寄存器321、以及讀取DAC322 ;而對于該振蕩器通道 還包括寄存器(351、353、355)、0々((352、354、356)、以及擴(kuò)頻振蕩器357,這些典型地包括 在WSG LDD中(例如,參見圖3)。另外,該混合式LDD 510A對于各個寫入通道包括寄存器(522、523、524、與525)、以及寫入DAC(532、533、534、與535),其中沒有一個組件是設(shè)置在 該常規(guī)LDD 110中的。并且,該混合式LDD510A包括振幅寄存器560以及振幅DAC 561,以 用于控制該該振蕩器通道所產(chǎn)生的信號的振幅。在圖5A的實(shí)施例中,為了控制由該讀取通道以及多個寫入通道所產(chǎn)生的輸出的 振幅,該控制器102可通過經(jīng)由SDIO線路向串行接口 318發(fā)送這種更新而對各種振幅寄存 器(例如,321、522至525、以及560)進(jìn)行更新,其中串行接口 318經(jīng)由SER總線319與各種 寄存器通信。相應(yīng)地,該控制器102不再需要通過該軟電纜104來發(fā)送容易受到噪聲影響 的模擬輸如線路(例如,INR-IN5)。相似地,為了控制由該振蕩器通道所產(chǎn)生的信號的振幅 與頻率,該控制器102可經(jīng)由SDIO線路發(fā)送這種更新而對各種振幅與頻率寄存器(例如, 351-355、以及560)進(jìn)行更新。因此,為了調(diào)整該振蕩器通道的振幅與頻率,不需要在OPU 上放置/調(diào)整該RAMP電阻器以及該RFREQ電阻器。該混合式LDD 510A亦包括該LDD內(nèi)的 擴(kuò)頻性能。常規(guī)LDD可具有這些擴(kuò)頻性能是可行的。然而在該常規(guī)LDD中,將用電阻器替 代DAC來調(diào)整擴(kuò)頻頻率以及振幅。將讀取與寫入寄存器及DAC移除并且用常規(guī)LDD的IN 線路來取代也是可行的,且使得串行接口僅用于控制振蕩器也是可行的。該混合式LDD 510A與WSG LDD 310 (參見圖3)的不同之處在于,該控制器102仍 然使用時(shí)序啟用線路(例如,REN、TON2-WEN5、以及0SCEN)來控制讀取通道、寫入通道、以及 振蕩器通道的時(shí)序。換言之,如同其用于控制該常規(guī)LDD 110的Iott信號的時(shí)序,該控制器 102可使用類似時(shí)序以控制該混合式LDD 510A的Iqut信號的時(shí)序。該混合式LDD510A以及 該常規(guī)LDD 110之間的比較亦揭示混合式LDD以類似方式使用啟用線路,即用于控制與各 種讀取以及寫入驅(qū)動器131-135相關(guān)連的開關(guān)。此外,在該混合式LDD 510A中未實(shí)現(xiàn)WSG。 與WSG LDD 310比較,這可減少該混合式LDD 510A的成本、測試、熱輸出、以及復(fù)雜性。針 對上述理由,如果OPU用戶/客戶不愿對其常規(guī)LDD解決方案作出極大的改變、又想要降低 引腳計(jì)數(shù)和/或在該軟電纜104上所發(fā)送的模擬線路數(shù)目,該OPU用戶/客戶將發(fā)現(xiàn)該混 合式LDD 5IOA合乎期望。在圖5B中示出根據(jù)本發(fā)明一實(shí)施例的混合式LDD 510B。如同混合式LDD 510A的 情形,該混合式LDD 510B接受來自該控制器102的常規(guī)讀取、寫入、以及振蕩器輸入(INR、 REN、TON2-WEN5、與0SCEN),并且包括常規(guī)讀取驅(qū)動器131、常規(guī)寫入驅(qū)動器132-135、以及 常規(guī)振蕩器驅(qū)動器154。然而,不同于使用啟用線路來直接控制讀取通道、寫入通道、以及振 蕩器通道內(nèi)的開關(guān),向解碼器570提供讀取啟用(REN)線路、寫入啟用(WEN2-WEN5)線路、 以及該振蕩器啟用(OSCEN)線路。該解碼器570在解碼器總線572上輸出各種時(shí)序信號, 由此控制讀取通道、寫入通道、以及振蕩器通道的各種開關(guān)。舉例而言,該解碼器570可基 于REN線路或串行信號、或基于接收自控制器102的WEN信號的譯碼來控制該開關(guān)Si。類 似地,該解碼器570可基于TON2-WEN5線路而以不同于常規(guī)LDD的方式對寫入通道的開關(guān) S2至S5進(jìn)行控制。此外,該解碼器570基于該OSCEN線路或該REN及TON線路來控制該振 蕩器通道的開關(guān)S6。根據(jù)在下文中所解釋的附加細(xì)節(jié),替代性實(shí)施例中可使用狀態(tài)機(jī)取代 該解碼器。該混合式LDD 510A的時(shí)序圖基本上與圖2中描述的該常規(guī)LDD 110的時(shí)序圖相 同。這是因?yàn)閷υ摶旌鲜絃DD 510A使用與該常規(guī)LDD 110中所使用的相同的時(shí)序信號,其 中各個寫入啟用信號基本上控制單獨(dú)的寫入通道的時(shí)序。因此,盡管該混合式LDD 510A的某些優(yōu)勢勝過該常規(guī)LDD110,然而該混合式LDD 510A可能遭受與一些來自該常規(guī)LDD 110 的相同的問題。舉例而言,對于該混合式LDD 510A,其時(shí)序控制與該常規(guī)LDD 110的相同, 并因此將具有與該常規(guī)LDD 110相同的時(shí)序誤差。然而,對于該混合式LDD 510B,TON線路 如何控制輸出的定義可被改變,并由此對該常規(guī)LDD 110的時(shí)序進(jìn)行修改以及進(jìn)行潛在的 改進(jìn)。混合式LDD 510A以及510B勝過該常規(guī)LDD 110的優(yōu)勢在于從控制器102通過該軟 電纜104向混合式LDD發(fā)送的模擬信號較少。更具體地,混合式LDD 510A以及510B不依 靠來自控制器102的模擬寫入電平(即,振幅控制)信號IN2-IN5,也不需要諸多的引腳以 及電阻器來控制該振蕩器的頻率與振幅。更確切地,使用寄存器控制各種通道的振幅電平, 這些寄存器由控制器102使用SDIO線路、串行接口 318、以及SER總線319而進(jìn)行填充與更 新。在軟電纜104上所發(fā)送的模擬信號的減少將改善信號保真,并且減少引腳計(jì)數(shù)。該混合式LDD 510B具有許多勝過該混合式LDD 510A的優(yōu)勢。舉例而言,用混合 式LDD 510B的情況下,可使用與混合式LDD 510A相比更少的軟電纜104的導(dǎo)線以及跡線 以接受相同數(shù)量的WEN信號。舉例而言,為了接受8個TON信號,該混合式LDD 510B可能 僅需要軟線(flex)的三個TON線路,而其中該混合式LDD 510A將需要8個。另外,用混合 式LDD 510B的情況下,可向軟線加入另外的寫入功率電平而不加入另外的WEN信號線路, 而這種情況不適用于該混合式LDD 510A。并且,正如上文所解釋,雖然混合式LDD 510A可 能產(chǎn)生與該常規(guī)LDD 110相同的時(shí)序誤差,但是用混合式LDD 510B的情況下,可修改TON 線路如何控制輸出的定義以避免這種時(shí)序誤差。在圖5C中示出根據(jù)本發(fā)明另一實(shí)施例的混合式LDD 510C。如同圖1的常規(guī)LDD 110,該混合式LDD 510C接收寫入電平輸入信號IN2、IN3、與IN4 (與可選1陽),且亦可接 收讀取電平輸入信號INR。然而,該混合式LDD 510C與該常規(guī)LDD 110之間的不同之處在 于,在混合式LDD 510C中由外部的控制器102所生成的寫入啟用信號TON2_WEN4(以及可 選的讀取啟用信號REN、與可選的振蕩器啟用信號0SCEN)是由內(nèi)部的LDD控制器580所接 收而非由寫入通道(以及可能為讀取通道與振蕩器通道)的驅(qū)動器(例如,132-134)所接 收。相應(yīng)地,混合式LDD 510C可被稱作常規(guī)混合式LDD 510C,因?yàn)槠浣邮艹R?guī)的電平輸入 信號(亦稱作振幅輸入)以及常規(guī)的啟用輸入信號(亦稱作時(shí)序輸入)外,還通過內(nèi)部LDD 控制器580的使用而允許更多靈活性,其將從下文的討論中得以理解。圖1的常規(guī)LDD 110基本上被限制成配合使用求和編碼(sum encoding),其中之 一示例已參考圖2的時(shí)序圖作出描述。與之相反,本發(fā)明實(shí)施例的常規(guī)混合式LDD 510C可 接受來自外部控制器102的格雷碼(Gray code),由此允許更多的寫入電平選擇。如下文中 的詳細(xì)解釋,這種格雷碼可用于避免時(shí)序毛刺問題,其發(fā)生在如果超過一個的啟用時(shí)序輸 入要同時(shí)改變狀態(tài)的時(shí)候。此外,下文中參考圖15A-15D所描述的某些減少數(shù)據(jù)率的格雷 碼可被該常規(guī)混合式LDD 510C所接受。另外,因?yàn)槠浒ㄔ揕DD控制器580,所以該常規(guī)混 合式LDD 5IOC通過RWB信號以及TON信號的使用(例如,其譯碼)可控制并且修改LDD的 附加特征,這些在該常規(guī)LDD 110是不可行的。取決于實(shí)現(xiàn)方式,在圖5C以及5D中,只要 WEN信號、寫入啟用條(WEB)信號、或RWB信號可用于啟用寫入模式,該TON信號或該TOB信 號可用于取代該RWB信號。如同圖1的情況,該INR信號是由外部控制器102所生成的模擬電流或電壓信 號,其用于當(dāng)啟用該讀取通道時(shí)指定該讀取通道所輸出的信號的振幅。IN2-IN4(以及可選IN5)信號是由外部控制器102所生成的模擬電流或電壓信號,其用于當(dāng)啟用寫入通道時(shí)指 定各種寫入通道所輸出的信號的振幅。如同參考圖2所作的描述,圖1的常規(guī)LDD 110通 過將各種寫入通道一起求和來生成其各種寫入電平以及時(shí)序,其可被稱作求和編碼。與之 相反,在圖5C中的常規(guī)混合式LDD 510C的LDD控制器580對接收自外部控制器102的啟 用信號進(jìn)行譯碼,并且基于譯碼結(jié)果與可編程寄存器的內(nèi)容來控制要啟用哪些寫入通道、 以及是否啟用該讀取通道和/或振蕩器通道亦為一選項(xiàng)。在替代性實(shí)施例中,該讀取通道 的開關(guān)Sl由寄存器的內(nèi)容控制。換言之,該讀取通道可由該LDD控制器580的輸出、或由 寄存器的內(nèi)容所啟用。圖5C中該常規(guī)混合式LDD 510C以及圖1中該常規(guī)LDD 110之間的另一不同之 處在于,該常規(guī)混合式LDD 510C包括串行接口 318。該串行接口 318接收來自外部控制器 102的串行啟用(SEN)信號、串行時(shí)鐘(SCLK)信號、以及雙向串行數(shù)據(jù)輸入/輸出(SDIO) 線路。該SDIO線路允許外部控制器102經(jīng)由該串行(SER)總線319將數(shù)據(jù)寫入和/或讀 取自該常規(guī)混合式LDD 510C內(nèi)的寄存器。舉例而言,在該LDD控制器580內(nèi)或外部的控制 寄存器可使用該SDI0、該串行接口 318、以及串行總線319來進(jìn)行寫入及讀取。該串行總線 319包括數(shù)據(jù)總線部分(例如,8或9位寬)以及地址總線部分(例如,7位寬)。控制寄存 器340可用于控制哪些啟用線路(接收自外部控制器102)的組合將導(dǎo)致一個或更多寫入 通道要被啟用、哪些啟用線路組合將導(dǎo)致讀取驅(qū)動器要被啟用、哪些啟用線路組合將導(dǎo)致 振蕩器驅(qū)動器要被啟用等。盡管如圖5C中所示控制寄存器340與該LDD控制器580分離, 然而控制寄存器340位于該LDD控制器580內(nèi)亦落入本發(fā)明范圍內(nèi)。此外,要注意到將控 制器102連接至串行接口 318的三個線路總線(包括SEN、SCLK、以及SDI0)可被例如兩個 線路總線(諸如I2C總線)的另一總線、或者甚至是被一個線路總線所取代,但不限于此。在圖1的常規(guī)LDD 110中,當(dāng)通過由外部控制器102所生成的振蕩器啟用(OSCEN) 線路來啟用該振蕩器153時(shí),振蕩器通道僅提供振蕩輸出。與之相反,在該常規(guī)混合式LDD 510C中,OSCEN信號可被直接提供至該LDD控制器580。替代地,該OSCEN信號的使用可被 完全地排除,且該常規(guī)混合式LDD 510C中的振蕩器通道可由寫入啟用RWB以及TON線路控 制??蓮南挛膶D5D的討論,更了解該OSCEN線路的排除。圖5D提供圖5C中所引入的LDD控制器580的一些附加細(xì)節(jié)。本文中所示的LDD 控制器580僅接收RWB、TON2、TON3、以及TON4線路。然而,如果使用一個或更多另外的線路 (例如,WEN5、RENJP /或0SCEN),可被該LDD控制器580所接收。參考圖5D,該LDD控制 器580包括解碼器581、控制總線582、讀取及寫入輸出控制器583、振蕩器輸出控制器584、 光學(xué)電流至電壓取樣控制器585、以及激光電壓取樣控制器586。該讀取及寫入輸出控制器 583可被分成兩個控制器,或其中的讀取通道可由寄存器控制。在圖5D中,該RWB信號是讀 /寫啟用信號(亦稱作讀/寫條),其啟用寫入模式或讀取模式。盡管并未在圖5A-5C中示 出,該RWB信號亦可用于那些實(shí)施例中。如上所述,取決于實(shí)施方式,只要WEN信號、TOB信 號、或RWB信號可用于啟用寫入模式,則該寫入啟用(WEN)信號或該寫入啟用條(WEB)信號 可用于取代該RWB信號。所示的解碼器581具有9個標(biāo)示為無(NONE)、000、001.....Ill的輸出,但是可具有或多或少的輸出。在下列表1中示出該解碼器581的示例性真值表,但不旨在限定。
權(quán)利要求
1.一種用于響應(yīng)于接收到來自外部控制器的多個啟用信號來驅(qū)動激光二極管的混合 式激光二極管驅(qū)動器(LDD),所述混合式LDD包括讀取通道,其選擇性地輸出讀取電流;多個寫入通道,所述各個寫入通道選擇性地輸出不同的寫入電流;振蕩器通道,其選擇性地輸出振蕩器電流;可編程LDD控制器,其從所述外部控制器接收所述多個啟用信號,并且基于所述啟用 信號來控制至少由所述寫入通道所輸出的所述電流時(shí)序;其中所述可編程LDD控制器包括解碼器,其接收所述多個啟用信號,并且響應(yīng)于所述多個啟用信號來激活多個解碼器 輸出線路中的一個;以及多個輸出控制器,所述各個輸出控制器可編程以響應(yīng)于有效的所述多個解碼器輸出線 路中的一個或多個來產(chǎn)生輸出。
2.如權(quán)利要求1所述的混合式LDD,其特征在于,所述可編程LDD控制器還基于所述啟 用信號來控制由所述讀取通道以及所述振蕩器通道所輸出的所述電流的時(shí)序。
3.如權(quán)利要求1所述的混合式LDD,其特征在于,所述多個輸出控制器至少包括寫入輸 出控制器以及振蕩器控制器。
4.如權(quán)利要求1所述的混合式LDD,其特征在于,所述各個寫入通道從所述外部控制器 接收寫入電平信號,所述寫入電平信號用于控制由所述寫入通道所產(chǎn)生的信號的振幅。
5.如權(quán)利要求1所述的混合式LDD,其特征在于,所述可編程LDD控制器包括用于各個 寫入通道的可編程寄存器,其中用于各個寫入通道的所述可編程寄存器指定一個或多個有 效解碼器輸出線路中哪個將啟用所述寫入通道。
6.如權(quán)利要求5所述的混合式LDD,其特征在于,所述可編程LDD控制器包括用于所述 振蕩器通道的可編程寄存器,其中用于所述振蕩器通道的所述可編程寄存器指定一個或多 個有效解碼器輸出線路中哪個將啟用所述振蕩器通道。
7.如權(quán)利要求5所述的混合式LDD,其特征在于,所述可編程LDD控制器包括用于所述 讀取通道的可編程寄存器,其中用于所述讀取通道的所述可編程寄存器指定一個或多個有 效解碼器輸出線路中哪個將啟用所述讀取通道。
8.如權(quán)利要求1所述的混合式LDD,其特征在于,各個寫入通道包括開關(guān),所述開關(guān)由 所述可編程LDD控制器的解碼器控制,并且其中基于所述啟用信號,所述寫入通道的時(shí)序 通過控制所述開關(guān)而受到控制。
9.如權(quán)利要求1所述的混合式LDD,其特征在于,由所述LDD控制器從所述外部控制器 接收的所述啟用信號經(jīng)過格雷編碼,使得一次僅改變所述啟用信號中的一個。
10.如權(quán)利要求9所述的混合式LDD,其特征在于,所述啟用信號中沒有信號改變其狀 態(tài)兩次,且所述啟用信號中的另一個不在此兩次改變之間改變其狀態(tài)。
11.如權(quán)利要求9所述的混合式LDD,其特征在于,所述LDD控制器基于所述啟用信號 來控制由所述讀取通道、所述寫入通道、以及所述振蕩器通道所輸出的所述電流的時(shí)序。
12.如權(quán)利要求1所述的混合式LDD,其特征在于,所述混合式LDD被配置成與所述激 光二極管位于同一光學(xué)拾取單元(OPU)上,并且其中所述OPU通過軟電纜連接至所述外部 控制器,其中所述外部控制器在主板上。
13.一種用于驅(qū)動激光二極管的方法,用于與激光二極管驅(qū)動器(LDD) —起使用,其中 所述LDD包括讀取通道,其選擇性地輸出讀取電流,多個寫入通道,所述各個寫入通道選擇性地輸出不同的寫入電流,以及振蕩器通道,其選擇性地輸出振蕩器電流,所述方法包括從外部控制器接收多個啟用信號;以及對所述多個啟用信號進(jìn)行解碼,并且響應(yīng)于所述解碼來控制至少由所述寫入通道所輸 出的電流的時(shí)序。
14.如權(quán)利要求13所述的方法,其特征在于,所述解碼步驟進(jìn)一步包括控制由所述讀 取通道以及所述振蕩器通道所輸出的所述電流的時(shí)序。
15.如權(quán)利要求13所述的方法,其特征在于,所述各個寫入通道包括開關(guān),并且其中控 制所述寫入通道的時(shí)序包括基于對所述啟用信號進(jìn)行解碼的結(jié)果來控制所述開關(guān)。
16.如權(quán)利要求13所述的方法,其特征在于,所述接收步驟包括接收經(jīng)過格雷編碼的啟用信號,使得一次僅改變所述啟用信號中的一個。
17.如權(quán)利要求16所述的方法,其特征在于,所述啟用信號中沒有信號改變其狀態(tài)兩 次,且所述啟用信號中的另一個不在此兩次改變之間改變其狀態(tài)。
18.如權(quán)利要求16所述的方法,其特征在于,所述控制步驟包括基于所述啟用信號來控制由所述讀取通道、所述寫入通道、以及所述振蕩器通道所輸 出的電流的時(shí)序。
19.如權(quán)利要求13所述的方法,其特征在于,所述LDD被配置成與激光二極管位于同一 光學(xué)拾取單元(OPU)上,并且其中所述接收步驟包括經(jīng)由軟電纜從所述外部控制器接收所述多個啟用信號,所述軟電纜將所述OPU連接至 所述外部控制器,其中所述外部控制器在主板上。
20.一種用于驅(qū)動激光二極管的方法,用于與激光二極管驅(qū)動器(LDD) —起使用,其中 所述LDD包括讀取通道,其選擇性地輸出讀取電流,多個寫入通道,所述各個寫入通道選擇性地輸出不同的寫入電流,以及振蕩器通道,其選擇性地輸出振蕩器電流,所述方法包括從控制器接收經(jīng)過格雷編碼的多個啟用信號,其中所述多個啟用信號中沒有信號改變 其狀態(tài)兩次,且所述多個啟用信號中的另一個不在此兩次改變之間改變其狀態(tài);以及對所述多個啟用信號進(jìn)行解碼,并且響應(yīng)所述解碼來控制至少由所述寫入通道所輸出 的電流的時(shí)序。
21.如權(quán)利要求20所述的方法,其特征在于,所述解碼步驟進(jìn)一步包括控制由所述讀 取通道以及所述振蕩器通道所輸出的電流的時(shí)序。
22.一種用于響應(yīng)于從外部控制器所接收的多個啟用信號驅(qū)動激光二極管的混合式 LDD,所述混合式LDD包括讀取通道,其選擇性地輸出讀取電流;寫入通道,其選擇性地輸出寫入電流;可編程LDD控制器,其從所述外部控制器接收多個啟用信號,并且基于所述啟用信號 來控制由所述讀取通道以及所述寫入通道所輸出的所述電流的時(shí)序; 其中所述可編程LDD控制器包括解碼器,其接收所述多個啟用信號,并且響應(yīng)于所接收的所述多個啟用信號來激活多 個解碼器輸出線路中的一個;以及多個輸出控制器,所述各個輸出控制器可編程以響應(yīng)于有效的所述多個解碼器輸出線 路的一個或多個而產(chǎn)生輸出。
全文摘要
一種混合式LDD包括讀取通道,其選擇性地輸出讀取電流;多個寫入通道,各個寫入通道選擇性地輸出不同的寫入電流;以及振蕩器通道,其選擇性地輸出振蕩器電流。另外,該混合式LDD包括可編程LDD控制器,其從外部控制器接收多個啟用信號,并且基于該啟用信號來控制至少由該寫入通道所輸出的電流時(shí)序。該可編程LDD控制器亦可基于該啟用信號來控制由該讀取通道以及該振蕩器通道所輸出的電流時(shí)序。還提供了另外以的及替代性的實(shí)施例。
文檔編號H01S5/00GK102057431SQ200980122169
公開日2011年5月11日 申請日期2009年6月5日 優(yōu)先權(quán)日2008年6月9日
發(fā)明者D·S·史密斯, T·D·里斯, 淺田昭廣 申請人:英特賽爾美國股份有限公司