硅基射頻濾波電容排的制作方法
【專利摘要】本實用新型公開了一種硅基射頻濾波電容排,屬于半導體器件領域。本實用新型自下而上包括下電極、低阻硅襯底、薄膜介質和上電極;所述上電極由一系列獨立的電極條組成,所述電極條呈條狀并列縱貫于薄膜介質上,下電極可通過金錫燒結或導電膠粘接實現接地,上電極的各個線條的兩端可以通過鍵合工藝連接到外圍其他電路,實現對地并聯的高頻濾波功能。本實用新型在硅基上集成電極條,電極條的端口與常用的微波控制電路芯片端子相對應,可作為微波電路與控制電路芯片的過渡元件,特別適合為多芯片微波組件中的幅相控制電路做濾波,并很好實現濾波性能;本實用新型還可以明顯降低射頻信號引入的干擾,在多通道組件中能夠提高通道的隔離度。
【專利說明】硅基射頻濾波電容排
【技術領域】
[0001]本實用新型涉及半導體器件領域。
【背景技術】
[0002]芯片電容廣泛應用于混合集成電路、多芯片微波組件(MCM)、以及微波射頻電路的封裝測試中,主要用于射頻信號的濾波、隔直等功能。目前主流的產品是基于高階陶瓷材料的陶瓷芯片電容和硅基的MOS電容。
[0003]隨著技術的發(fā)展,小型化、集成化成為射頻微波組件發(fā)展方向。特別是隨著機載、彈載、星載等應用領域,特別是相控陣體制的雷達接收和發(fā)射組件,對小型化的要求越來越高。小型化、集成化的發(fā)展主要體現在以下兩個方面:(1)多芯片的集成,包托多個芯片(包括多功能芯片)的組裝,通過將多個芯片集成在一個封裝模塊內實現小型化;(2)多通道的集成,及以前將多個獨立的通道模塊組合成整機模塊,變成將多個通道集成在一起。這兩個方面往往要同時滿足。多芯片的集成要求器件以裸芯片的形式進行應用,適合于微組裝工藝中的燒結、粘接、鍵合等工藝技術。多通道的集成,要在更小的空間內集成更多的元器件,而且在更小的空間內電磁輻射、干擾等問題更加嚴重,通道間的隔離問題更加突出,如果通道隔離問題解決不好就會使得系統(tǒng)指標下降甚至完全不能應用。微波多芯片組件中尤其是幅度、相位控制的數控移相器、數控衰減器芯片的應用中控制線往往很多、很密集,通常的互聯線需要在PCB或陶瓷等上制作很密的線條,要求精度高,而且容易引入互擾,在多通道的組件中共用的控制線會造成控制通道間信號的泄露,影響整機的性能。
[0004]現有芯片電容技術中存在如下問題:
[0005]I)傳統(tǒng)的芯片電容主要是分立的方式,在需要多個電容應用時要多個單獨電容排列在一起,占用較大面積空間。
[0006]2)傳統(tǒng)的微波電路中控制芯片與微波射頻芯片的連接往往采用陶瓷Al2O3陶瓷基板或復合介質電路板,由于電介質常數低、不能做的電極的介質不能做的很薄,不能對微波輻射干擾進行很好的抑制。
實用新型內容
[0007]本實用新型提供了一種針對多芯片微波組件開發(fā)的硅基射頻濾波電容排,本實用新型可作為微波電路與控制電路芯片的過渡元件,特別適合為多芯片微波組件中的幅相控制電路做濾波,可以明顯降低射頻信號引入的干擾,在多通道組件中能夠提高通道的隔離度。
[0008]本實用新型采用的技術方案為:一種硅基射頻濾波電容排,自下而上包括下電極、低阻硅襯底、薄膜介質和上電極;所述上電極由一系列獨立的電極條組成,所述電極條呈條狀并列縱貫于薄膜介質上,所述電極條的端口 A和端口 B分別位于薄膜介質相對的兩端。
[0009]所述電極條呈直線狀或折線狀。
[0010]各電極條的端口 A等距并行排列,端口 B也為等距并行排列。[0011]所述端口 A之間的距離為:0.15mm,端口 B之間的距離為:0.25mm。
[0012]所述上電極的四周與薄膜介質的四周邊緣之間保留有至少0.02mm的區(qū)域。
[0013]所述低阻硅襯底的電阻率為0.001 1-0.00 13 Q? cm3,或 0.002-0.003(2 < cm3,介電常數為 11.7。
[0014]所述薄膜介質力雙層介質層。
[0015]采用上述技術方案取得的技術進步為:本實用新型在硅基上集成電極條,電極條的端口與常用的數控衰減器、數控移相器、驅動器芯片的控制端子相對應,可以作為微波電路與控制電路芯片的過渡元件,特別適合為多芯片微波組件中的幅相控制電路做濾波,并很好實現濾波性能;本發(fā)明從S波段到毫米波段都有很好的射頻濾波性能,用一級電容排能夠增加射頻抑制25dB以上;本實用新型還可以明顯降低射頻信號引入的干擾,在多通道組件中能夠提高通道的隔離度。
【專利附圖】
【附圖說明】
[0016]圖1為本發(fā)明實施例1結構的主視圖;
[0017]圖2為圖1的仰視圖;
[0018]圖3為實施例2的主視圖;
[0019]圖4為實施例2的應用連接圖;
[0020]其中,1、薄膜介質,2、電極條,3、低阻硅襯底,4、下電極,C、微波控制芯片,D、驅動控制芯片。
【具體實施方式】`
[0021]實施例1
[0022]由圖1和圖2所示可知,硅基射頻濾波電容排,自下而上包括下電極4、低阻硅襯底
3、薄膜介質I和上電極;所述上電極由一系列獨立的電極條2組成,所述電極條2呈條狀并列縱貫于薄膜介質I上,所述電極條2呈條狀,電極條2的兩個端口分別位于薄膜介質I上相對的兩側,即若端口 A位于薄膜介質I的上端,那么端口 B就位于其下端。各電極條2之間并行排列,各電極條2之間距離相等(當然也可以不等),根據實際情況進行設置;下電極4可通過金錫燒結或導電膠粘接實現接地,上電極的電極條2的兩端口 -端口 A和端口 B可以通過鍵合工藝連接到外圍其他電路,實現對地并聯的高頻濾波功能。
[0023]所述端口 A之間的距離為:0.15mm,端口 B之間的距離為:0.25mm。
[0024]所述低阻硅襯底3的電阻率為0.0011-0.0013 Q * cm3,介電常數為11.7。
[0025]所述下電極4由依次沉積的Ti/Ni/Au形成,厚度范圍分別為:
[0026]800 A±50A, 1000OA土iOOA, 4000A±i00A:.[0027]所述薄膜介質I為雙層介質層,依次為SiN/Si02,厚度為
[0028]ri0(U±100_i, 220A±20A,此厚度適用于110V電壓,厚度為I
[0029]L100A± 100A, 900A±50A,此厚度適用于 220V 電壓。
[0030]上電極采用依次沉積的Au/Pt/TiW/Ti,厚度依次為:
[0031]700A±50A.300A±50A, I300A±50A, 300A土50A:其中,Au 為導電層。[0032]所述上電極的四周與薄膜介質I的四周邊緣之間保留有至少0.02mm的區(qū)域。
[0033]傳統(tǒng)的電容結構大多正方形或接近于正方形的矩形,而采用條形的電極條2的設計,其原因是可以歸結為如下兩點:第一、利用射頻信號在電容器的縱向傳輸方向的長度效應提高濾波性能;第二、一般微波數控衰減器和數控移相器、驅動芯片控制加電端子的間距比較小,常規(guī)的多個分離電容并排要占用很大面積,并且鍵合線拉的很寬,不便于操作。本電容排的每個電極條2的控制端口與這些芯片的控制位很接近,應用方便。
[0034]實施例2
[0035]由圖3所示可知,與實施例1不同的是,所述電極條2呈折線形條狀,各電極條2的端口 A等距并行排列,端口 B也為等距并行排列,且各電極條2的端口 A之間的距離大于端口 B之間的距離。所述端口 A之間的距離為:0.2mm,端口 B之間的距離為:0.35mm。
[0036]這樣設置端口 A和端口 B的目的是為了配合不同型號控制端口的各種微波控制芯片。
[0037]所述上電極的四周與薄膜介質I的四周邊緣之間保留有0.025mm的區(qū)域。
[0038]所述低阻硅襯底3的電阻率為0.002-0.003 Ω.cm3,介電常數為11.7。
[0039]圖4所示為實施例2作為連接件連接微波控制芯片C和驅動控制芯片D的連接圖。由此圖可以看出,本實用新型很方便的將微波控制芯片C和驅動控制芯片D連接了起來,且占用的面積很小,連接關系也很清楚。
[0040]本實用新型中電極條2的數量、形狀以及端口之間的間距、上電極與薄膜介質I邊緣之間的距離等參數均可以根據實際需求進行設置。
[0041]本實用新型在硅基上集成電極條2,電極條2的端口與常用的數控衰減器、數控移相器、驅動器芯片的控制端子相對應,可以作為微波電路與控制電路芯片的過渡元件,特別適合為多芯片微波組件中的幅相控制電路做濾波,并很好實現濾波性能;本發(fā)明從S波段到毫米波段都有很好的射頻濾波性能,用一級電容排能夠增加射頻抑制25dB以上;本實用新型還可以明顯降低射頻信號引入的干擾,在多通道組件中能夠提高通道的隔離度。
【權利要求】
1.一種硅基射頻濾波電容排,其特征在于自下而上包括下電極(4)、低阻硅襯底(3)、薄膜介質(I)和上電極;所述上電極由一系列獨立的電極條(2)組成,所述電極條(2)呈條狀并列縱貫于薄膜介質(I)上,所述電極條(2 )的端口 A和端口 B分別位于薄膜介質(I)相對的兩端。
2.根據權利要求1所述的硅基射頻濾波電容排,其特征在于所述電極條(2)呈直線狀或折線狀。
3.根據權利要求1或2所述的硅基射頻濾波電容排,其特征在于各電極條(2)的端口A等距并行排列,端口 B也為等距并行排列。
4.根據權利要求3所述的硅基射頻濾波電容排,其特征在于所述端口A之間的距離為:0.15mm,端口 B之間的距離為:0.25mm。
5.根據權利要求1所述的硅基射頻濾波電容排,其特征在于所述上電極的四周與薄膜介質(I)的四周邊緣之間保留有至少0.02mm的區(qū)域。
6.根據權利要求1所述的硅基射頻濾波電容排,其特征在于所述低阻硅襯底(3)的電阻率為 0.0011-0.0013 Q ? Cm3,或 0.002-0.003 Q ? cm3,介電常數為 11.7。
7.根據權利要求1所述的硅基射頻濾波電容排,其特征在于所述薄膜介質(I)為雙層介質層。
【文檔編號】H01L23/64GK203445115SQ201320486563
【公開日】2014年2月19日 申請日期:2013年8月9日 優(yōu)先權日:2013年8月9日
【發(fā)明者】王紹東, 蔣贊勤, 樸貞真, 吳洪江 申請人:中國電子科技集團公司第十三研究所