專利名稱:Ac瞬間掉電保護(hù)電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及MOS數(shù)字集成電路,具體涉及一種AC瞬間掉電保護(hù)電路。該電路主要應(yīng)用于半橋結(jié)構(gòu)ATX開關(guān)電源(PC電源)中。
背景技術(shù):
現(xiàn)有半橋結(jié)構(gòu)ATX開關(guān)電源(PC電源)中,電源管理芯片作為次級控制器,它提供PWM信號驅(qū)動變壓器的方式來調(diào)節(jié)電源輸出電壓。電源管理芯片也作為電源管理器,對3.3V/±5V/±12V電壓輸出進(jìn)行監(jiān)控和保護(hù)。因此需要用一個附加的AC/DC轉(zhuǎn)換器來向電源管理芯片提供一個5V輔助工作電源和一個12V信號在起動階段驅(qū)動開關(guān)變壓器。
在電源電路的應(yīng)用中,為了保證整個電路的正常工作,對電源輸出進(jìn)行各種保護(hù)措施,如過壓保護(hù),欠壓保護(hù),電壓檢測,過流保護(hù),過功耗保護(hù)等等。這些措施很好的保護(hù)了整個電源正常運(yùn)行,也保證了整個電源的各種負(fù)載能正常運(yùn)行。但這些保護(hù)措施有一個共同的特點,就是在發(fā)生異常情況時,電源電路將關(guān)閉輸出,比如過壓保護(hù)正常工作時可以提供5v電壓,異常時可能達(dá)到7-8v,為了防止高電壓對各種負(fù)載破壞,當(dāng)5v電壓達(dá)到7.4v時,將關(guān)閉電源系統(tǒng)。
欠壓保護(hù)正常工作時可以提供5v電壓,異常時可能達(dá)到3-4v,為了防止低電壓對各種負(fù)載破壞,當(dāng)5v電壓達(dá)到4.4v時,將關(guān)閉電源系統(tǒng)。
上述保護(hù)措施為閂鎖保護(hù)模式,也就是保護(hù)系統(tǒng)起作用時,電源關(guān)閉,需要重新上電才能恢復(fù)工作。然而,在實際應(yīng)用中,這種閂鎖保護(hù)模式在遇到AC電壓受干擾向下掉電或短暫停電時,會碰到一個潛在的問題,即無法區(qū)分AC電壓受干擾下掉電或短暫停電與發(fā)生欠壓保護(hù)的情況。比如,當(dāng)AC電壓在某一短時間內(nèi)丟失,則欠壓保護(hù)就有可能檢測到欠壓的條件,此時主電壓輸出就會被關(guān)斷,而供給電源管理芯片的5V輔助工作電源則繼續(xù)正常供電。如果5V輔助工作電源的保持時間比AC電壓丟失時間長,則主電源輸出將保持關(guān)斷狀態(tài)。而頻繁關(guān)閉電源顯然存在以下缺點1、反復(fù)關(guān)閉電源可能導(dǎo)致電路損壞;2、關(guān)閉電源后需要重新啟動,操作繁瑣;3、突然關(guān)閉電源會導(dǎo)致數(shù)據(jù)信息丟失。
發(fā)明內(nèi)容
本實用新型提供一種AC瞬間掉電保護(hù)電路,其目的是要區(qū)分AC電壓受干擾向下掉電或短暫停電與發(fā)生欠壓保護(hù)的情況,當(dāng)發(fā)生欠壓時進(jìn)入閂鎖保護(hù)模式關(guān)閉電源;當(dāng)發(fā)生AC電壓受干擾向下掉電或短暫停電時進(jìn)入即時模式,主電源輸出在AC電壓丟失時被關(guān)斷,而將在一定時間之后恢復(fù)。從而解決目前電源管理電路中普遍存在的一律采用閂鎖保護(hù)模式關(guān)閉電源的潛在問題。
為達(dá)到上述目的,本實用新型采用的技術(shù)方案是一種AC瞬間掉電保護(hù)電路,由AC采樣電路、AC檢測電路和AC掉電判斷電路三部分組成,其中AC采樣電路由電阻R1、電阻R2和電容C1組成,其中,AC采樣電路從AC主變壓器的次級接出電壓信號,經(jīng)電阻R1和電阻R2串聯(lián)分壓電路接地構(gòu)成回路,電容C1跨接在電阻R2兩端,從電阻R1與電阻R2之間的分壓點取出AC采樣信號uvac;AC檢測電路由一個反向器、兩個比較器、三個延時電路和一個與門組成,其中,時鐘信號clk1經(jīng)過反向器后分別接第一延時電路的clk端和第三延時電路的clk端,AC釆樣信號uvac與下限閾值電壓分別接第一比較器的負(fù)端和正端,第一比較器的輸出接第一延時電路的使能端,第一延時電路輸出信號A;時鐘信號clk2接第二延時電路的clk端,AC采樣信號uvac與上限閾值電壓分別接第二比較器的負(fù)端和正端,第二比較器的輸出接第二延時電路的使能端,第二延時電路輸出信號B;信號A和信號B分別接與門的輸入端,與門輸出信號C;信號C接第三延時電路的使能端,第三延時電路輸出信號uvac-out;AC掉電判斷電路由一個電源狀態(tài)寄存器、一個掉電狀態(tài)寄存器、一個兩輸入與門、一個四輸入與門和三個延時電路組成,其中,欠壓保護(hù)信號uvp經(jīng)過第四延時電路接兩輸入與門的一個輸入端,兩輸入與門的另一個輸入端接關(guān)電源信號經(jīng)過第五延時電路的輸出;兩輸入與門的輸出作為時鐘信號clk,接電源狀態(tài)寄存器和掉電狀態(tài)寄存器的clk端;電源狀態(tài)寄存器為一個D觸發(fā)器,其D端接電源,Q-端作為關(guān)電源信號,清零端clr接掉電狀態(tài)寄存器的Q-端;掉電狀態(tài)寄存器為一個D觸發(fā)器,其Q端輸出接第六延時電路的使能端,第六延時電路的輸出端接掉電狀態(tài)寄存器的清零端clr;關(guān)電源信號、過壓保護(hù)檢測非信號ovp、過功耗保護(hù)檢測非信號opp和信號uvac-out四個信號接四輸入與門的四個輸入,四輸入與門的輸出作為掉電狀態(tài)寄存器的D端輸入。
上述技術(shù)方案中的有關(guān)內(nèi)容解釋如下1、上述方案的AC檢測電路中,所述第一延時電路可以由兩個D觸發(fā)器構(gòu)成,時鐘信號clk1經(jīng)過反向器后分別接第一D觸發(fā)器和第二D觸發(fā)器的clk端,第一比較器的輸出一路接第一D觸發(fā)器的D端,另一路分別接第一D觸發(fā)器和第二D觸發(fā)器的清零端clr,第一D觸發(fā)器的Q端接第二D觸發(fā)器的D端,第二D觸發(fā)器的Q-端輸出信號A。
2、上述方案的AC檢測電路中,所述第二延時電路可以由一個第三D觸發(fā)器構(gòu)成,時鐘信號clk2接第三D觸發(fā)器的clk端,第二比較器的輸出分別接第三D觸發(fā)器的D端和清零端clr,第三D觸發(fā)器的Q端輸出信號B。
3、上述方案中的AC檢測電路中,所述第三延時電路由兩個D觸發(fā)器和一個兩輸入與門構(gòu)成,時鐘信號clk1經(jīng)過反向器后分別接第四D觸發(fā)器和第五D觸發(fā)器的clk端,信號B分別接第四D觸發(fā)器和第五D觸發(fā)器的清零端clr,信號C接第四D觸發(fā)器的D端,第四D觸發(fā)器的Q端接第五D觸發(fā)器的D端,第五D觸發(fā)器的D端和Q端分別接兩輸入與門的輸入端,兩輸入與門輸出信號uvac-out。
本實用新型工作原理是當(dāng)AC電壓受干擾向下掉電或短暫停電而丟失期間,通過檢測AC線得到一個信號uvac,在欠壓保護(hù)起作用之前信號uvac被置位(置“1”)。如果欠壓保護(hù)檢測到一個低電壓,同時信號uvac是有效的,電源系統(tǒng)將進(jìn)入即時模式而不是閂鎖保護(hù)模式。主電源輸出在AC電壓丟失時被關(guān)斷,而將在一定時間之后恢復(fù)。
由于上述技術(shù)方案運(yùn)用,本實用新型與現(xiàn)有技術(shù)相比具有下列優(yōu)點1、本實用新型能夠區(qū)分AC電壓受干擾向下掉電或短暫停電與發(fā)生欠壓保護(hù)的情況,解決了以往一律按閂鎖保護(hù)模式處理的問題。當(dāng)AC電壓受干擾向下掉電或短暫停電而丟失期間,電源系統(tǒng)將進(jìn)入即時模式,主電源輸出在AC電壓丟失時被關(guān)斷,而將在一定時間之后恢復(fù)。
2、本實用新型構(gòu)思巧妙,設(shè)計合理,較好的克服了以往由于AC電壓受干擾向下掉電或短暫停電而頻繁關(guān)閉電源所帶來的不足,具有有益效果。
3、本實用新型結(jié)構(gòu)簡單,工作可靠,具有實用價值。
附圖1為本實用新型AC采樣電路圖;附圖2為本實用新型AC檢測電路原理圖;附圖3為本實用新型AC檢測電路圖;
附圖4為本實用新型AC采樣信號uvac波形示意圖;附圖5為本實用新型時鐘信號clk1和clk2波形示意圖;附圖6為本實用新型AC掉電判斷電路原理圖;附圖7為本實用新型原理圖;附圖8為OP1,OP2輸出波形圖;附圖9為OSC模塊實現(xiàn)一個1:9的鋸齒波波形圖;附圖10為SS軟起動端外接電路。
具體實施方式
以下結(jié)合附圖及實施例對本實用新型作進(jìn)一步描述實施例一種AC瞬間掉電保護(hù)電路,由AC采樣電路、AC檢測電路和AC掉電判斷電路三部分組成,其中,每部分電路的結(jié)構(gòu)及工作原理如下一、AC采樣電路參見圖1所示,AC采樣電路由電阻R1、電阻R2和電容C1組成,其中,AC采樣電路從AC主變壓器的次級接出電壓信號,經(jīng)電阻R1和電阻R2串聯(lián)分壓電路接地構(gòu)成回路,電容C1跨接在電阻R2兩端,從電阻R1與電阻R2之間的分壓點取出AC采樣信號uvac。
在半橋啟動期間,AC電壓是通過主變壓器從初級耦合到次級而形成的,通過兩個電阻R1、R2組成的分壓器進(jìn)行了必要的衰減,得到信號uvac,該信號uvac與AC電壓信號成正比,AC電壓信號降低時,信號uvac也降低,在信號uvac和地線之間接一小電容C1,以濾掉開關(guān)噪音。當(dāng)信號uvac的電壓降到一定程度(0.7V)以下且超過一定的時間后,電壓正常信號就會被下拉,即提供了一個掉電警告。通過調(diào)節(jié)主變壓器的線圈比例或分壓器的比例,就能確定掉電警告的閾值電壓。在AC電壓丟失期間,信號uvac將會在欠壓保護(hù)起作用之前被置位(置“1”)。如果欠壓保護(hù)檢測到一個低電壓,同時信號uvac是有效的,那么電源管理器(HS8108芯片)將進(jìn)入即時模式。主電源輸出在AC電壓丟失時被關(guān)斷,而將在一段時間(3s)之后恢復(fù)。
二、AC檢測電路圖2為AC檢測電路原理圖,圖3為AC檢測電路圖。由圖2可知,AC檢測電路由一個反向器、兩個比較器、三個延時電路和一個與門組成,其中,時鐘信號clk1經(jīng)過反向器后分別接第一延時電路的clk端和第三延時電路的clk端,AC采樣信號uvac與0.3v(下限閾值電壓)分別接第一比較器的負(fù)端和正端,第一比較器的輸出接第一延時電路的使能端,第一延時電路輸出信號A;時鐘信號clk2接第二延時電路的clk端,AC采樣信號uvac與0.7v(上限閾值電壓)分別接第二比較器的負(fù)端和正端,第二比較器的輸出接第二延時電路的使能端,第二延時電路輸出信號B;信號A和信號B分別接與門的輸入端,與門輸出信號C;信號C接第三延時電路的使能端,第三延時電路輸出信號uvac-out。
由圖3可知,上述第一延時電路可以由兩個D觸發(fā)器構(gòu)成,時鐘信號clk1經(jīng)過反向器后分別接第一D觸發(fā)器和第二D觸發(fā)器的clk端,第一比較器的輸出一路接第一D觸發(fā)器的D端,另一路分別接第一D觸發(fā)器和第二D觸發(fā)器的清零端clr,第一D觸發(fā)器的Q端接第二D觸發(fā)器的D端,第二D觸發(fā)器的Q-端輸出信號A。
上述第二延時電路可以由一個第三D觸發(fā)器構(gòu)成,時鐘信號clk2接第三D觸發(fā)器的clk端,第二比較器的輸出分別接第三D觸發(fā)器的D端和清零端clr,第三D觸發(fā)器的Q端輸出信號B。
上述第三延時電路由兩個D觸發(fā)器和一個兩輸入與門構(gòu)成,時鐘信號clk1經(jīng)過反向器后分別接第四D觸發(fā)器和第五D觸發(fā)器的clk端,信號B分別接第四D觸發(fā)器和第五D觸發(fā)器的清零端clr,信號C接第四D觸發(fā)器的D端,第四D觸發(fā)器的Q端接第五D觸發(fā)器的D端,第五D觸發(fā)器的D端和Q端分別接兩輸入與門的輸入端,兩輸入與門輸出信號uvac-out。
其中1、輸入信號uvac如圖4所示,是一個頻率為32k(RI=75k)波形。
2、時鐘信號clk1和clk2的波形如圖5所示,是一個頻率為10.7k(osc=340k)波形。
3、0.3v,0.7v是2.5v基準(zhǔn)分壓得到的穩(wěn)定電平。
圖3所示有三個虛線框,具體實現(xiàn)功能如下框1信號uvac與0.3v比較,通過clk1來采樣如果信號uvac的峰值小于0.3v,輸出端A信號為“0”;如果信號uvac的峰值大于0.3v,輸出端A信號為“1”;框2信號uvac與0.7v比較,通過clk2來采樣如果信號uvac的峰值小于0.7v,輸出端B信號為“1”;如果信號uvac的峰值大于0.7v,輸出端B信號為“0”;框3A和B兩個信號處理,以clk1為時鐘,得到uvac的輸出信號uvac-out
如果信號uvac的峰值大于0.7v,輸出端uvac-out信號為“0”;如果信號uvac的峰值小于0.3v,輸出端uvac-out信號為“0”;如果信號uvac的峰值大于0.3v,小于0.7v,輸出端uvac-out信號為“1”。
三、AC掉電判斷電路參見圖6所示,AC掉電判斷電路由一個電源狀態(tài)寄存器、一個掉電狀態(tài)寄存器、一個兩輸入與門、一個四輸入與門和三個延時電路組成,其中,欠壓保護(hù)信號uvp經(jīng)過第四延時電路(3ms延時)接兩輸入與門的一個輸入端,兩輸入與門的另一個輸入端接關(guān)電源信號經(jīng)過第五延時電路(6ms延進(jìn))的輸出;兩輸入與門的輸出作為時鐘信號clk,接電源狀態(tài)寄存器和掉電狀態(tài)寄存器的clk端;電源狀態(tài)寄存器為一個D觸發(fā)器,其D端接電源,Q-端作為關(guān)電源信號,清零端clr接掉電狀態(tài)寄存器的Q-端;掉電狀態(tài)寄存器為一個D觸發(fā)器,其Q端輸出接第六延時電路(3s延時電路)的使能端,第六延時電路(3s延時電路)的輸出端接掉電狀態(tài)寄存器的清零端clr;關(guān)電源信號、過壓保護(hù)檢測非信號ovp、過功耗保護(hù)檢測非信號opp和信號uvac-out四個信號接四輸入與門的四個輸入,四輸入與門的輸出作為掉電狀態(tài)寄存器的D端輸入。
正常工作時uvp為低電平;關(guān)電源信號為高電平;uvac-out為低電平;ovp和opp為低電平;在有掉電情況發(fā)生時,該信號uvp將有效為“0”,經(jīng)過3ms延時,作為電源狀態(tài)寄存器的D觸發(fā)器時鐘,使關(guān)電源信號清零而關(guān)閉電源,同時在有掉電時,uvac在大于0.3v小于0.7v之時,uvac-out被置“1”,在沒有opp,ovp異常情況下,四輸入與門輸出“1”,掉電狀態(tài)寄存器的D觸發(fā)器輸出為“1”,此時,電源被關(guān)閉,3秒計時啟動,3秒鐘后,對掉電狀態(tài)寄存器的D觸發(fā)器清零,掉電狀態(tài)寄存器的D觸發(fā)器對電源狀態(tài)寄存器的D觸發(fā)器清零,電源打開,經(jīng)過6ms延時,檢測uvp是否還有效,如果有效,則產(chǎn)生時鐘信號關(guān)閉電源,這時要注意1如果是瞬間掉電,uvp和uvac信號在3秒后都能恢復(fù)正常,不會關(guān)閉電源。
2如果是長時間掉電,則uvp有效,uvac也掉在0.3v以下,uvp信號會關(guān)閉電源。
實現(xiàn)本實施例的最好方式是將其應(yīng)用于電源管理芯片中,見圖7,其中1、AC采樣電路,如圖1所示,這里不再重復(fù)描述。
2、AC檢測電路,如圖2所示,這里不再重復(fù)描述。
3、AC掉電判斷電路,如圖6所示,這里不再重復(fù)描述。
4、參見圖7所示,300ms延時電路實現(xiàn)PG信號延時,PG信號是電源正常信號(POWER GOOD)輸出,當(dāng)PG=1時,電源正常,電源從不正常到正常(“0”->“1”)要經(jīng)過300ms延時,電源從正常到不正常(“1”->“0”)不要經(jīng)過延時,立即關(guān)閉。
5、參見圖7所示,COMP是誤差放大器的輸出端,IN誤差放大器的反向輸入端,誤差放大器的同向輸入端接2.5V參考電壓,通過誤差放大器的輸出與內(nèi)部鋸齒波信號的比較結(jié)果來決定PWM的占空比。
6、OP1,OP2輸出波形如圖8,PWM脈寬調(diào)制推挽輸出,低電平有效,每一端(OP1或OP2)輸出最大占空比為46%。
7、OSC模塊實現(xiàn)一個1:9的鋸齒波,如圖9所示,通過誤差放大器的輸出與內(nèi)部鋸齒波信號的比較結(jié)果來決定PWM的占空比。
8、SS軟起動端,如圖7所示,內(nèi)部接8uA電流源,通過外接如圖10所示,接一個電容實現(xiàn)軟起動,正常狀態(tài)時該端被鉗位在2.5V,一個恒流源被用來在起動時將軟起動(SS)電容充電到2.5V。SS的電壓被用作誤差放大器的參考電壓,使得輸出電壓的波形準(zhǔn)確地跟隨SS的波形。較大的電容將會增加起動時間并減少開關(guān)器件的壓力。在保護(hù)事件出現(xiàn)或遙控關(guān)斷之后,SS電容將被放電。
AC信號經(jīng)過AC采樣電路,通過電阻R1、R2分壓,使得該電路輸出正常時為1.2v,當(dāng)有異常情況時,輸出在0.3v到0.7v之間,通過AC檢測電路以及AC判斷電路,得到關(guān)電源信號,該信號關(guān)閉PG信號,同時關(guān)閉OP1,OP2的輸出,使得整個主電源關(guān)掉,3秒鐘后,如果AC恢復(fù)正常,能夠正常打開OP1,OP2,同時在延時300ms,PG信號輸出高電平。
上述實施例只為說明本實用新型的技術(shù)構(gòu)思及特點,其目的在于讓熟悉此項技術(shù)的人士能夠了解本實用新型的內(nèi)容并據(jù)以實施,并不能以此限制本實用新型的保護(hù)范圍。凡根據(jù)本實用新型精神實質(zhì)所作的等效變化或修飾,都應(yīng)涵蓋在本實用新型的保護(hù)范圍之內(nèi)。
權(quán)利要求1.一種AC瞬間掉電保護(hù)電路,其特征在于由AC采樣電路、AC檢測電路和AC掉電判斷電路三部分組成,其中AC采樣電路由電阻[R1]、電阻[R2]和電容[C1]組成,其中,AC采樣電路從AC主變壓器的次級接出電壓信號,經(jīng)電阻[R1]和電阻[R2]串聯(lián)分壓電路接地構(gòu)成回路,電容[C1]跨接在電阻[R2]兩端,從電阻[R1]與電阻[R2]之間的分壓點取出AC采樣信號[uvac];AC檢測電路由一個反向器、兩個比較器、三個延時電路和一個與門組成,其中,時鐘信號[clk1]經(jīng)過反向器后分別接第一延時電路的clk端和第三延時電路的clk端,AC采樣信號[uvac]與下限閾值電壓分別接第一比較器的負(fù)端和正端,第一比較器的輸出接第一延時電路的使能端,第一延時電路輸出信號A;時鐘信號[clk2]接第二延時電路的clk端,AC采樣信號[uvac]與上限閾值電壓分別接第二比較器的負(fù)端和正端,第二比較器的輸出接第二延時電路的使能端,第二延時電路輸出信號B;信號A和信號B分別接與門的輸入端,與門輸出信號C;信號C接第三延時電路的使能端,第三延時電路輸出信號[uvac-out];AC掉電判斷電路由一個電源狀態(tài)寄存器、一個掉電狀態(tài)寄存器、一個兩輸入與門、一個四輸入與門和三個延時電路組成,其中,欠壓保護(hù)信號[uvp]經(jīng)過第四延時電路接兩輸入與門的一個輸入端,兩輸入與門的另一個輸入端接關(guān)電源信號經(jīng)過第五延時電路的輸出;兩輸入與門的輸出作為時鐘信號[clk],接電源狀態(tài)寄存器和掉電狀態(tài)寄存器的clk端;電源狀態(tài)寄存器為一個D觸發(fā)器,其D端接電源,Q-端作為關(guān)電源信號,清零端[clr]接掉電狀態(tài)寄存器的Q-端;掉電狀態(tài)寄存器為一個D觸發(fā)器,其Q端輸出接第六延時電路的使能端,第六延時電路的輸出端接掉電狀態(tài)寄存器的清零端[clr];關(guān)電源信號、過壓保護(hù)檢測非信號[ovp]、過功耗保護(hù)檢測非信號[opp]和信號[uvac-out]四個信號接四輸入與門的四個輸入,四輸入與門的輸出作為掉電狀態(tài)寄存器的D端輸入。
2.根據(jù)權(quán)利要求1所述的AC瞬間掉電保護(hù)電路,其特征在于AC檢測電路中,所述第一延時電路由兩個D觸發(fā)器構(gòu)成,時鐘信號[clk1]經(jīng)過反向器后分別接第一D觸發(fā)器和第二D觸發(fā)器的clk端,第一比較器的輸出一路接第一D觸發(fā)器的D端,另一路分別接第一D觸發(fā)器和第二D觸發(fā)器的清零端[clr],第一D觸發(fā)器的Q端接第二D觸發(fā)器的D端,第二D觸發(fā)器的Q-端輸出信號A。
3.根據(jù)權(quán)利要求1所述的AC瞬間掉電保護(hù)電路,其特征在于AC檢測電路中,所述第二延時電路由一個第三D觸發(fā)器構(gòu)成,時鐘信號[clk2]接第三D觸發(fā)器的clk端,第二比較器的輸出分別接第三D觸發(fā)器的D端和清零端[clr],第三D觸發(fā)器的Q端輸出信號B。
4.根據(jù)權(quán)利要求1所述的AC瞬間掉電保護(hù)電路,其特征在于AC檢測電路中,所述第三延時電路由兩個D觸發(fā)器和一個兩輸入與門構(gòu)成,時鐘信號[clk1]經(jīng)過反向器后分別接第四D觸發(fā)器和第五D觸發(fā)器的clk端,信號B分別接第四D觸發(fā)器和第五D觸發(fā)器的清零端[clr],信號C接第四D觸發(fā)器的D端,第四D觸發(fā)器的Q端接第五D觸發(fā)器的D端,第五D觸發(fā)器的D端和Q端分別接兩輸入與門的輸入端,兩輸入與門輸出信號[uvac-out]。
專利摘要一種AC瞬間掉電保護(hù)電路,由AC采樣電路、AC檢測電路和AC掉電判斷電路組成,AC采樣電路由電阻[R1]、電阻[R2]和電容[C1]組成;AC檢測電路由一個反向器、兩個比較器、三個延時電路和一個與門組成;AC掉電判斷電路由一個電源狀態(tài)寄存器、一個掉電狀態(tài)寄存器、一個兩輸入與門、一個四輸入與門和三個延時電路組成。當(dāng)AC電壓受干擾或短暫停電而丟失期間,通過檢測AC線得到一個信號uvac,在欠壓保護(hù)起作用之前信號uvac被置位。如果欠壓保護(hù)檢測到一個低電壓,同時信號uvac是有效的,電源系統(tǒng)將進(jìn)入即時模式而不是閂鎖保護(hù)模式,主電源輸出在AC電壓丟失時被關(guān)斷,而將在一定時間之后恢復(fù)。本方案主要應(yīng)用于半橋結(jié)構(gòu)ATX開關(guān)電源(PC電源)中,能夠區(qū)分AC電壓受干擾向下掉電或短暫停電與發(fā)生欠壓保護(hù)的情況,解決了以往頻繁關(guān)閉電源帶來的問題。
文檔編號H02H7/12GK2891431SQ20062007226
公開日2007年4月18日 申請日期2006年4月10日 優(yōu)先權(quán)日2006年4月10日
發(fā)明者江石根, 袁翔, 石萬文, 謝衛(wèi)國 申請人:蘇州市華芯微電子有限公司