国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      開關(guān)電源的制作方法

      文檔序號:7387260閱讀:211來源:國知局
      開關(guān)電源的制作方法
      【專利摘要】本發(fā)明實(shí)施例提供的開關(guān)電源,無需額外添加RC濾波器,能在提高輸出電壓完整性的同時做到快速響應(yīng)。包括:開關(guān)電路、功率輸出電路、反饋電路、滯后比較器、基準(zhǔn)電路以及開關(guān)驅(qū)動電路,功率輸出電路包括電感和電容,反饋電路包括第一運(yùn)算放大器;電感第一端與開關(guān)電路第一端以及反饋電路第一輸入連接,電容第一端與電感第二端以及反饋電路第二輸入端連接,電容第二端與開關(guān)電路第二端連接;電感的第一端的第一電壓與電容第一端的第二電壓通過第一運(yùn)算放大器完成加權(quán)相加,并將加權(quán)相加的結(jié)果和基準(zhǔn)電路的輸出作為滯后比較器的輸入,滯后比較器輸出比較結(jié)果用于使開關(guān)驅(qū)動電路控制開關(guān)電路的開通與關(guān)斷。本發(fā)明實(shí)施例用于提高開關(guān)電源的實(shí)用性。
      【專利說明】開關(guān)電源

      【技術(shù)領(lǐng)域】
      [0001] 本發(fā)明實(shí)施例涉及電源領(lǐng)域,尤其涉及一種開關(guān)電源。

      【背景技術(shù)】
      [0002] 伴隨著半導(dǎo)體工藝節(jié)點(diǎn)的持續(xù)縮小,芯片的單位面積內(nèi)元件密度迅速上升,芯片 集成性,能源效率,以及電源完整性(Power Integrity,PI)制約著現(xiàn)今電源的設(shè)計(jì)發(fā)展。尤 其是電源的PI,決定著負(fù)載模塊的功能性、邏輯性以及功耗。電源的低PI (即紋波大、尖刺 脈沖多等)直接會給整個系統(tǒng)帶來沉重負(fù)擔(dān),不但影響系統(tǒng)響應(yīng)速度及正確性,還會增加 整個系統(tǒng)的能量損耗?,F(xiàn)如今,滯后類開關(guān)電源(Hysteretic Buck Dc-Dc Converter)成 為芯片集成電路中應(yīng)用很廣泛的一類電源。滯后類開關(guān)電源采用滯后比較器作為控制開關(guān) 電路開通或關(guān)斷的主要組成部分。
      [0003] 傳統(tǒng)的滯后類開關(guān)電源在實(shí)際使用當(dāng)中,開關(guān)頻率的控制僅與輸出有關(guān)系,但是 電感兩端的變化無法體現(xiàn)在對開關(guān)元件的控制之上,也就是說,傳統(tǒng)的滯后類開關(guān)電源無 法做到快速響應(yīng)。另一類改進(jìn)的滯后類開關(guān)電源利用額外增加RC濾波器來將功率輸出網(wǎng) 絡(luò)的電感與電容解耦,可以提高電源的開關(guān)頻率,但是由于電源的芯片面積非常有限而芯 片集成度卻越來越高,因此在滯后類開關(guān)電源中添加額外的電容會給實(shí)際實(shí)現(xiàn)帶來很大的 障礙,降低了開關(guān)電源的實(shí)用性,并且,如果輸出端負(fù)載有跳變的話,由于額外添加的RC濾 波器將電感與功率輸出網(wǎng)絡(luò)解耦,容易產(chǎn)生自震蕩現(xiàn)象。也即輸出端負(fù)載的跳變無法體現(xiàn) 在反饋電路中,從而無法將跳變信息加入到滯后比較器中,無法響應(yīng)輸出端負(fù)載的跳變。


      【發(fā)明內(nèi)容】

      [0004] 本發(fā)明實(shí)施例提供的開關(guān)電源,在提高輸出電壓完整性的同時可以避免發(fā)生自震 蕩現(xiàn)象,能夠做到快速響應(yīng),且不需要額外添加RC濾波器,有效提高了實(shí)用性。
      [0005] 第一方面,本發(fā)明實(shí)施例提供一種開關(guān)電源,所述開關(guān)電源包括:開關(guān)電路、功率 輸出電路、反饋電路、滯后比較器、基準(zhǔn)電路以及開關(guān)驅(qū)動電路,其中,所述功率輸出電路包 括:電感和電容;所述反饋電路包括第一運(yùn)算放大器;
      [0006] 所述電感的第一端與所述開關(guān)電路的第一端連接,所述電感的第二端與所述電容 的第一端連接,所述電容的第二端與所述開關(guān)電路的第二端連接;
      [0007] 所述反饋電路的第一輸入端與所述電感的第一端連接,所述反饋電路的第二輸入 端與所述電容的第一端連接,以使所述電感的第一端的第一電壓與所述電容第一端的第二 電壓通過所述第一運(yùn)算放大器進(jìn)行加權(quán)相加,并將加權(quán)相加的結(jié)果作為所述反饋電路輸 出端的輸出;
      [0008] 所述反饋電路的輸出端與所述滯后比較器的第一輸入端連接,所述基準(zhǔn)電路的輸 出端與所述滯后比較器的第二輸入端連接,所述滯后比較器輸出比較的結(jié)果用于使所述開 關(guān)驅(qū)動電路控制所述開關(guān)電路的開通與關(guān)斷。
      [0009] 結(jié)合第一方面,在第一種可能的實(shí)現(xiàn)方式中,所述反饋電路還包括:第一電阻、第 二電阻;
      [0010] 所述第一電阻的第一端與所述電感的第一端連接,所述第一電阻的第二端與所述 第一運(yùn)算放大器的同相輸入端連接,用于使所述第一運(yùn)算放大器獲取所述第一電壓在所述 第一電阻上分壓后得到的第三電壓;
      [0011] 所述第二電阻的第一端與所述電容的第一端連接,所述第二電阻的第二端與所述 第一運(yùn)算放大器的同相輸入端連接,用于使所述第一運(yùn)算放大器獲取所述第二電壓在所述 第二電壓在所述第二電阻上分壓后得到的第四電壓;
      [0012] 所述第一運(yùn)算放大器的反相輸入端與所述電容的第二端連接,所述第一運(yùn)算放大 器的輸出端與所述滯后比較器的第一輸入端連接,用于使所述第一運(yùn)算放大器將所述第 三電壓與第四電壓相加后得到的第五電壓進(jìn)行放大后輸出至所述滯后比較器的第一輸入 端;
      [0013] 所述滯后比較器的第二輸入端與所述基準(zhǔn)電路的輸出端連接。
      [0014] 結(jié)合第一方面的第一種可能的實(shí)現(xiàn)方式,在第二種可能的實(shí)現(xiàn)方式中,所述反饋 電路還包括:
      [0015] 第二運(yùn)算放大器,所述第二運(yùn)算放大器的同相輸入端與所述電感的第一端連接, 所述第二運(yùn)算放大器的反相輸入端與所述電容的第二端連接,所述第二運(yùn)算放大器的輸出 端與所述第一電阻的第一端連接,用于使所述第二運(yùn)算放大器放大所述第一電壓。
      [0016] 結(jié)合第一方面的第一種或者第二種可能的實(shí)現(xiàn)方式,在第三種可能的實(shí)現(xiàn)方式 中,所述滯后比較器包括:
      [0017] 模擬滯后比較器,所述模擬滯后比較器包括:第三運(yùn)算放大器與第三電阻,所述第 三電阻的第一端與所述第三運(yùn)算放大器的同相輸入端連接,所述第三電阻的第二端與所述 第三運(yùn)算放大器的輸出端連接,其中,所述第三運(yùn)算放大器的反相輸入端與所述第一運(yùn)算 放大器的輸出端連接,所述第三運(yùn)算放大器的同相輸入端與所述基準(zhǔn)電路輸出端連接,所 述第三運(yùn)算放大器的輸出端與所述開關(guān)驅(qū)動電路的輸入端連接,所述基準(zhǔn)電路的輸出端輸 出基準(zhǔn)電壓。
      [0018] 結(jié)合第一方面的第一種或者第二種可能的實(shí)現(xiàn)方式,在第四種可能的實(shí)現(xiàn)方式 中,所述滯后比較器包括:
      [0019] 數(shù)字滯后比較器,所述數(shù)字滯后比較器包括:壓控振蕩器VC0、數(shù)字比較器以及顯 示查找表LUT,所述壓控振蕩器VC0的輸入端與所述第一運(yùn)算放大器的輸出端連接,所述壓 控振蕩器VC0的輸出端與所述數(shù)字比較器的第一輸入端連接,所述基準(zhǔn)電路的輸出端與所 述數(shù)字比較器的第二輸入端連接,所述顯示查找表LUT的輸出與所述數(shù)字比較器的第三輸 入端連接,其中,所述壓控振蕩器VC0的輸入端與所述第一運(yùn)算放大器的輸出端連接,所述 數(shù)字比較器的第二輸入端與所述基準(zhǔn)電路輸出端連接,所述數(shù)字比較器的輸出端與所述開 關(guān)驅(qū)動電路的輸入端連接,所述基準(zhǔn)電路的輸出端輸出基準(zhǔn)頻率。
      [0020] 結(jié)合第一方面至第一方面的第四種可能的實(shí)現(xiàn)方式中的任一可能的實(shí)現(xiàn)方式,在 第五種可能的實(shí)現(xiàn)方式中,所述開關(guān)電路包括 :
      [0021] 第一開關(guān)元件、第二開關(guān)元件以及輸入端電源;
      [0022] 所述第一開關(guān)元件的第一端與所述輸入端電源的正極連接,所述第一開關(guān)元件的 第二端與所述第二開關(guān)元件的第一端連接,所述第二開關(guān)元件的第二端與所述輸入端電源 的負(fù)極連接;
      [0023] 所述第一開關(guān)元件的第二端與所述電感的第一端連接,所述第二開關(guān)元件的第二 端所述電容的第二端連接;
      [0024] 所述開關(guān)驅(qū)動電路用于控制所述第一開關(guān)元件以及所述第二開關(guān)元件的開通與 關(guān)斷。
      [0025] 結(jié)合第一方面的第五種可能的實(shí)現(xiàn)方式,在第六種可能的實(shí)現(xiàn)方式中,所述第一 開關(guān)元件為PM0S晶體管,所述第二開關(guān)元件為NM0S晶體管;
      [0026] 所述PM0S晶體管的源極S與所述輸入端電源的正極連接,所述PM0S晶體管的漏 極D與所述NM0S晶體管源極S連接,所述PM0S晶體管的柵極G與所述開關(guān)驅(qū)動電路的第 一輸出端連接,所述PM0S晶體管的漏極D與所述電感的第一端連接,所述NM0S晶體管的漏 極D與所述輸入端電源的負(fù)極連接,所述NM0S晶體管的柵極G與所述開關(guān)驅(qū)動電路的第二 輸出端連接,所述NM0S晶體管的漏極D與所述電容的第二端連接。
      [0027] 結(jié)合第一方面的第第五種可能的實(shí)現(xiàn)方式,在第七種可能的實(shí)現(xiàn)方式中,所述第 一開關(guān)元件為PM0S晶體管,所述第二開關(guān)元件為NPN型三極管;
      [0028] 所述PM0S晶體管的源極S與所述輸入端電源的正極連接,所述PM0S晶體管的漏 極D與所述NPN型三極管的集電極連接,所述PM0S晶體管的柵極G與所述開關(guān)驅(qū)動電路的 第一輸出端連接,所述PM0S晶體管的漏極D與所述電感的第一端連接,所述NPN型三極管 的發(fā)射極與所述輸入端電源的負(fù)極連接,所述NPN型三極管的基極與所述開關(guān)驅(qū)動電路的 第二輸出端連接,所述NPN型三極管的發(fā)射極與所述電容的第二端連接。
      [0029] 結(jié)合第一方面的第第五種可能的實(shí)現(xiàn)方式,在第八種可能的實(shí)現(xiàn)方式中,所述第 一開關(guān)元件為PNP型三極管,所述第二開關(guān)元件為NPN型三極管;
      [0030] 所述PNP型三極管的集電極與所述輸入端電源的正極連接,所述PNP型三極管的 發(fā)射極與所述NPN型三極管的集電極連接,所述PNP型三極管的基極與所述開關(guān)驅(qū)動電路 的第一輸出端連接,所述PNP型三極管的發(fā)射極與所述電感的第一端連接,所述NPN型三極 管的發(fā)射極與所述輸入端電源的負(fù)極連接,所述NPN型三極管的基極與所述開關(guān)驅(qū)動電路 的第二輸出端連接,所述NPN型三極管的發(fā)射極與所述電容的第二端連接。
      [0031] 結(jié)合第一方面的第第五種可能的實(shí)現(xiàn)方式,在第九種可能的實(shí)現(xiàn)方式中,所述第 一開關(guān)元件為PNP型三極管,所述第二開關(guān)元件為NM0S晶體管;
      [0032] 所述PNP型三極管的集電極與所述輸入端電源的正極連接,所述PNP型三極管的 發(fā)射極與所述NM0S晶體管的源極S連接,所述PNP型三極管的基極與所述開關(guān)驅(qū)動電路的 第一輸出端連接,所述PNP型三極管的發(fā)射極與所述電感的第一端連接,所述NM0S晶體管 的漏極D與所述輸入端電源的負(fù)極連接,所述NM0S晶體管的柵極G與所述開關(guān)驅(qū)動電路的 第二輸出端連接,所述NM0S晶體管的漏極D與所述電容的第二端連接。
      [0033] 本發(fā)明實(shí)施例提供的開關(guān)電源,包括:開關(guān)電路、功率輸出電路、反饋電路、滯后比 較器、基準(zhǔn)電路以及開關(guān)驅(qū)動電路,其中,所述功率輸出電路包括:電感和電容;所述反饋 電路包括第一運(yùn)算放大器;所述電感的第一端與所述開關(guān)電路的第一端連接,所述電感的 第二端與所述電容的第一端連接,所述電容的第二端與所述開關(guān)電路的第二端連接;所述 反饋電路的第一輸入端與所述電感的第一端連接,所述反饋電路的第二輸入端與所述電容 的第一端連接,以使所述電感的第一端的第一電壓與所述電容第一端的第二電壓通過所述 第一運(yùn)算放大器進(jìn)行加權(quán)相加,并將加權(quán)相加的結(jié)果作為所述反饋電路輸出端的輸出;所 述反饋電路的輸出端與所述滯后比較器的第一輸入端連接,所述基準(zhǔn)電路的輸出端與所述 滯后比較器的第二輸入端連接,所述滯后比較器輸出比較的結(jié)果用于使所述開關(guān)驅(qū)動電路 控制所述開關(guān)電路的開通與關(guān)斷。在提高輸出電壓完整性的同時可以避免發(fā)生自震蕩現(xiàn) 象,能夠做到快速響應(yīng),且不需要額外添加RC濾波器,有效提高了實(shí)用性。

      【專利附圖】

      【附圖說明】
      [0034] 為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實(shí)施例或現(xiàn) 有技術(shù)描述中所需要使用的附圖作一簡單地介紹,顯而易見地,下面描述中的附圖是本發(fā) 明的一些實(shí)施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動性的前提下,還可以 根據(jù)這些附圖獲得其他的附圖。
      [0035] 圖1為現(xiàn)有的滯后類開關(guān)電源的電路結(jié)構(gòu)圖;
      [0036] 圖2為現(xiàn)有的改進(jìn)型滯后類開關(guān)電源的電路結(jié)構(gòu)圖;
      [0037] 圖3為本發(fā)明實(shí)施例提供的開關(guān)電源的電路的結(jié)構(gòu)框圖;
      [0038] 圖4為本發(fā)明實(shí)施例提供的開關(guān)電源的反饋電路的電路結(jié)構(gòu)圖一;
      [0039] 圖5為本發(fā)明實(shí)施例提供的開關(guān)電源的反饋電路的電路結(jié)構(gòu)圖二;
      [0040] 圖6為本發(fā)明實(shí)施例提供的開關(guān)電源的滯后比較器的電路結(jié)構(gòu)圖一;
      [0041] 圖7為本發(fā)明實(shí)施例提供的開關(guān)電源的滯后比較器的電路結(jié)構(gòu)圖二;
      [0042] 圖8為本發(fā)明實(shí)施例提供的開關(guān)電源的開關(guān)電路的電路的結(jié)構(gòu)框圖;
      [0043] 圖9為本發(fā)明實(shí)施例提供的開關(guān)電源的開關(guān)電路的電路結(jié)構(gòu)圖一;
      [0044] 圖10為本發(fā)明實(shí)施例提供的開關(guān)電源的開關(guān)電路的電路結(jié)構(gòu)圖二;
      [0045] 圖11為本發(fā)明實(shí)施例提供的開關(guān)電源的開關(guān)電路的電路結(jié)構(gòu)圖三;
      [0046] 圖12為本發(fā)明實(shí)施例提供的開關(guān)電源的開關(guān)電路的電路結(jié)構(gòu)圖四;
      [0047] 圖13為本發(fā)明實(shí)施例提供的開關(guān)電源的電路結(jié)構(gòu)圖一;
      [0048] 圖14為本發(fā)明實(shí)施例提供的開關(guān)電源電路結(jié)構(gòu)圖二。

      【具體實(shí)施方式】
      [0049] 為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合本發(fā)明實(shí)施例 中的附圖,對本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是 本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例。基于本發(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員 在沒有作出創(chuàng)造性勞動前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
      [0050] 為了使本領(lǐng)域技術(shù)人員能夠更清楚地理解本發(fā)明實(shí)施例提供的技術(shù)方案,在介紹 本發(fā)明實(shí)施例提供的開關(guān)電源前,先對現(xiàn)有的滯后類開關(guān)電源的結(jié)構(gòu)和原理做簡單介紹以 便本領(lǐng)域技術(shù)人員能夠更詳細(xì)理解本發(fā)明實(shí)施例提供的開關(guān)電源。
      [0051] -般的,傳統(tǒng)滯后類開關(guān)電源的實(shí)現(xiàn)電路如圖1所示,其中,開關(guān)電路由輸入端 電源Vi、P溝道金屬氧化物半導(dǎo)體場效應(yīng)M0S晶體管(Positive Channel Metal Oxide Semiconductor, PMOS晶體管)以及N溝道金屬氧化物半導(dǎo)體場效應(yīng)晶體管(Negative Channel Metal Oxide Semiconductor,NM0S晶體管)組成,功率輸出電路由儲能元件電感 L和輸出端的電容C組成,反饋電路從電容C的輸出端通過R 3和R4輸出反饋電壓,滯后 比較器由運(yùn)算放大器以及跨接在運(yùn)算放大器同相輸入端與輸出端之間的電阻r2與組成,滯 后比較器的同相輸入端輸入的是參考電壓經(jīng)電阻&后的分壓,滯后比較器的反相輸入 端輸入的是,通過調(diào)節(jié)電阻Ri和電阻R 2的大小可以控制滯后比較器的窗口大小,滯后比 較器的輸出作為開關(guān)驅(qū)動電路的輸入,開關(guān)驅(qū)動電路的輸出用于控制開關(guān)元件(PMOS晶體 管和NMOS晶體管)的開通和關(guān)斷。其中,電阻R包括輸出端負(fù)載的電阻以及電容C和電感 L的等效電阻。
      [0052] 如圖2所示是現(xiàn)有的一種改進(jìn)的滯后類開關(guān)電源,主要改進(jìn)點(diǎn)在于電感L兩端引 入了一個由電阻R c和電容Cc組成的RC濾波器。通過該濾波器可以將電感L與輸出端的電 容解f禹。這樣一來,通過米集該濾波器中的電容C。一端的電壓輸出來米集電容C輸出端電 壓的變化。
      [0053] 結(jié)合圖1和圖2對滯后類開關(guān)電源的工作原理簡述如下:
      [0054] 滯后類開關(guān)電源工作時,由開關(guān)驅(qū)動電路對PM0S晶體管和NM0S晶體管的通斷 狀態(tài)進(jìn)行控制,具體的,包括:第一狀態(tài)(PM0S晶體管開通時NM0S晶體管關(guān)斷),第二狀態(tài) (PM0S晶體管關(guān)斷時NM0S管開通);
      [0055] 第一狀態(tài)下,PM0S晶體管在開關(guān)驅(qū)動電路的控制下工作在開通狀態(tài)同時NM0S晶 體管在開關(guān)驅(qū)動電路的控制下工作在關(guān)斷狀態(tài),\電壓經(jīng)PM0S晶體管的源極S、漏極D、儲 能電感L和電容C構(gòu)成回路,充電電流不但在電容C兩端建立直流電壓,而且在儲能電感L 上產(chǎn)生左正、右負(fù)的電動勢,電容C兩端獲得的直流電壓為負(fù)載供電;
      [0056] 第二狀態(tài)下,PM0S晶體管在開關(guān)驅(qū)動電路的控制下工作在關(guān)斷狀態(tài)同時NM0S晶 體管在開關(guān)驅(qū)動電路的控制下工作在開通狀態(tài),由于儲能電感L中的電流不能突變,因此, 電感L通過自感產(chǎn)生右正、左負(fù)的脈沖電壓。于是,電感L右端正的電壓一電容C - NM0S 晶體管一電感L左端構(gòu)成放電回路,放電電流繼續(xù)在電容C兩端建立直流電壓,電容C兩端 獲得的直流電壓為負(fù)載供電。
      [0057] 如圖1所示的傳統(tǒng)滯后類開關(guān)電源,在不考慮功率輸出網(wǎng)絡(luò)的電容C充放電過程、 開關(guān)元件及開關(guān)驅(qū)動電路帶來的延遲,其開關(guān)頻率可以由公式(1)式來表達(dá),

      【權(quán)利要求】
      1. 一種開關(guān)電源,其特征在于,包括:開關(guān)電路、功率輸出電路、反饋電路、滯后比較 器、基準(zhǔn)電路以及開關(guān)驅(qū)動電路,其中,所述功率輸出電路包括:電感和電容;所述反饋電 路包括第一運(yùn)算放大器; 所述電感的第一端與所述開關(guān)電路的第一端連接,所述電感的第二端與所述電容的第 一端連接,所述電容的第二端與所述開關(guān)電路的第二端連接; 所述反饋電路的第一輸入端與所述電感的第一端連接,所述反饋電路的第二輸入端與 所述電容的第一端連接,以使所述電感的第一端的第一電壓與所述電容第一端的第二電壓 通過所述第一運(yùn)算放大器進(jìn)行加權(quán)相加,并將加權(quán)相加的結(jié)果作為所述反饋電路輸出端 的輸出; 所述反饋電路的輸出端與所述滯后比較器的第一輸入端連接,所述基準(zhǔn)電路的輸出端 與所述滯后比較器的第二輸入端連接,所述滯后比較器輸出比較的結(jié)果用于使所述開關(guān)驅(qū) 動電路控制所述開關(guān)電路的開通與關(guān)斷。
      2. 根據(jù)權(quán)利要求1所述的開關(guān)電源,其特征在于,所述反饋電路還包括:第一電阻、第 二電阻; 所述第一電阻的第一端與所述電感的第一端連接,所述第一電阻的第二端與所述第一 運(yùn)算放大器的同相輸入端連接,用于使所述第一運(yùn)算放大器獲取所述第一電壓在所述第一 電阻上分壓后得到的第三電壓; 所述第二電阻的第一端與所述電容的第一端連接,所述第二電阻的第二端與所述第一 運(yùn)算放大器的同相輸入端連接,用于使所述第一運(yùn)算放大器獲取所述第二電壓在所述第二 電壓在所述第二電阻上分壓后得到的第四電壓; 所述第一運(yùn)算放大器的反相輸入端與所述電容的第二端連接,所述第一運(yùn)算放大器的 輸出端與所述滯后比較器的第一輸入端連接,用于使所述第一運(yùn)算放大器將所述第三電壓 與第四電壓相加后得到的第五電壓進(jìn)行放大后輸出至所述滯后比較器的第一輸入端; 所述滯后比較器的第二輸入端與所述基準(zhǔn)電路的輸出端連接。
      3. 根據(jù)權(quán)利要求2所述的開關(guān)電源,其特征在于,所述反饋電路還包括: 第二運(yùn)算放大器,所述第二運(yùn)算放大器的同相輸入端與所述電感的第一端連接,所述 第二運(yùn)算放大器的反相輸入端與所述電容的第二端連接,所述第二運(yùn)算放大器的輸出端與 所述第一電阻的第一端連接,用于使所述第二運(yùn)算放大器放大所述第一電壓。
      4. 根據(jù)權(quán)利要求2或3所述的開關(guān)電源,其特征在于,所述滯后比較器包括: 模擬滯后比較器,所述模擬滯后比較器包括:第三運(yùn)算放大器與第三電阻,所述第三電 阻的第一端與所述第三運(yùn)算放大器的同相輸入端連接,所述第三電阻的第二端與所述第三 運(yùn)算放大器的輸出端連接,其中,所述第三運(yùn)算放大器的反相輸入端與所述第一運(yùn)算放大 器的輸出端連接,所述第三運(yùn)算放大器的同相輸入端與所述基準(zhǔn)電路輸出端連接,所述第 三運(yùn)算放大器的輸出端與所述開關(guān)驅(qū)動電路的輸入端連接,所述基準(zhǔn)電路的輸出端輸出基 準(zhǔn)電壓。
      5. 根據(jù)權(quán)利要求2或3所述的開關(guān)電源,其特征在于,所述滯后比較器包括: 數(shù)字滯后比較器,所述數(shù)字滯后比較器包括:壓控振蕩器VCO、數(shù)字比較器以及顯示查 找表LUT,所述壓控振蕩器VCO的輸入端與所述第一運(yùn)算放大器的輸出端連接,所述壓控振 蕩器VCO的輸出端與所述數(shù)字比較器的第一輸入端連接,所述基準(zhǔn)電路的輸出端與所述數(shù) 字比較器的第二輸入端連接,所述顯示查找表LUT的輸出與所述數(shù)字比較器的第三輸入端 連接,其中,所述壓控振蕩器VCO的輸入端與所述第一運(yùn)算放大器的輸出端連接,所述數(shù)字 比較器的第二輸入端與所述基準(zhǔn)電路輸出端連接,所述數(shù)字比較器的輸出端與所述開關(guān)驅(qū) 動電路的輸入端連接,所述基準(zhǔn)電路的輸出端輸出基準(zhǔn)頻率。
      6. 根據(jù)權(quán)利要求1至5任一所述的開關(guān)電源,其特征在于,所述開關(guān)電路包括: 第一開關(guān)元件、第二開關(guān)元件以及輸入端電源; 所述第一開關(guān)元件的第一端與所述輸入端電源的正極連接,所述第一開關(guān)元件的第二 端與所述第二開關(guān)元件的第一端連接,所述第二開關(guān)元件的第二端與所述輸入端電源的負(fù) 極連接; 所述第一開關(guān)元件的第二端與所述電感的第一端連接,所述第二開關(guān)元件的第二端所 述電容的第二端連接; 所述開關(guān)驅(qū)動電路用于控制所述第一開關(guān)元件以及所述第二開關(guān)元件的開通與關(guān)斷。
      7. 根據(jù)權(quán)利要求6所述的開關(guān)電源,其特征在于,所述第一開關(guān)元件為PMOS晶體管,所 述第二開關(guān)元件為NMOS晶體管; 所述PMOS晶體管的源極S與所述輸入端電源的正極連接,所述PMOS晶體管的漏極D 與所述NMOS晶體管源極S連接,所述PMOS晶體管的柵極G與所述開關(guān)驅(qū)動電路的第一輸 出端連接,所述PMOS晶體管的漏極D與所述電感的第一端連接,所述NMOS晶體管的漏極D 與所述輸入端電源的負(fù)極連接,所述NMOS晶體管的柵極G與所述開關(guān)驅(qū)動電路的第二輸出 端連接,所述NMOS晶體管的漏極D與所述電容的第二端連接。
      8. 根據(jù)權(quán)利要求6所述的開關(guān)電源,其特征在于,所述第一開關(guān)元件為PMOS晶體管,所 述第二開關(guān)元件為NPN型三極管; 所述PMOS晶體管的源極S與所述輸入端電源的正極連接,所述PMOS晶體管的漏極D 與所述NPN型三極管的集電極連接,所述PMOS晶體管的柵極G與所述開關(guān)驅(qū)動電路的第一 輸出端連接,所述PMOS晶體管的漏極D與所述電感的第一端連接,所述NPN型三極管的發(fā) 射極與所述輸入端電源的負(fù)極連接,所述NPN型三極管的基極與所述開關(guān)驅(qū)動電路的第二 輸出端連接,所述NPN型三極管的發(fā)射極與所述電容的第二端連接。
      9. 根據(jù)權(quán)利要求6所述的開關(guān)電源,其特征在于,所述第一開關(guān)元件為PNP型三極管, 所述第二開關(guān)元件為NPN型三極管; 所述PNP型三極管的集電極與所述輸入端電源的正極連接,所述PNP型三極管的發(fā)射 極與所述NPN型三極管的集電極連接,所述PNP型三極管的基極與所述開關(guān)驅(qū)動電路的第 一輸出端連接,所述PNP型三極管的發(fā)射極與所述電感的第一端連接,所述NPN型三極管的 發(fā)射極與所述輸入端電源的負(fù)極連接,所述NPN型三極管的基極與所述開關(guān)驅(qū)動電路的第 二輸出端連接,所述NPN型三極管的發(fā)射極與所述電容的第二端連接。
      10. 根據(jù)權(quán)利要求6所述的開關(guān)電源,其特征在于,所述第一開關(guān)元件為PNP型三極管, 所述第二開關(guān)元件為NMOS晶體管; 所述PNP型三極管的集電極與所述輸入端電源的正極連接,所述PNP型三極管的發(fā)射 極與所述NMOS晶體管的源極S連接,所述PNP型三極管的基極與所述開關(guān)驅(qū)動電路的第一 輸出端連接,所述PNP型三極管的發(fā)射極與所述電感的第一端連接,所述NMOS晶體管的漏 極D與所述輸入端電源的負(fù)極連接,所述NMOS晶體管的柵極G與所述開關(guān)驅(qū)動電路的第二 輸出端連接,所述NMOS晶體管的漏極D與所述電容的第二端連接。
      【文檔編號】H02M3/155GK104124870SQ201410391272
      【公開日】2014年10月29日 申請日期:2014年8月8日 優(yōu)先權(quán)日:2014年8月8日
      【發(fā)明者】唐樣洋, 王新入, 張臣雄 申請人:華為技術(shù)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1