国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種AC?DC供電電路及其控制方法與流程

      文檔序號(hào):12488490閱讀:176來(lái)源:國(guó)知局
      一種AC?DC供電電路及其控制方法與流程

      本發(fā)明涉及電路設(shè)計(jì)領(lǐng)域,尤其涉及一種AC-DC供電電路及其控制方法。



      背景技術(shù):

      經(jīng)典的AC-DC開(kāi)關(guān)電源應(yīng)用中,都是采用輔助繞組進(jìn)行供電,外部需要一個(gè)檢波二極管和限流電阻,此種結(jié)構(gòu)在一般AC-DC開(kāi)關(guān)電源應(yīng)用中沒(méi)有太大問(wèn)題,但是如果應(yīng)用在副邊電壓工作不同時(shí),尤其是現(xiàn)在流行的快充電源中,如輸出電壓從5V波動(dòng)到24V,就會(huì)導(dǎo)致供電電壓也跟隨著副邊電壓的變化而變化,尤其對(duì)于三極管驅(qū)動(dòng)的系統(tǒng),芯片電源電壓的提高會(huì)顯著增大芯片電源的功耗。

      目前還沒(méi)有一種很好的自供電技術(shù)應(yīng)用到三極管驅(qū)動(dòng)的AC-DC領(lǐng)域,由于三極管驅(qū)動(dòng)本身就需要消耗基極驅(qū)動(dòng)電流,尤其在低線(xiàn)電壓應(yīng)用時(shí),驅(qū)動(dòng)電流會(huì)消耗50mA,目前的供電技術(shù)很難滿(mǎn)足如此大的驅(qū)動(dòng)電流,即使可以達(dá)到電源消耗電流的要求,其系統(tǒng)的效率也大大的降低。



      技術(shù)實(shí)現(xiàn)要素:

      本發(fā)明所要解決的技術(shù)問(wèn)題是:提供一種應(yīng)用在三極管驅(qū)動(dòng)的AC-DC領(lǐng)域的效率高的AC-DC供電電路及其控制方法。

      為了解決上述技術(shù)問(wèn)題,本發(fā)明采用的技術(shù)方案為:一種AC-DC供電電路,包括分壓電路、第一基準(zhǔn)電壓電路、第一比較器、雙向計(jì)數(shù)器、數(shù)模轉(zhuǎn)換器、電容陣列單元、電流基準(zhǔn)電路、第一MOS管、第二比較器、第二基準(zhǔn)電壓電路、控制電路、邏輯控制電路、第一電阻、NPN型三極管、第一電源、輸出電源、檢波二極管、儲(chǔ)能電容和第二MOS管;

      所述第一比較器包括第一正向輸入端、第一反向輸入端和第一輸出端;所述分壓電路的輸出端與第一正向輸入端電連接;所述第一基準(zhǔn)電壓電路的輸出端與第一反向輸入端電連接;所述第一輸出端與雙向計(jì)數(shù)器電連接;

      所述雙向計(jì)數(shù)器通過(guò)數(shù)模轉(zhuǎn)換器與電容陣列單元電連接;

      所述第二比較器包括第二正向輸入端、第二反向輸入端和第二輸出端;

      所述電流基準(zhǔn)電路的輸出端、第二正向輸入端和第一MOS管分別與電容陣列單元電連接;所述第二基準(zhǔn)電壓電路的輸出端與第二反向輸入端電連接;所述第二輸出端與控制電路的輸入端電連接;

      所述邏輯控制電路的輸入端、第一電阻的一端和NPN型三極管的基極分別與所述控制電路的輸出端電連接;

      所述第一MOS管和第二MOS管分別與所述邏輯控制電路的輸出端電連接;

      所述第一電阻的另一端與NPN型三極管的集電極電連接后接第一電源;

      所述第二MOS管和檢波二極管的正極分別與NPN型三極管的發(fā)射極電連接;所述第二MOS管接地;

      所述檢波二極管的負(fù)極通過(guò)儲(chǔ)能電容接地;所述檢波二極管的負(fù)極與輸出電源電連接;所述輸出電源與分壓電路的輸入端電連接。

      本發(fā)明采用的另一技術(shù)方案為:一種AC-DC供電電路的控制方法,包括:

      獲取輸出電源的輸出電壓經(jīng)分壓電路后得到的第一輸出電壓;

      獲取第一基準(zhǔn)電壓電路輸出的第一基準(zhǔn)電壓;

      比較所述第一輸出電壓和第一基準(zhǔn)電壓的大??;

      若第一輸出電壓大于第一基準(zhǔn)電壓,則減小電容陣列單元的電容值;

      若減小電容陣列單元的電容值,縮短N(yùn)PN型三極管的導(dǎo)通時(shí)間,則輸出電源的輸出電壓減小;

      若第一輸出電壓不大于第一基準(zhǔn)電壓,則增大電容陣列單元的電容值;

      若增大電容陣列單元的電容值,增長(zhǎng)NPN型三極管的導(dǎo)通時(shí)間,則輸出電源的輸出電壓增大。

      本發(fā)明的有益效果在于:本發(fā)明提供的AC-DC供電電路中的NPN型三極管工作在發(fā)射極驅(qū)動(dòng)方式,NPN型三極管的發(fā)射極接第二MOS管(即為圖1中的N1),由于三極管本身的關(guān)斷特性,三極管在驅(qū)動(dòng)管關(guān)閉時(shí),三極管存在反向恢復(fù)時(shí)間,不能夠立刻關(guān)斷;本發(fā)明的AC-DC供電電路利用此特性,在第二MOS管關(guān)斷時(shí),三極管反向恢復(fù)時(shí)間內(nèi),通過(guò)檢波二極管將能量傳到儲(chǔ)能電容和輸出電源(即為內(nèi)部電源)中,解決內(nèi)部供電的問(wèn)題,將三極管反向恢復(fù)的損耗用來(lái)供電,大大提高了效率,尤其在目前較流行的快充控制芯片供電問(wèn)題上面,大大簡(jiǎn)化了外圍設(shè)計(jì)。一般三極管驅(qū)動(dòng)電源系統(tǒng),效率在81%左右,采用本發(fā)明提供的AC-DC供電電路后的效率是83%。本發(fā)明提供的AC-DC供電電路比一般的三極管驅(qū)動(dòng)電源系統(tǒng),效率可以提升2%。

      附圖說(shuō)明

      圖1為本發(fā)明的一種AC-DC供電電路的電路連接示意圖;

      圖2為本發(fā)明的一種AC-DC供電電路的控制方法的步驟流程圖。

      具體實(shí)施方式

      為詳細(xì)說(shuō)明本發(fā)明的技術(shù)內(nèi)容、所實(shí)現(xiàn)目的及效果,以下結(jié)合實(shí)施方式并配合附圖予以說(shuō)明。

      本發(fā)明最關(guān)鍵的構(gòu)思在于:將NPN型三極管反向恢復(fù)的損耗用來(lái)供電,大大提高了效率。

      本發(fā)明中出現(xiàn)的技術(shù)術(shù)語(yǔ)如下解釋?zhuān)?/p>

      副邊電壓:變壓器的輸出電壓。

      請(qǐng)參照?qǐng)D1,本發(fā)明提供的一種AC-DC供電電路,包括分壓電路、第一基準(zhǔn)電壓電路、第一比較器、雙向計(jì)數(shù)器、數(shù)模轉(zhuǎn)換器、電容陣列單元、電流基準(zhǔn)電路、第一MOS管、第二比較器、第二基準(zhǔn)電壓電路、控制電路、邏輯控制電路、第一電阻、NPN型三極管、第一電源、輸出電源、檢波二極管、儲(chǔ)能電容和第二MOS管;

      所述第一比較器包括第一正向輸入端、第一反向輸入端和第一輸出端;所述分壓電路的輸出端與第一正向輸入端電連接;所述第一基準(zhǔn)電壓電路的輸出端與第一反向輸入端電連接;所述第一輸出端與雙向計(jì)數(shù)器電連接;

      所述雙向計(jì)數(shù)器通過(guò)數(shù)模轉(zhuǎn)換器與電容陣列單元電連接;

      所述第二比較器包括第二正向輸入端、第二反向輸入端和第二輸出端;

      所述電流基準(zhǔn)電路的輸出端、第二正向輸入端和第一MOS管分別與電容陣列單元電連接;所述第二基準(zhǔn)電壓電路的輸出端與第二反向輸入端電連接;所述第二輸出端與控制電路的輸入端電連接;

      所述邏輯控制電路的輸入端、第一電阻的一端和NPN型三極管的基極分別與所述控制電路的輸出端電連接;

      所述第一MOS管和第二MOS管分別與所述邏輯控制電路的輸出端電連接;

      所述第一電阻的另一端與NPN型三極管的集電極電連接后接第一電源;

      所述第二MOS管和檢波二極管的正極分別與NPN型三極管的發(fā)射極電連接;所述第二MOS管接地;

      所述檢波二極管的負(fù)極通過(guò)儲(chǔ)能電容接地;所述檢波二極管的負(fù)極與輸出電源電連接;所述輸出電源與分壓電路的輸入端電連接。

      從上述描述可知,本發(fā)明的有益效果在于:

      本發(fā)明提供的AC-DC供電電路中的NPN型三極管工作在發(fā)射極驅(qū)動(dòng)方式,NPN型三極管的發(fā)射極接第二MOS管(即為圖1中的N1),由于三極管本身的關(guān)斷特性,三極管在驅(qū)動(dòng)管關(guān)閉時(shí),三極管存在反向恢復(fù)時(shí)間,不能夠立刻關(guān)斷;本發(fā)明的AC-DC供電電路利用此特性,在第二MOS管關(guān)斷時(shí),三極管反向恢復(fù)時(shí)間內(nèi),通過(guò)檢波二極管將能量傳到儲(chǔ)能電容和輸出電源(即為內(nèi)部電源)中,解決內(nèi)部供電的問(wèn)題,將三極管反向恢復(fù)的損耗用來(lái)供電,大大提高了效率,尤其在目前較流行的快充控制芯片供電問(wèn)題上面,大大簡(jiǎn)化了外圍設(shè)計(jì)。本發(fā)明提供的AC-DC供電電路比一般的三極管驅(qū)動(dòng)電源系統(tǒng),效率可以提升2%。

      進(jìn)一步的,所述第一MOS管包括第一漏極、第一柵極和第一源極;所述第一漏極與電容陣列單元電連接;所述第一柵極與邏輯控制電路的輸出端電連接;所述第一源極接地。

      在上述的實(shí)施方式中,第一MOS管為放電MOS管(在圖1中標(biāo)為N),第一MOS管用來(lái)給電容陣列單元放電,且第一MOS管的放電邏輯受控于邏輯控制電路。

      進(jìn)一步的,所述第二MOS管包括第二漏極、第二柵極和第二源極;所述第二漏極與NPN型三極管的發(fā)射極電連接;所述第二柵極與邏輯控制電路的輸出端電連接;所述第二源極接地。

      在上述的實(shí)施方式中,第二MOS管為圖1中標(biāo)為N1,第一MOS管用來(lái)關(guān)斷時(shí),且三極管反向恢復(fù)的時(shí)間內(nèi),通過(guò)檢波二極管將能量傳到儲(chǔ)能電容和內(nèi)部電源VCC,解決內(nèi)部供電的問(wèn)題,實(shí)現(xiàn)將三極管反向恢復(fù)的損耗用來(lái)供電,提高效率。第二MOS管受控于邏輯控制電路。

      進(jìn)一步的,所述分壓電路包括第二電阻和第三電阻;所述輸出電源與第二電阻的一端電連接;所述第一正向輸入端和第三電阻的一端分別與第二電阻的另一端電連接;所述第三電阻的另一端接地。

      進(jìn)一步的,所述第一基準(zhǔn)電壓電路的輸出電壓為1.25V;所述第二基準(zhǔn)電壓電路的輸出電壓為2.5V;所述電流基準(zhǔn)電路的輸出電流為1μA;所述第一電源的輸出電壓為90-265V;所述輸出電源的輸出電壓為5V。

      在上述的實(shí)施方式中,本發(fā)明提供的AC-DC供電電路可提供穩(wěn)定的5V輸出電壓,即使是應(yīng)用在快充控制芯片方面,也不受負(fù)載影響。

      請(qǐng)參閱圖2,本發(fā)明提供的一種AC-DC供電電路的控制方法,包括:

      獲取輸出電源的輸出電壓經(jīng)分壓電路后得到的第一輸出電壓;

      獲取第一基準(zhǔn)電壓電路輸出的第一基準(zhǔn)電壓;

      比較所述第一輸出電壓和第一基準(zhǔn)電壓的大??;

      若第一輸出電壓大于第一基準(zhǔn)電壓,則減小電容陣列單元的電容值;

      若減小電容陣列單元的電容值,縮短N(yùn)PN型三極管的導(dǎo)通時(shí)間,則輸出電源的輸出電壓減?。?/p>

      若第一輸出電壓不大于第一基準(zhǔn)電壓,則增大電容陣列單元的電容值;

      若增大電容陣列單元的電容值,增長(zhǎng)NPN型三極管的導(dǎo)通時(shí)間,則輸出電源的輸出電壓增大。

      從上述描述可知,本發(fā)明的有益效果在于:

      本發(fā)明提供的AC-DC供電電路的控制方法是通過(guò)判斷輸出電壓與基準(zhǔn)電壓的大小,若輸出電壓偏大,則通過(guò)縮短N(yùn)PN型三極管的導(dǎo)通時(shí)間,進(jìn)而縮短對(duì)輸出電源的供電時(shí)間,進(jìn)而輸出電壓就減??;若輸出電壓偏小,則通過(guò)增長(zhǎng)NPN型三極管的導(dǎo)通時(shí)間,進(jìn)而增長(zhǎng)對(duì)輸出電源的供電時(shí)間,進(jìn)而輸出電壓就增大;其中通過(guò)增大或減小電容陣列單元的電容值來(lái)控制NPN型三極管的導(dǎo)通時(shí)間。

      進(jìn)一步的,若減小電容陣列單元的電容值,縮短N(yùn)PN型三極管的導(dǎo)通時(shí)間,則輸出電源的輸出電壓減小,具體為:

      獲取減小電容值后的電容陣列單元輸出的第二輸出電壓;

      獲取第二基準(zhǔn)電壓電路輸出的第二基準(zhǔn)電壓;

      比較所述第二輸出電壓和第二基準(zhǔn)電壓的大??;

      若第二輸出電壓小于第二基準(zhǔn)電壓,控制電路控制縮短N(yùn)PN型三極管的導(dǎo)通時(shí)間,則輸出電源的輸出電壓減小。

      進(jìn)一步的,若增大電容陣列單元的電容值,增長(zhǎng)NPN型三極管的導(dǎo)通時(shí)間,則輸出電源的輸出電壓增大,具體為:

      獲取增大電容值后的電容陣列單元輸出的第二輸出電壓;

      獲取第二基準(zhǔn)電壓電路輸出的第二基準(zhǔn)電壓;

      比較所述第二輸出電壓和第二基準(zhǔn)電壓的大??;

      若第二輸出電壓大于第二基準(zhǔn)電壓,控制電路控制增長(zhǎng)NPN型三極管的導(dǎo)通時(shí)間,則輸出電源的輸出電壓增大。

      請(qǐng)參照?qǐng)D1-2,本發(fā)明的實(shí)施例一為:

      本發(fā)明提供的一種AC-DC供電電路,包括分壓電路、第一基準(zhǔn)電壓電路、第一比較器A1、雙向計(jì)數(shù)器、數(shù)模轉(zhuǎn)換器D/A、電容陣列單元、電流基準(zhǔn)電路、第一MOS管N、第二比較器A2、第二基準(zhǔn)電壓電路、控制電路、邏輯控制電路、第一電阻Rst、NPN型三極管、第一電源VD、輸出電源、檢波二極管Diode、儲(chǔ)能電容C和第二MOS管N1;

      所述分壓電路包括第二電阻R1和第三電阻R2;所述輸出電源與第二電阻的一端電連接;所述第一正向輸入端和第三電阻的一端分別與第二電阻的另一端電連接;所述第三電阻的另一端接地。

      所述第一比較器A1包括第一正向輸入端、第一反向輸入端和第一輸出端;

      所述分壓電路的輸出端與第一正向輸入端電連接;具體為所述第二電阻的另一端與第一正向輸入端電連接;

      所述第一基準(zhǔn)電壓電路的輸出端與第一反向輸入端電連接;

      所述第一輸出端與雙向計(jì)數(shù)器電連接;

      所述雙向計(jì)數(shù)器通過(guò)數(shù)模轉(zhuǎn)換器與電容陣列單元電連接;

      所述第二比較器包括第二正向輸入端、第二反向輸入端和第二輸出端;

      所述電流基準(zhǔn)電路的輸出端、第二正向輸入端和第一MOS管分別與電容陣列單元電連接;所述第二基準(zhǔn)電壓電路的輸出端與第二反向輸入端電連接;所述第二輸出端與控制電路的輸入端電連接;

      所述邏輯控制電路的輸入端、第一電阻的一端和NPN型三極管的基極分別與所述控制電路的輸出端電連接;

      所述第一MOS管和第二MOS管分別與所述邏輯控制電路的輸出端電連接;

      所述第一電阻的另一端與NPN型三極管的集電極電連接后接第一電源;

      所述第二MOS管和檢波二極管的正極分別與NPN型三極管的發(fā)射極電連接;所述第二MOS管接地;

      所述檢波二極管的負(fù)極通過(guò)儲(chǔ)能電容接地;所述檢波二極管的負(fù)極與輸出電源電連接;所述輸出電源與分壓電路的輸入端電連接。

      具體為:所述第一MOS管包括第一漏極、第一柵極和第一源極;所述第一漏極與電容陣列單元電連接;所述第一柵極與邏輯控制電路的輸出端電連接;所述第一源極接地。所述第二MOS管包括第二漏極、第二柵極和第二源極;所述第二漏極與NPN型三極管的發(fā)射極電連接;所述第二柵極與邏輯控制電路的輸出端電連接;所述第二源極接地。

      其中R1/R2=4;雙向計(jì)數(shù)器為受控于計(jì)數(shù)器的控制端,可以做加法計(jì)數(shù),也可以做減法計(jì)數(shù);數(shù)模轉(zhuǎn)換器為一般的并行數(shù)模轉(zhuǎn)換器,將計(jì)數(shù)單元的數(shù)字信號(hào)轉(zhuǎn)變?yōu)楹线m的模擬控制信號(hào);電容陣列單元為0.5pf,1pf,2pf,4pf的電容陣列;第一基準(zhǔn)電路為帶隙基準(zhǔn)電路;第一比較器為高速CMOS比較器;NPN型三極管為高壓750V三極管;檢波二極管:快恢復(fù)二極管;儲(chǔ)能電容:10u電容。

      控制電路為數(shù)模混合信號(hào)控制電路,不是單獨(dú)的控制芯片,就是接收第二比較器的輸出信號(hào),轉(zhuǎn)變成控制NPN型三極管的基極控制信號(hào),實(shí)現(xiàn)功能就是第二比較器輸出高電平時(shí),控制電路產(chǎn)生關(guān)斷NPN型三極管的基極控制信號(hào)。

      邏輯控制電路為CMOS數(shù)字邏輯控制電路,主要控制第二MOS管及第一MOS管的導(dǎo)通,在系統(tǒng)正常工作時(shí),首先控制邏輯電路發(fā)出開(kāi)啟三極管及第二MOS管及第一MOS管的導(dǎo)通信號(hào),當(dāng)三極管電流達(dá)到一定值后,發(fā)出關(guān)閉第一MOS管的信號(hào),經(jīng)過(guò)電容陣列延時(shí)后,與控制電路一起發(fā)出關(guān)閉三極管的信號(hào)。

      本發(fā)明提供的AC-DC供電電路的工作原理為:

      啟動(dòng)電阻Rst通過(guò)NPN型三極管、檢波二極管Diode給儲(chǔ)能電容C充電,達(dá)到系統(tǒng)的啟動(dòng)電壓后,芯片開(kāi)始工作,NPN型三極管開(kāi)始導(dǎo)通,放電管子N(第一MOS管)導(dǎo)通,NPN型三極管導(dǎo)通電流達(dá)到內(nèi)部閾值時(shí),邏輯控制電路控制第二MOS管N1管關(guān)斷,第一MOS管截止,由于N1關(guān)斷,功率NPN型三極管存在反向恢復(fù)時(shí)間,不可能馬上截止,所以NPN型三極管馬上通過(guò)檢波二極管Diode繼續(xù)放電,NPN型三極管繼續(xù)導(dǎo)通,導(dǎo)通時(shí)間的大小受控于控制電路。

      分壓電阻R1、R2單元將輸出電源VCC電壓通過(guò)分壓電阻R1、R2分壓后輸入到第一比較器A1的正端,分壓后的電壓為VCC*R2/(R1+R2),與第一基準(zhǔn)電壓電路提供的電壓進(jìn)行比較,設(shè)第一基準(zhǔn)電壓電路提供的電壓為VREF1,第一比較器A1結(jié)果輸出到計(jì)數(shù)單元,第一比較器A1結(jié)果為VA1;

      若VCC*R2/(R1+R2)>VREF1,則VA1=1,第一比較器的輸出為高電平;

      若VCC*R2/(R1+R2)<VREF1,則VA1=0,第一比較器的輸出為低電平;

      其中計(jì)數(shù)單元是雙向計(jì)數(shù)器,受控于第一比較器的輸出,第一比較器的輸出為高電平時(shí),計(jì)數(shù)單元作為減法器,當(dāng)?shù)谝槐容^器的輸出為低電平時(shí),計(jì)數(shù)單元作為加法器,計(jì)數(shù)單元輸出接D/A,D/A單元的輸出控制電容陣列單元,計(jì)數(shù)單元輸出值越大,經(jīng)D/A單元控制電容陣列單元接入的電容越大,即為電容值越大;

      電流基準(zhǔn)電路給電容陣列單元充電,第一MOS管N給電容陣列單元放電,第一MOS管N的放電邏輯受控于控制邏輯,第一MOS管N截止后,儲(chǔ)能電容C開(kāi)始充電,充電電流受控于電流基準(zhǔn)單元,而儲(chǔ)能電容的絕對(duì)值受控于電容陣列單元,第二比較器A2的正端接電容陣列單元的輸出,

      第二基準(zhǔn)電壓電路接第二比較器A2的負(fù)端,第二基準(zhǔn)電壓電路的輸出電壓設(shè)為VREF2,第二比較器A2的輸出接控制電路;

      電容陣列單元的電壓充電到VREF2的時(shí)間設(shè)為t,電流基準(zhǔn)設(shè)為IREF,電容陣列的電容值為Ci,由于t=Ci*VREF2/IREF,因此可以看出電容值Ci越大,時(shí)間t越長(zhǎng)。

      當(dāng)電容陣列單元的充電時(shí)間大于t時(shí),第二比較器A2輸出反轉(zhuǎn)為高電平,控制控制電路輸出低電平,將NPN型三級(jí)管關(guān)斷,NPN型三級(jí)管通過(guò)檢波二極管Diode放電時(shí)間結(jié)束。

      輸出電源VCC消耗過(guò)大時(shí),輸出電源VCC降低,此時(shí)第一比較器A1輸出低電平,控制電容陣列單元的電容值增大,進(jìn)而提高t的大小,t增加相當(dāng)于三極管NPN通過(guò)檢波二極管Diode充電時(shí)間增加,會(huì)使輸出電源VCC電壓增加;

      輸出電源VCC消耗減小時(shí),輸出電源VCC升高,此時(shí)第一比較器A1輸出高電平,控制電容陣列單元的電容值減小,進(jìn)而減小t的大小,t減小相當(dāng)于三極管NPN通過(guò)檢波二極管Diode充電時(shí)間減少,會(huì)使輸出電源VCC電壓減小;逐開(kāi)關(guān)周期調(diào)整,最終輸出電源VCC的穩(wěn)定電壓等于VCC=VREF1*(R1+R2)/R2;實(shí)現(xiàn)穩(wěn)壓作用。

      綜上所述,本發(fā)明提供的一種AC-DC供電電路中的NPN型三極管工作在發(fā)射極驅(qū)動(dòng)方式,NPN型三極管的發(fā)射極接第二MOS管(即為圖1中的N1),由于三極管本身的關(guān)斷特性,三極管在驅(qū)動(dòng)管關(guān)閉時(shí),三極管存在反向恢復(fù)時(shí)間,不能夠立刻關(guān)斷;本發(fā)明的AC-DC供電電路利用此特性,在第二MOS管關(guān)斷時(shí),三極管反向恢復(fù)時(shí)間內(nèi),通過(guò)檢波二極管將能量傳到儲(chǔ)能電容和輸出電源(即為內(nèi)部電源)中,解決內(nèi)部供電的問(wèn)題,將三極管反向恢復(fù)的損耗用來(lái)供電,大大提高了效率,尤其在目前較流行的快充控制芯片供電問(wèn)題上面,大大簡(jiǎn)化了外圍設(shè)計(jì)。本發(fā)明提供的AC-DC供電電路比一般的三極管驅(qū)動(dòng)電源系統(tǒng),效率可以提升2%。

      以上所述僅為本發(fā)明的實(shí)施例,并非因此限制本發(fā)明的專(zhuān)利范圍,凡是利用本發(fā)明說(shuō)明書(shū)及附圖內(nèi)容所作的等同變換,或直接或間接運(yùn)用在相關(guān)的技術(shù)領(lǐng)域,均同理包括在本發(fā)明的專(zhuān)利保護(hù)范圍內(nèi)。

      當(dāng)前第1頁(yè)1 2 3 
      網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1