国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種電源系統(tǒng)高效均流方法、裝置及存儲介質(zhì)與流程

      文檔序號:40383847發(fā)布日期:2024-12-20 12:06閱讀:來源:國知局

      技術(shù)特征:

      1.一種電源系統(tǒng)高效均流方法,其特征在于,所述電源系統(tǒng)包括多個需進(jìn)行并機(jī)的電源裝置,每個所述電源裝置皆包括依次連接的控制模塊、fpga光纖通信模塊、電源執(zhí)行機(jī)構(gòu);每個所述fpga光纖通信模塊內(nèi)置有采樣模塊,所述采樣模塊用于采集對應(yīng)所述電源裝置輸出的運(yùn)行adc數(shù)據(jù);每個所述fpga光纖通信模塊內(nèi)配置有ram單元,每個所述電源裝置啟動時(shí)通過所述控制模塊加載對應(yīng)關(guān)系表和多個運(yùn)行實(shí)際數(shù)據(jù)至所述ram單元中;所述控制模塊內(nèi)存儲有與多個所述電源裝置對應(yīng)的多個所述對應(yīng)關(guān)系表,每個所述對應(yīng)關(guān)系表表征對應(yīng)所述電源裝置的多個所述運(yùn)行實(shí)際數(shù)據(jù)與多個所述運(yùn)行adc數(shù)據(jù)之間的對應(yīng)關(guān)系;所述fpga光纖通信模塊具有第一光纖發(fā)送端、第一光纖接收端、第二光纖發(fā)送端和第二光纖接收端;所述電源執(zhí)行機(jī)構(gòu)用于根據(jù)電源輸出設(shè)置參數(shù)進(jìn)行電壓、電流輸出;多個所述電源裝置通過所述fpga光纖通信模塊依次循環(huán)設(shè)置,多個所述fpga光纖通信模塊通過第一光纖發(fā)送端和第一光纖接收端依次串聯(lián),形成第一環(huán)狀通訊鏈路,多個所述fpga光纖通信模塊通過第二光纖發(fā)送端和第二光纖接收端依次串聯(lián),形成第二環(huán)狀通訊鏈路,所述第二環(huán)狀通訊鏈路和所述第一環(huán)狀通訊鏈路信號傳輸方向相反;每個所述fpga光纖通信模塊配置為全雙工通信模塊;

      2.根據(jù)權(quán)利要求1所述的電源系統(tǒng)高效均流方法,其特征在于,每個所述運(yùn)行adc數(shù)據(jù)皆包括運(yùn)行adc電流數(shù)據(jù)和運(yùn)行adc電壓數(shù)據(jù),每個所述運(yùn)行實(shí)際數(shù)據(jù)皆包括運(yùn)行實(shí)際電流數(shù)據(jù)和運(yùn)行實(shí)際電壓數(shù)據(jù),每個所述ram單元皆包括ram電流單元和ram電壓單元,每個所述電源裝置對應(yīng)的所述對應(yīng)關(guān)系表包括與所述ram電流單元對應(yīng)的電流對應(yīng)子表和與所述ram電壓單元對應(yīng)的電壓對應(yīng)子表,所述電流對應(yīng)子表對應(yīng)所述電源裝置的多個所述運(yùn)行實(shí)際電流數(shù)據(jù)與多個所述運(yùn)行adc電流數(shù)據(jù)之間的對應(yīng)關(guān)系,所述電壓對應(yīng)子表對應(yīng)所述電源裝置的多個所述運(yùn)行實(shí)際電壓數(shù)據(jù)與多個所述運(yùn)行adc電壓數(shù)據(jù)之間的對應(yīng)關(guān)系。

      3.根據(jù)權(quán)利要求2所述的電源系統(tǒng)高效均流方法,其特征在于,所述設(shè)置電流通過以下步驟得到:

      4.根據(jù)權(quán)利要求2所述的電源系統(tǒng)高效均流方法,其特征在于,所述運(yùn)行實(shí)際電流數(shù)據(jù)通過以下步驟得到:

      5.根據(jù)權(quán)利要求2所述的電源系統(tǒng)高效均流方法,其特征在于,所述運(yùn)行實(shí)際電流數(shù)據(jù)通過以下步驟得到:

      6.根據(jù)權(quán)利要求2所述的電源系統(tǒng)高效均流方法,其特征在于,所述電源系統(tǒng)高效均流方法,還包括:

      7.一種電源系統(tǒng)高效均流方法,其特征在于,所述電源系統(tǒng)包括多個需進(jìn)行并機(jī)的電源裝置,每個所述電源裝置皆包括依次連接的控制模塊、fpga光纖通信模塊、電源執(zhí)行機(jī)構(gòu);每個所述fpga光纖通信模塊內(nèi)置有采樣模塊,所述采樣模塊用于采集對應(yīng)所述電源裝置輸出的運(yùn)行adc數(shù)據(jù);每個所述fpga光纖通信模塊內(nèi)配置有ram單元,每個所述電源裝置啟動時(shí)通過所述控制模塊加載對應(yīng)關(guān)系表和多個運(yùn)行實(shí)際數(shù)據(jù)至所述ram單元中;所述控制模塊內(nèi)存儲有與多個所述電源裝置對應(yīng)的多個所述對應(yīng)關(guān)系表,每個所述對應(yīng)關(guān)系表表征對應(yīng)所述電源裝置的多個所述運(yùn)行實(shí)際數(shù)據(jù)與多個所述運(yùn)行adc數(shù)據(jù)之間的對應(yīng)關(guān)系;所述fpga光纖通信模塊具有第一光纖發(fā)送端、第一光纖接收端、第二光纖發(fā)送端和第二光纖接收端,所述電源執(zhí)行機(jī)構(gòu)用于根據(jù)電源輸出設(shè)置參數(shù)進(jìn)行電壓、電流輸出;多個所述電源裝置通過所述fpga光纖通信模塊依次循環(huán)設(shè)置,多個所述fpga光纖通信模塊通過第一光纖發(fā)送端和第一光纖接收端依次串聯(lián),形成第一環(huán)狀通訊鏈路,多個所述fpga光纖通信模塊通過第二光纖發(fā)送端和第二光纖接收端依次串聯(lián),形成第二環(huán)狀通訊鏈路,所述第二環(huán)狀通訊鏈路和所述第一環(huán)狀通訊鏈路信號傳輸方向相反;每個所述fpga光纖通信模塊配置為全雙工通信模塊;

      8.一種電源系統(tǒng)高效均流裝置,其特征在于,所述電源系統(tǒng)包括多個需進(jìn)行并機(jī)的電源裝置,每個所述電源裝置皆包括依次連接的控制模塊、fpga光纖通信模塊、電源執(zhí)行機(jī)構(gòu);每個所述fpga光纖通信模塊內(nèi)置有采樣模塊,所述采樣模塊用于采集對應(yīng)所述電源裝置輸出的運(yùn)行adc數(shù)據(jù);每個所述fpga光纖通信模塊內(nèi)配置有ram單元,每個所述電源裝置啟動時(shí)通過所述控制模塊加載對應(yīng)關(guān)系表和多個運(yùn)行實(shí)際數(shù)據(jù)至所述ram單元中;所述控制模塊內(nèi)存儲有與多個所述電源裝置對應(yīng)的多個所述對應(yīng)關(guān)系表,每個所述對應(yīng)關(guān)系表表征對應(yīng)所述電源裝置的多個所述運(yùn)行實(shí)際數(shù)據(jù)與多個所述運(yùn)行adc數(shù)據(jù)之間的對應(yīng)關(guān)系;所述fpga光纖通信模塊具有第一光纖發(fā)送端、第一光纖接收端、第二光纖發(fā)送端和第二光纖接收端;所述電源執(zhí)行機(jī)構(gòu)用于根據(jù)電源輸出設(shè)置參數(shù)進(jìn)行電壓、電流輸出;多個所述電源裝置通過所述fpga光纖通信模塊依次循環(huán)設(shè)置,多個所述fpga光纖通信模塊通過第一光纖發(fā)送端和第一光纖接收端依次串聯(lián),形成第一環(huán)狀通訊鏈路,多個所述fpga光纖通信模塊通過第二光纖發(fā)送端和第二光纖接收端依次串聯(lián),形成第二環(huán)狀通訊鏈路,所述第二環(huán)狀通訊鏈路和所述第一環(huán)狀通訊鏈路信號傳輸方向相反;每個所述fpga光纖通信模塊配置為全雙工通信模塊;

      9.一種電源系統(tǒng)高效均流裝置,其特征在于,所述電源系統(tǒng)包括多個需進(jìn)行并機(jī)的電源裝置,每個所述電源裝置皆包括依次連接的控制模塊、fpga光纖通信模塊、電源執(zhí)行機(jī)構(gòu);每個所述fpga光纖通信模塊內(nèi)置有采樣模塊,所述采樣模塊用于采集對應(yīng)所述電源裝置輸出的運(yùn)行adc數(shù)據(jù);每個所述fpga光纖通信模塊內(nèi)配置有ram單元,每個所述電源裝置啟動時(shí)通過所述控制模塊加載對應(yīng)關(guān)系表和多個運(yùn)行實(shí)際數(shù)據(jù)至所述ram單元中;所述控制模塊內(nèi)存儲有與多個所述電源裝置對應(yīng)的多個所述對應(yīng)關(guān)系表,每個所述對應(yīng)關(guān)系表表征對應(yīng)所述電源裝置的多個所述運(yùn)行實(shí)際數(shù)據(jù)與多個所述運(yùn)行adc數(shù)據(jù)之間的對應(yīng)關(guān)系;所述fpga光纖通信模塊具有第一光纖發(fā)送端、第一光纖接收端、第二光纖發(fā)送端和第二光纖接收端,所述電源執(zhí)行機(jī)構(gòu)用于根據(jù)電源輸出設(shè)置參數(shù)進(jìn)行電壓、電流輸出;多個所述電源裝置通過所述fpga光纖通信模塊依次循環(huán)設(shè)置,多個所述fpga光纖通信模塊通過第一光纖發(fā)送端和第一光纖接收端依次串聯(lián),形成第一環(huán)狀通訊鏈路,多個所述fpga光纖通信模塊通過第二光纖發(fā)送端和第二光纖接收端依次串聯(lián),形成第二環(huán)狀通訊鏈路,所述第二環(huán)狀通訊鏈路和所述第一環(huán)狀通訊鏈路信號傳輸方向相反;每個所述fpga光纖通信模塊配置為全雙工通信模塊;

      10.一種計(jì)算機(jī)可讀存儲介質(zhì),其特征在于:所述計(jì)算機(jī)可讀存儲介質(zhì)存儲有計(jì)算機(jī)可執(zhí)行指令,所述計(jì)算機(jī)可執(zhí)行指令用于使計(jì)算機(jī)執(zhí)行如權(quán)利要求1至7任一所述的電源系統(tǒng)高效均流方法。


      技術(shù)總結(jié)
      本申請公開了一種電源系統(tǒng)高效均流方法、裝置及存儲介質(zhì),通過在每個電源裝置中設(shè)置RAM單元,并在電源裝置啟動時(shí)將對應(yīng)關(guān)系表和多個運(yùn)行實(shí)際數(shù)據(jù)加載RAM單元中,使得FPGA光纖通信模塊可以具備數(shù)據(jù)采樣模塊采集的運(yùn)行ADC數(shù)據(jù)得到運(yùn)行實(shí)際數(shù)據(jù)的能力,從而可以減少控制模塊數(shù)據(jù)預(yù)處理所需要花費(fèi)的時(shí)間,進(jìn)而提高控制模塊的整體數(shù)據(jù)處理數(shù)據(jù),實(shí)現(xiàn)與光纖通信鏈路的高速通訊速率的匹配,在整體上提高響應(yīng)率,更好地保證大數(shù)量電源裝置并機(jī)時(shí)的動態(tài)特性。

      技術(shù)研發(fā)人員:請求不公布姓名,請求不公布姓名,請求不公布姓名
      受保護(hù)的技術(shù)使用者:湖南恩智測控技術(shù)有限公司
      技術(shù)研發(fā)日:
      技術(shù)公布日:2024/12/19
      當(dāng)前第2頁1 2 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1