一種程控電壓調(diào)整電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種電源技術(shù)領(lǐng)域,特別涉及一種程控電壓調(diào)整電路。
【背景技術(shù)】
[0002]隨著電子產(chǎn)品的發(fā)展,對(duì)電源的要求也越來(lái)越高。
[0003]但是現(xiàn)有的電源的元器件成本較高,且由于電源芯片廠商設(shè)計(jì)的芯片一般通用性較強(qiáng),沒(méi)有專門適用于一種產(chǎn)品的電源的芯片,導(dǎo)致有些電源需要多個(gè)芯片配合才能實(shí)現(xiàn),而這些芯片的所有功能有時(shí)僅用其一,造成了資源的巨大浪費(fèi),同時(shí)電源的芯片集成度的提高,相應(yīng)的也增加了熱損耗,降低了電源的驅(qū)動(dòng)能力。
[0004]因此,有必要提供改進(jìn)的技術(shù)方案以克服現(xiàn)有技術(shù)中存在的以上技術(shù)問(wèn)題。
【發(fā)明內(nèi)容】
[0005]本發(fā)明要解決的主要技術(shù)問(wèn)題是提供一種程控電壓調(diào)整電路,其能輸出可控的電壓,且成本低、穩(wěn)定性好O
[0006]本發(fā)明提供了一種程控電壓調(diào)整電路,所述程控電壓調(diào)整電路包括電壓變換單元、反饋單元、參考電壓產(chǎn)生單元、比較單元、時(shí)序信號(hào)產(chǎn)生單元、邏輯控制單元。所述電壓變換單元包括第一開(kāi)關(guān)元件,所述電壓變換單元用于根據(jù)控制信號(hào)將第一電壓轉(zhuǎn)換為第二電壓。所述反饋單元與所述電壓變換單元相連,用于根據(jù)第二電壓輸出反饋電壓。所述參考電壓產(chǎn)生單元用于產(chǎn)生參考電壓。所述比較單元用于根據(jù)所述反饋電壓與所述參考電壓的大小輸出高電平或低電平的比較信號(hào)。所述時(shí)序信號(hào)產(chǎn)生單元用于輸出時(shí)序信號(hào)。所述邏輯控制單元與所述時(shí)序信號(hào)產(chǎn)生單元、所述比較單元及所述第一開(kāi)關(guān)元件的控制端相連,用于在所述比較單元輸出高電平的比較信號(hào)時(shí),輸出與所述時(shí)序信號(hào)同步的所述控制信號(hào),且在所述比較單元輸出低電平的比較信號(hào)時(shí),輸出高電平的控制信號(hào),以控制所述第一開(kāi)關(guān)元件斷開(kāi),從而使所述電壓變換單元停止工作。
[0007]優(yōu)選地,所述電壓變換單元為升壓?jiǎn)卧?br>[0008]優(yōu)選地,所述電壓變換單元還包括第一電感、第一二極管、第三電容、第四電容。所述第一電感的第一端接收所述第一電壓,所述第一電感的第二端與所述第一開(kāi)關(guān)元件的第一通路端相連;所述第一二極管的陽(yáng)極與所述第一電感的第二端相連;所述第三電容的第一端接收所述第一電壓,所述第三電容的第二端與所述第一二極管的陰極相連;所述第四電容的第一端接收所述第一電壓,所述第四電容的第二端接地。
[0009]優(yōu)選地,所述反饋單元包括第一電阻、第二電阻、放大器。所述第一電阻的第一端接收所述第二電壓;所述第二電阻的第一端與所述第一電阻的第二端相連,所述第二電阻的第二端接地;所述放大器的正向輸入端與所述第二電阻的第一端相連,所述放大器的反相輸入端通過(guò)第三電阻接地,所述放大器的輸出端通過(guò)第四電阻與所述放大器的反相輸入端相連。
[0010]優(yōu)選地,所述參考電壓產(chǎn)生單元包括脈沖寬度調(diào)制信號(hào)產(chǎn)生器、第五電阻、第一電容、第六電阻、第二電容。所述脈沖寬度調(diào)制信號(hào)產(chǎn)生器用于產(chǎn)生脈沖寬度調(diào)制信號(hào)。所述第五電阻的第一端接收所述脈沖寬度調(diào)制信號(hào)。所述第一電容的第一端與所述第五電阻的第二端相連。所述第六電阻的第一端與所述第五電阻的第二端相連。所述第二電容的第一端與所述第六電阻的第二端相連,所述第二電容的第二端接地。
[0011]優(yōu)選地,所述脈沖寬度調(diào)制信號(hào)產(chǎn)生器包括可編程邏輯門陣列。
[00?2]優(yōu)選地,所述比較單元包括比較器,所述比較器的正向輸入端與所述反饋單元的輸出端相連,所述比較器的反相輸入端與所述參考電壓產(chǎn)生單元的輸出端相連,所述比較器的輸出端與所述邏輯控制單元的輸入端相連。
[0013]優(yōu)選地,所述時(shí)序信號(hào)產(chǎn)生單元產(chǎn)生的時(shí)序信號(hào)為方波信號(hào)。
[0014]優(yōu)選地,所述邏輯控制單元包括第一非門、第一與門、鎖存器、第二與門、第二非門。所述第一非門的輸入端與所述比較單元的輸出端相連;所述第一與門的第一輸入端與所述第一非門的輸出端相連,所述第一與門的第二輸入端與所述時(shí)序信號(hào)產(chǎn)生單元的輸出端相連;鎖存器的第一輸入端與所述比較單元的輸出端相連,所述鎖存器的第二輸入端與所述第一與門的輸出端相連;所述第二與門的第一輸入端與所述鎖存器的輸出端相連,所述第二與門的第二輸入端與所述時(shí)序信號(hào)產(chǎn)生單元的輸出端相連;所述第二非門的輸入端與所述第二與門的輸出端相連,所述第二非門的輸出端與所述第一開(kāi)關(guān)元件的控制端相連。
[0015]本發(fā)明的程控電壓調(diào)整電路能利用邏輯控制單元根據(jù)參考電壓輸出可控的電壓(第二電壓),且成本低、穩(wěn)定性好。
[0016]通過(guò)以下參考附圖的詳細(xì)說(shuō)明,本發(fā)明的其它方面和特征變得明顯。但是應(yīng)當(dāng)知道,附圖僅僅為解釋的目的設(shè)計(jì),而不是作為本發(fā)明的范圍的限定,這是因?yàn)槠鋺?yīng)當(dāng)參考附加的權(quán)利要求。還應(yīng)當(dāng)知道,除非另外指出,不必要依比例繪制附圖,它們僅僅力圖概念地說(shuō)明此處描述的結(jié)構(gòu)和流程。
【附圖說(shuō)明】
[0017]圖1為本發(fā)明一實(shí)施方式的程控電壓調(diào)整電路的模塊結(jié)構(gòu)示意圖。
[0018]圖2為本發(fā)明一實(shí)施方式的程控電壓調(diào)整電路的電路結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0019]為使本發(fā)明的上述目的、特征和優(yōu)點(diǎn)能夠更加明顯易懂,下面結(jié)合附圖對(duì)本發(fā)明的【具體實(shí)施方式】做詳細(xì)的說(shuō)明。
[0020]盡管本發(fā)明使用第一、第二、第三等術(shù)語(yǔ)來(lái)描述不同的元件、信號(hào)、端口、組件或部分,但是這些元件、信號(hào)、端口、組件或部分并不受這些術(shù)語(yǔ)的限制。這些術(shù)語(yǔ)僅是用來(lái)將一個(gè)元件、信號(hào)、端口、組件或部分與另一個(gè)元件、信號(hào)、端口、組件或部分區(qū)分開(kāi)來(lái)。在本發(fā)明中,一個(gè)元件、端口、組件或部分與另一個(gè)元件、端口、組件或部分“相連”、“連接”,可以理解為直接電性連接,或者也可以理解為存在中間元件的間接電性連接。除非另有定義,否則本發(fā)明所使用的所有術(shù)語(yǔ)(包括技術(shù)術(shù)語(yǔ)和科學(xué)術(shù)語(yǔ))具有與本發(fā)明所屬領(lǐng)域的普通技術(shù)人員所通常理解的意思。
[0021]圖1為本發(fā)明一實(shí)施方式的程控電壓調(diào)整電路的模塊結(jié)構(gòu)示意圖。如圖1所示,程控電壓調(diào)整電路包括電壓變換單元100、反饋單元101、參考電壓產(chǎn)生單元102、比較單元103、時(shí)序信號(hào)產(chǎn)生單元104、邏輯控制單元105。
[0022]電壓變換單元100包括第一開(kāi)關(guān)元件Ql(圖1中未示出,請(qǐng)參考圖2),電壓變換單元100用于根據(jù)控制信號(hào)將第一電壓Vl轉(zhuǎn)換為第二電壓V2。
[0023]具體地,電壓變換單元100可以但不限于為包括第一開(kāi)關(guān)元件Ql的直流/直流升壓電路,也就是說(shuō),第一電壓V1、第二電壓V2均為直流電壓,且第一電壓Vl小于第二電壓V2;當(dāng)然本領(lǐng)域的技術(shù)人員可以理解的是電壓變換單元100也可以但不限于為包括第一開(kāi)關(guān)元件Ql的降壓電路等等。
[0024]反饋單元101與電壓變換單元100相連,用于根據(jù)第二電壓V2輸出反饋電壓。參考電壓產(chǎn)生單元102用于產(chǎn)生參考電壓。比較單元103用于根據(jù)反饋電壓與參考電壓的大小輸出高電平或低電平的比較信號(hào)。
[0025]時(shí)序信號(hào)產(chǎn)生單元104用于輸出時(shí)序信號(hào)。
[0026]具體地,所述時(shí)序信號(hào)可以但不限于為方波信號(hào),當(dāng)然本領(lǐng)域的技術(shù)人員可以理解的是,時(shí)序信號(hào)也可以但不限于為其它占空比的時(shí)序信號(hào)例如為占空比為百分之二十五的時(shí)序信號(hào)。
[0027]邏輯控制單元105與時(shí)序信號(hào)產(chǎn)生單元104、比較單元103及第一開(kāi)關(guān)元件Ql的控制端相連,用于在比較單元103輸出高電平的比較信號(hào)時(shí),輸出與時(shí)序信號(hào)同步的控制信號(hào),且在比較單元103輸出低電平的比較信號(hào)時(shí),輸出高電平的控制信號(hào),以控制第一開(kāi)關(guān)元件Ql斷開(kāi),從而使電壓變換單元100停止工作。
[0028]圖2為本發(fā)明一實(shí)施方式的程控電壓調(diào)整電路的電路結(jié)構(gòu)示意圖。如圖2所示,邏輯控制單元105包括第一非門N1、第一與門Al、鎖存器U1、第二與門A2、第二非門N2。第一非門NI的輸入端與比較單元103的輸出端相連;第一與門Al的第一輸入端與第一非門NI的輸出端相連,第一與門Al的第二輸入端與時(shí)序信號(hào)產(chǎn)生單元104的輸出端相連;鎖存器Ul的第一輸入端與比較單元103的輸出端相連,鎖存器Ul的第二輸入端與第一與門Al的輸出端相連;第二與門A2的第一輸入端與鎖存器Ul的輸出端相連,第二與門A2的第二輸入端與時(shí)序信號(hào)產(chǎn)生單元104的輸出端相連;第二非門N2的輸入端與第二與門A2的輸出端相連,第二非門N2的輸出端與第一開(kāi)關(guān)元件Ql的控制端相連。
[0029]其中,鎖存器Ul可以