專利名稱:輸出緩沖器、源極驅(qū)動器以及電子系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種輸出緩沖器(out put buffer),特別是有關(guān)于一種應(yīng)用于顯 示裝置的源極驅(qū)動器(source driver)內(nèi)的輸出緩沖器。
背景技術(shù):
圖1為已知輸出緩沖器的示意圖。如圖所示,輸出緩沖器100包括,輸入級電路 110以及輸出級電路130。輸出級電路130具有P型晶體管131。P型晶體管131的源極 (source)與基極(bulk)接收電壓VDDA。電壓VDDA為相對應(yīng)電路中,最大的電壓。輸出緩沖器可應(yīng)用在許多領(lǐng)域,特別是顯示領(lǐng)域中。為了增加分辨率,必須增加輸 出緩沖器的數(shù)量,因而增加功率損耗。
發(fā)明內(nèi)容
本發(fā)明提供一種輸出緩沖器,用以提供數(shù)據(jù)信號予數(shù)據(jù)線,并包括輸入級電路、輸 出級電路以及控制電路。輸入級電路接收輸入信號。輸出級電路根據(jù)輸入信號產(chǎn)生數(shù)據(jù)信 號,并具有第一P型晶體管??刂齐娐愤x擇性地傳送第一電壓或第二電壓予第一P型晶體 管的基極。本發(fā)明還提供一種源極驅(qū)動器,耦接至少一數(shù)據(jù)線,并包括數(shù)字模擬轉(zhuǎn)換器以及 輸出緩沖器。數(shù)字模擬轉(zhuǎn)換器提供模擬信號。輸出緩沖器包括,輸入級電路、輸出級電路以 及控制電路。輸入級電路接收模擬信號。輸出級電路根據(jù)模擬信號,產(chǎn)生數(shù)據(jù)信號予數(shù)據(jù) 線,并具有第一 P型晶體管??刂齐娐愤x擇性地傳送第一電壓或第二電壓予第一 P型晶體 管的基極。本發(fā)明還提供一種顯示裝置,包括至少一數(shù)據(jù)線以及一源極驅(qū)動器。源極驅(qū)動器 提供數(shù)據(jù)信號予數(shù)據(jù)線,并包括數(shù)字模擬轉(zhuǎn)換器以及輸出緩沖器。數(shù)字模擬轉(zhuǎn)換器提供模 擬信號。輸出緩沖器包括,輸入級電路、輸出級電路以及控制電路。輸入級電路接收模擬信 號。輸出級電路根據(jù)模擬信號,產(chǎn)生數(shù)據(jù)信號予數(shù)據(jù)線,并具有第一P型晶體管??刂齐娐?選擇性地傳送第一電壓或第二電壓予第一 P型晶體管的基極。為讓本發(fā)明的特征和優(yōu)點能更明顯易懂,下文特舉出較佳實施例,并配合所附圖 式,作詳細(xì)說明如下。
圖1為已知輸出緩沖器的示意圖。圖2為本發(fā)明的顯示裝置的示意圖。圖3為本發(fā)明的源極驅(qū)動器的一可能實施例。[主要元件標(biāo)號說明]100、232 輸出緩沖器; 110、310 輸入級電路;130,330 輸出級電路; 132、333 =N型晶體管;
200 顯示裝置;230:源極驅(qū)動器;SL1-SLn:掃描線;231:數(shù)字模擬轉(zhuǎn)換器;351、353 切換單元;
DL1 DLn 數(shù)據(jù)線; 350 控制電路;
131、331、PM1、PM2 :P 型晶體管。
210 柵極驅(qū)動器;
Pll Pmn 像素;
具體實施例方式圖2為本發(fā)明的顯示裝置的示意圖。如圖所示,顯示裝置200具有柵極驅(qū)動器210、 源極驅(qū)動器230以及像素P11 Pmn。柵極驅(qū)動器210通過掃描線SL1 SLn,提供掃描信號 予像素P11 Pnm源極驅(qū)動器230通過數(shù)據(jù)線DL1 DLn,提供數(shù)據(jù)信號予像素P11 Pmn。像 素P11 Pmn根據(jù)掃描信號而接收數(shù)據(jù)信號,并根據(jù)數(shù)據(jù)信號而呈現(xiàn)相對應(yīng)的亮度。圖3為本發(fā)明的源極驅(qū)動器的一可能實施例。源極驅(qū)動器230可提供許多數(shù)據(jù) 信號予數(shù)據(jù)線DL1 DLn。為方便說明,圖3所顯示的源極驅(qū)動器230僅提供單一數(shù)據(jù)信 號予數(shù)據(jù)線DL115如圖所示,源極驅(qū)動器230包括,數(shù)字模擬轉(zhuǎn)換器(digital to analog converter) 231以及輸出緩沖器232。數(shù)字模擬轉(zhuǎn)換器231提供模擬信號I N。輸出緩沖器232包括,輸入級電路310、 輸出級電路330以及控制電路350。輸入級電路310接收模擬信號IN。輸出級電路330根 據(jù)模擬信號IN,產(chǎn)生一數(shù)據(jù)信號予數(shù)據(jù)線DL115輸出級電路330具有P型晶體管331??刂?電路350選擇性地提供第一電壓VDDA或是第二電壓VDDH予P型晶體管331的基極。在本 實施例中,第一電壓VDDA為對應(yīng)電路的最大電壓,第二電壓VDDH小于第一電壓VDDA。在一可能實施例中,當(dāng)數(shù)據(jù)信號的電壓范圍在0 VDDH之間時,則P型晶體管331 的源極接收第二電壓VDDH,而不是接收第一電壓VDDA,用以減小功率損耗。而當(dāng)P型晶體 管331的源極電壓等于第二電壓VDDH,并且P型晶體管331的基極接收第一電壓VDDA時, 則在使用輸出緩沖器230時,P型晶體管331可能會發(fā)生基體效應(yīng)(body effect)。因此, 可通過控制電路350,將第二電壓VDDH傳送至P型晶體管331的基極。在其它實施例中,當(dāng) 輸出級電路330產(chǎn)生數(shù)據(jù)信號予數(shù)據(jù)線DL1時,控制電路350依序地提供第一電壓VDDA及 第二電壓VDDH予P型晶體管331的基極。當(dāng)輸出緩沖器232輸出一數(shù)據(jù)信號,并且該數(shù)據(jù)信號的電壓范圍是從0 VDDH 時,則將第二電壓VDDH傳送至P型晶體管331的源極與基極。因此,便可防止P型晶體管 331基體效應(yīng)的發(fā)生。另外,假設(shè)P型晶體管331的基極電壓等于第二電壓VDDH。在此例 中,若先前在數(shù)據(jù)線DL1上的數(shù)據(jù)信號大于第二電壓VDDH,則P型晶體管331可能會發(fā)生漏 電流現(xiàn)象。因此,當(dāng)輸出緩沖器232輸出數(shù)據(jù)信號時,可先將第一電壓VDDA傳送至P型晶 體管331的基極,然后再將第二電壓VDDH傳送至P型晶體管331的基極。由于選擇性地并 依序地傳送第一電壓VDDA或第二電壓VDDH予P型晶體管331的基極,故可改善漏電流現(xiàn) 象以及基體效應(yīng),并且可有效地降低輸出緩沖器的功率損耗。舉例而言,當(dāng)輸出級電路330開始產(chǎn)生數(shù)據(jù)信號時,控制電路350先提供第一電壓 VDDA予P型晶體管331的基極。隨后,控制電路350再將第二電壓VDDH傳送至P型晶體管 331的基極,其中第二電壓VDDH小于第一電壓VDDA。在本實施例中,假設(shè)輸出緩沖器232所產(chǎn)生的數(shù)據(jù)信號的電壓電平為0 VDDH,其中第二電壓VDDH可約等于或大于VDDA/%但并非用以限制本發(fā)明。為了降低功率損耗, P型晶體管331的源極接收第二電壓VDDH??刂齐娐?50具有切換單元351及353。切換單元351根據(jù)控制信號CtrlB,傳送 第一電壓VDDA予P型晶體管331的基極。切換單元353根據(jù)控制信號Ctrl,傳送第二電壓 VDDH予P型晶體管331的基極。在本實施例中,切換單元351及353分別由P型晶體管PMl及PM2所構(gòu)成。P型晶 體管PMl及PM2的基極接收第一電壓VDDA。為了避免P型晶體管PMl及PM2同時被導(dǎo)通, 故控制信號Ctrl及CtrlB互為反相。另外,輸出級電路330還包括,N型晶體管333。N型晶體管333與P型晶體管331 相串聯(lián),并且N型晶體管333的源極接收接地電壓GND,其中接地電壓GND小于第二電壓 VDDH0雖然本發(fā)明已以較佳實施例揭露如上,然其并非用以限定本發(fā)明,任何所屬技術(shù) 領(lǐng)域中具有通常知識者,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作些許的更動與潤飾,因此 本發(fā)明的保護(hù)范圍當(dāng)視所附的權(quán)利要求范圍所界定者為準(zhǔn)。
權(quán)利要求
一種輸出緩沖器,用以提供數(shù)據(jù)信號予數(shù)據(jù)線,包括輸入級電路,接收輸入信號;輸出級電路,根據(jù)該輸入信號產(chǎn)生該數(shù)據(jù)信號,并具有第一P型晶體管;以及控制電路,選擇性地傳送第一電壓或第二電壓予該第一P型晶體管的基極。
2.根據(jù)權(quán)利要求1所述的輸出緩沖器,其中當(dāng)該輸出級電路產(chǎn)生該數(shù)據(jù)信號時,該控 制電路依序地提供該第一及第二電壓予該第一 P型晶體管的基極。
3.根據(jù)權(quán)利要求2所述的輸出緩沖器,其中該第一電壓大于該第二電壓。
4.根據(jù)權(quán)利要求3所述的輸出緩沖器,其中該第一P型晶體管的源極電壓等于該第二 電壓。
5.根據(jù)權(quán)利要求1所述的輸出緩沖器,其中該輸出級電路還包括N型晶體管,該N型晶 體管串聯(lián)該第一 P型晶體管。
6.根據(jù)權(quán)利要求1所述的輸出緩沖器,其中該控制電路包括第一切換單元,根據(jù)第一控制信號,傳送該第一電壓予該第一 P型晶體管的基極;以及 第二切換單元,根據(jù)第二控制信號,傳送該第二電壓予該第一 P型晶體管的基極。
7.根據(jù)權(quán)利要求6所述的輸出緩沖器,其中該第一及第二切換單元分別為第二及第三 P型晶體管,該第二及第三P型晶體管的基極接收該第一電壓。
8.根據(jù)權(quán)利要求7所述的輸出緩沖器,其中該第一及第二控制信號互為反相。
全文摘要
一種輸出緩沖器,用以提供數(shù)據(jù)信號予數(shù)據(jù)線,并包括輸入級電路、輸出級電路以及控制電路。輸入級電路接收輸入信號。輸出級電路根據(jù)輸入信號產(chǎn)生數(shù)據(jù)信號,并具有第一P型晶體管??刂齐娐愤x擇性地傳送第一電壓或第二電壓予第一P型晶體管的基極。
文檔編號H03K19/0185GK101888239SQ20091013938
公開日2010年11月17日 申請日期2009年5月13日 優(yōu)先權(quán)日2009年5月13日
發(fā)明者張育瑞 申請人:奇景光電股份有限公司