專利名稱:基于李氏制約競(jìng)爭(zhēng)計(jì)數(shù)編碼的16線-4線編碼電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種編碼電路,特別是指一種基于李氏制約競(jìng)爭(zhēng)計(jì)數(shù)編碼的16線-4線編碼電路。
背景技術(shù):
在進(jìn)行邏輯電路的設(shè)計(jì)中,16進(jìn)制計(jì)數(shù)碼因其優(yōu)勢(shì)而得到廣泛的使用,而為了降低信號(hào)在輸入輸出時(shí)的競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象,釆用制約競(jìng)爭(zhēng)的計(jì)數(shù)碼顯得尤為重要。目前常用的是格雷碼,其碼制與十進(jìn)制數(shù)字的對(duì)應(yīng)關(guān)系可參考表1:表I
權(quán)利要求
1.一種基于李氏制約競(jìng)爭(zhēng)計(jì)數(shù)編碼的16線-4線編碼電路,用于將輸入的16進(jìn)制計(jì)數(shù)碼轉(zhuǎn)換為4位李氏制約競(jìng)爭(zhēng)計(jì)數(shù)編碼,其特征在于:包括8個(gè)四輸入或門和4個(gè)兩輸入或門; 所述16進(jìn)制計(jì)數(shù)碼的碼位由第一位至第四位依次升高,所述4位李氏制約競(jìng)爭(zhēng)計(jì)數(shù)編碼的碼位由第一位至第四位依次升高; 所述第一四輸入或門的4個(gè)輸入端分別用于輸入16進(jìn)制計(jì)數(shù)碼的第一、二、三、四位,第二四輸入或門的4個(gè)輸入端分別用于輸入16進(jìn)制計(jì)數(shù)碼的第五、六、七、八位,第三四輸入或門的4個(gè)輸入端分別用于輸入16進(jìn)制計(jì)數(shù)碼的第三、四、五、八位,第四四輸入或門的4個(gè)輸入端分別用于輸入16進(jìn)制計(jì)數(shù)碼的第九、十、十四、十五位,第五四輸入或門的4個(gè)輸入端分別用于輸入16進(jìn)制計(jì)數(shù)碼的第五、六、七、八位,第六四輸入或門的4個(gè)輸入端分別用于輸入16進(jìn)制計(jì)數(shù)碼的第九、十、十一、十二位,第七四輸入或門的4個(gè)輸入端分別用于輸入16進(jìn)制計(jì)數(shù)碼的第二、三、七、八位,第八四輸入或門的4個(gè)輸入端分別用于輸入16進(jìn)制計(jì)數(shù)碼的第九、十二、十三、十四位; 所述第一兩輸入或門的兩個(gè)輸入端分別連接第一、二四輸入或門的輸出端,第二兩輸入或門的兩個(gè)輸入端分別連接第三、四四輸入或門的輸出端,第三兩輸入或門的兩個(gè)輸入端分別連接第五、六四輸入或門的輸出端,第四兩輸入或門的兩個(gè)輸入端分別連接第七、八四輸入或門的輸出端; 所述第一至四兩輸入或門的輸出端依次輸出4位輸出碼的第一至四位。
全文摘要
本發(fā)明公開(kāi)一種基于李氏制約競(jìng)爭(zhēng)計(jì)數(shù)編碼的16線-4線編碼電路,包括8個(gè)四輸入或門和4個(gè)兩輸入或門,用于將輸入的16進(jìn)制計(jì)數(shù)碼轉(zhuǎn)換為4位李氏制約競(jìng)爭(zhēng)計(jì)數(shù)編碼;本發(fā)明所設(shè)計(jì)的基于李氏制約競(jìng)爭(zhēng)計(jì)數(shù)編碼的16線-4線編碼電路具有特征序列,有規(guī)律可循,并且能夠提高信號(hào)傳輸?shù)目煽啃?,降低系統(tǒng)誤碼率。
文檔編號(hào)H03M13/15GK103220006SQ201310027068
公開(kāi)日2013年7月24日 申請(qǐng)日期2013年1月24日 優(yōu)先權(quán)日2013年1月24日
發(fā)明者趙霞, 朱斌, 劉勇, 王剛, 董乾, 許立峰, 陸清茹, 李冰, 張青 申請(qǐng)人:東南大學(xué)