一種調(diào)制信號與解調(diào)本振信號的生成的方法
【專利摘要】本發(fā)明公開了一種調(diào)制信號與解調(diào)本振信號的生成的方法,通過該方法產(chǎn)生了一路固定頻率的正弦信號提供給相位調(diào)制器作為調(diào)制信號。調(diào)制信號的調(diào)制頻率由相位調(diào)制器到法拉第旋光鏡的光纖長度決定。產(chǎn)生了兩路解調(diào)本振信號(LO:LocalOscillator)。一路LO用于解調(diào)調(diào)制頻率的一倍頻諧波分量以得到旋光角的正弦信息,另一路LO用于解調(diào)調(diào)制頻率的二倍頻諧波分量以得到旋光角的余弦信息。提高了檢測的靈敏度和穩(wěn)定性,為通過檢測偏振光的相位差來得到待測電流的大小的實現(xiàn)奠定了基礎。
【專利說明】—種調(diào)制信號與解調(diào)本振信號的生成的方法
【技術領域】
[0001]本發(fā)明涉及一種調(diào)制信號與解調(diào)本振信號的生成的方法,特別涉及一種全光纖電流互感器控制SLED光源的調(diào)制信號與解調(diào)本振信號的生成的方法。
【背景技術】
[0002]用FPGA控制DDS,可實現(xiàn)頻率和幅度調(diào)節(jié)范圍更大,更精確,專利號為200910243603.3,名稱為“一種低速率擴頻通信發(fā)射基帶系統(tǒng)”公開了涉及一種低速率擴頻通信發(fā)射基帶系統(tǒng),所述的系統(tǒng)用現(xiàn)場可編程門陣列(FPGA)和直接數(shù)字頻率合成器(DDS)實現(xiàn)參數(shù)可設置的低速率擴頻發(fā)射基帶系統(tǒng),具體包含:FPGA芯片、DDS芯片及外圍模塊;FPGA芯片包含:時鐘信號發(fā)生模塊;RS-232串行通信模塊;中心控制模塊;組幀模塊;信道編碼模塊;PN碼發(fā)生器模塊;數(shù)字成型濾波器模塊;和DDS工作狀態(tài)控制器。DDS芯片包含:相位累加器模塊、波形ROM模塊、D/A轉換模塊和低通濾波模塊,用于數(shù)模轉換和信號調(diào)制;FPGA芯片的輸入輸出端口與DDS芯片的輸入端口相連,將待調(diào)制的數(shù)據(jù)輸入和狀態(tài)控制信號至DDS芯片,控制DDS芯片的工作模式。
[0003]專利號為201310003878.6,名稱為“調(diào)頻無線電引信抗轉發(fā)干擾的實現(xiàn)方法”提出一種調(diào)頻無線電引信抗轉發(fā)干擾的方法,旨在一種可靈活調(diào)整三角波頻率和改變引信作用距離,并能提高引信設備的抗轉發(fā)干擾能力的數(shù)字化抗干擾引信實現(xiàn)方法。本發(fā)明通過下述技術方案予以實現(xiàn):在可編程門陣列芯片F(xiàn)PGA內(nèi),設計一個依次由三角波頻率控制字、N位相位累加器、數(shù)據(jù)截位處理器與三角波相位查找表構成的三角波產(chǎn)生器,一個交聯(lián)在平衡GOLD碼產(chǎn)生器和數(shù)模轉換器之間的BPSK調(diào)制器;當已知三角波調(diào)制頻率后,在DDS三角波產(chǎn)生器中,采用三角波頻率控制字的計算公式:將計算出的三角波頻率控制字送到N位相位累加器進行累加,截掉數(shù)據(jù)的低18位,保留數(shù)據(jù)的高14位;送到三角波查找表,完成三角波信號的相位到幅度的轉換。
[0004]上述專利都為涉及到基于FPGA實現(xiàn)的DDS方案給相位調(diào)制器提供調(diào)制信號和產(chǎn)生本振信號,以及DDS數(shù)字部分和模擬部分的實現(xiàn)方案,以及如何在FPGA內(nèi)部采用數(shù)字邏輯設計實現(xiàn)本振信號的相位可調(diào)。
【發(fā)明內(nèi)容】
[0005]針對以上問題本發(fā)明提供了一種基于FPGA實現(xiàn)的DDS方案給相位調(diào)制器提供調(diào)制信號和產(chǎn)生本振信號的方法。
[0006]為了解決以上問題本發(fā)明提供了一種全光纖電流互感器控制SLED光源的調(diào)制信號與解調(diào)本振信號的生成的方法,包括以下步驟:
①調(diào)制信號的生成:
通過DDS技術實現(xiàn)頻率合成前需要確定DDS的主要性能參數(shù):
系統(tǒng)的時鐘頻率設為elk,相位累加器的位數(shù)為N,頻率控制字為M,則系統(tǒng)輸出信號的頻率為
【權利要求】
1.一種調(diào)制信號與解調(diào)本振信號的生成的方法,其特征在于:包括以下步驟: ①調(diào)制信號的生成: 通過DDS技術實現(xiàn)頻率合成前需要確定DDS的主要性能參數(shù): 系統(tǒng)的時鐘頻率設為/clk,相位累加器的位數(shù)為N,頻率控制字為M,則系統(tǒng)輸出信號的頻率為
2.②解調(diào)本振信號的生成: 在接收端的信號處理解調(diào)時需要用到兩路本振信號(L0: Local Oscillator)。
3.—路LO用于解調(diào)調(diào)制頻率的一倍頻諧波分量以得到旋光角的正弦信息,另一路LO用于解調(diào)調(diào)制頻率的二倍頻諧波分量以得到旋光角的余弦信息。
4.相干解調(diào)理論中要求LO和已調(diào)信號的相位對準,如果在它們之間存在相位差Δρ,則解調(diào)出的原始信號上會有的余弦值乘積項,當Ap= O時,該乘積項值為I。
5.光信號經(jīng)過相位調(diào)制器后經(jīng)過保偏光纖傳輸以及法拉第效應,接收到的信號和調(diào)制信號之間存在相位差,因此,要求系統(tǒng)設計一個相位可調(diào)的DDS信號源。
6.根據(jù)權利要求1所述的一種調(diào)制信號與解調(diào)本振信號的生成的方法,其特征在于:本發(fā)明的方案是通過示波器觀測兩路信號,在系統(tǒng)硬件上通過按鍵調(diào)整LO的相位至相位對準,再通過軟件記錄該值,在DDS的相位累加器里將其設為初始相位。
7.根據(jù)權利要求2所述的一種調(diào)制信號與解調(diào)本振信號的生成的方法,其特征在于:所述光路系統(tǒng)在設計完成后,該相位差是固定不變。
【文檔編號】H03L7/08GK103701459SQ201310560707
【公開日】2014年4月2日 申請日期:2013年11月13日 優(yōu)先權日:2013年11月13日
【發(fā)明者】朱俊 申請人:江蘇駿龍電力科技股份有限公司