国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      鎖相環(huán)電路和鎖相環(huán)電路中的相位比較方法

      文檔序號(hào):7545232閱讀:716來源:國(guó)知局
      鎖相環(huán)電路和鎖相環(huán)電路中的相位比較方法
      【專利摘要】公開了一種鎖相環(huán)電路和鎖相環(huán)電路中的相位比較方法,該鎖相環(huán)電路包括:分頻器,用于通過對(duì)振蕩信號(hào)進(jìn)行分頻而生成具有周期T/M的分頻信號(hào),其中,M是大于或等于2的整數(shù);相位比較器,用于通過對(duì)M個(gè)參考信號(hào)與分頻信號(hào)進(jìn)行邏輯異或計(jì)算而生成相位比較結(jié)果,這M個(gè)參考信號(hào)具有周期T并且各自順序地偏移了時(shí)間間隔T/2M;環(huán)路濾波器,用于使用相位比較結(jié)果作為輸入而生成電壓信號(hào);以及壓控振蕩器,用于通過以根據(jù)電壓信號(hào)的頻率進(jìn)行振蕩而生成振蕩信號(hào)。
      【專利說明】鎖相環(huán)電路和鎖相環(huán)電路中的相位比較方法

      【技術(shù)領(lǐng)域】
      [0001] 本文中的公開內(nèi)容一般涉及鎖相環(huán)(PLL)電路和PLL電路中的相位比較方法。

      【背景技術(shù)】
      [0002] PLL (鎖相環(huán))電路中生成的信號(hào)的相位噪聲特性用作表示信號(hào)的純度的指標(biāo)。由 于相位噪聲是影響無線裝置的性能的特性,因此PLL電路的相位噪聲是重要的性能指標(biāo)。
      [0003] -般地,PLL電路包括相位比較器、環(huán)路濾波器、VC0 (壓控振蕩器)和分頻器。分 頻器以分頻比N對(duì)從VC0輸出的振蕩信號(hào)進(jìn)行分頻以生成分頻信號(hào)。相位比較器將來自參 考振蕩器的參考信號(hào)的相位與分頻信號(hào)的相位進(jìn)行比較,并且輸出表示相位比較結(jié)果的信 號(hào)。環(huán)路濾波器計(jì)算表示相位比較結(jié)果的信號(hào)的積分,并且將具有根據(jù)積分結(jié)果的電壓電 平的電壓信號(hào)提供到VCO。VC0以根據(jù)該電壓信號(hào)的頻率進(jìn)行振蕩。在VC0根據(jù)環(huán)路濾波 器生成的電壓信號(hào)進(jìn)行振蕩時(shí),如果參考信號(hào)與分頻信號(hào)之間的頻率差為零,則電壓信號(hào) 收斂于特定電壓,并且PLL電路轉(zhuǎn)變?yōu)殒i定狀態(tài)。
      [0004] 圖1是示出PLL電路中的典型相位噪聲特性的示意圖。橫軸表示頻率,并且縱軸 表示相位噪聲功率。fo是PLL電路的振蕩頻率。PLL的相位噪聲可以被分類為區(qū)域10的 相位噪聲、區(qū)域11的相位噪聲以及區(qū)域12的相位噪聲。在區(qū)域10的相位噪聲中,參考振 蕩器處的相位噪聲占主導(dǎo)。在區(qū)域11的相位噪聲中,相位比較器處的相位噪聲占主導(dǎo)。在 區(qū)域12的相位噪聲中,VC0處的相位噪聲占主導(dǎo)。注意,相位噪聲是由于諸如電阻器的熱 噪聲、流過有源元件的電流的波動(dòng)等主要原因而生成的。
      [0005] 在上述相位噪聲中,區(qū)域11的相位噪聲對(duì)無線裝置的性能具有較大影響。該區(qū)域 11的相位噪聲或者SPLL在理論上可以由以下公式來表示。
      [0006] SPLL ^ SPD/Kd2 · N2 · · · (1)
      [0007] 其中,SPD表不相位比較器的輸出噪聲,Kd表不相位比較器的增益,并且N表不分頻 器的分頻比。如上,三個(gè)主要因素確定了區(qū)域11的相位噪聲。從以上公式(1)可以理解, 區(qū)域11的相位噪聲可以通過使得分頻比N更小來減小。
      [0008] 在一般的PLL電路中,參考信號(hào)和分頻信號(hào)被設(shè)置為相同頻率。與此相反,為了通 過使得分頻比N更小而減小區(qū)域11的相位噪聲,存在排列多個(gè)或Μ個(gè)相位比較器以將分頻 比Ν減小至1/Μ的技術(shù)(例如,參見非專利文獻(xiàn)1)。在該技術(shù)中,基于具有周期Τ的參考信 號(hào)生成Μ個(gè)參考信號(hào),以使得所生成的Μ個(gè)參考信號(hào)具有周期Τ并且各自順序地偏移了時(shí) 間間隔T/Μ。這Μ個(gè)相位比較器中的每一個(gè)均在這Μ個(gè)參考信號(hào)中的每一個(gè)的沿與具有周 期T/Μ的分頻信號(hào)的對(duì)應(yīng)沿之間執(zhí)行相位比較。結(jié)果,在順序地偏移了 T/Μ的定時(shí)獲得這 多個(gè)(Μ個(gè))相位比較器的輸出。然后,通過利用SUM電路疊加這些輸出,獲得具有周期Τ/Μ 的相位比較結(jié)果。這使得可以生成頻率比參考信號(hào)大N倍的振蕩信號(hào)、同時(shí)分頻比被設(shè)置 為N/Μ并且相位噪聲減小了 1/M2倍而更小。
      [0009] 然而,該技術(shù)具有以下問題:延遲電路的電路面積和功耗大;并且SUM電路的電路 面積和功耗也大。
      [0010][現(xiàn)有技術(shù)文獻(xiàn)]
      [0011][專利文獻(xiàn)]
      [0012] [專利文獻(xiàn)1]日本早期公開專利公布第3-58546號(hào)
      [0013] [非專利文獻(xiàn)]
      [0014] [非專利文獻(xiàn) l]Tsutsumi, Koji, Takahashi, Yoshinori, Komaki, Masahiko, Tani guchi,Eiji, Shimozawa, Mitsuhiro, "A low noise multi-PFD PLL with timing shift circuit",Microwave Symposium Digest (MTT), 2012IEEE MTT-S International,On page(s):1-3


      【發(fā)明內(nèi)容】

      [0015] 鑒于上述,期望具有利用簡(jiǎn)單電路減小相位噪聲的PLL電路。
      [0016] 根據(jù)本發(fā)明的至少一個(gè)實(shí)施例,PLL電路包括:分頻器,用于通過對(duì)振蕩信號(hào)進(jìn)行 分頻而生成具有周期T/M (其中,Μ是大于或等于2的整數(shù))的分頻信號(hào);相位比較器,用于 通過對(duì)Μ個(gè)參考信號(hào)與分頻信號(hào)進(jìn)行邏輯異或計(jì)算而生成相位比較結(jié)果,這Μ個(gè)參考信號(hào) 具有周期Τ并且各自順序地偏移了時(shí)間間隔Τ/2Μ ;環(huán)路濾波器,用于使用相位比較結(jié)果作 為輸入而生成電壓信號(hào);以及壓控振蕩器,用于通過以根據(jù)電壓信號(hào)的頻率進(jìn)行振蕩而生 成振蕩信號(hào)。
      [0017] 根據(jù)本發(fā)明的至少一個(gè)實(shí)施例,PLL電路中的相位比較方法包括:生成具有周期Τ 并且各自順序地偏移了時(shí)間間隔Τ/2Μ的Μ個(gè)參考信號(hào);通過對(duì)壓控振蕩器生成的振蕩信號(hào) 進(jìn)行分頻而生成具有周期T/Μ的分頻信號(hào);以及通過對(duì)Μ個(gè)參考信號(hào)與分頻信號(hào)進(jìn)行異或 (X0R)邏輯計(jì)算而執(zhí)行相位比較。
      [0018] 根據(jù)本發(fā)明的至少一個(gè)實(shí)施例,PLL電路可以利用簡(jiǎn)單電路減小相位噪聲。

      【專利附圖】

      【附圖說明】
      [0019] 圖1是示出PLL電路中的典型相位噪聲特性的示意圖;
      [0020] 圖2是示出根據(jù)實(shí)施例的PLL電路的配置的示例的示意圖;
      [0021] 圖3是示出邏輯異或計(jì)算的狀態(tài)的時(shí)序圖;
      [0022] 圖4是示出根據(jù)實(shí)施例的PLL電路的配置的另一示例的示意圖;
      [0023] 圖5是示出邏輯異或計(jì)算的狀態(tài)的時(shí)序圖;
      [0024] 圖6是示出根據(jù)實(shí)施例的PLL電路的一般配置的示例的示意圖;以及
      [0025] 圖7是示出延遲電路的配置的示例的示意圖。

      【具體實(shí)施方式】
      [0026] 在以下,將參照附圖描述本發(fā)明的實(shí)施例。
      [0027] 圖2是示出根據(jù)實(shí)施例的PLL電路的配置的示例的示意圖。圖2所示的PLL電路 包括參考振蕩器20、相位比較器21、環(huán)路濾波器22、VC023和分頻器24。注意,在圖2和以 下類似的圖中,功能塊的框與其它功能塊之間的邊界基本上指定功能邊界,這可能不一定 對(duì)應(yīng)于物理位置邊界、電信號(hào)邊界、控制邏輯邊界等。電路或功能塊中的每一個(gè)均可以是在 一定程度上與其它塊在物理上分離的硬件模塊或者包括其它塊的功能的硬件模塊中的功 能。
      [0028] 分頻器24對(duì)從VC023輸出的振蕩信號(hào)進(jìn)行N分頻以生成分頻信號(hào)Div。相位比較 器21將來自參考振蕩器20的參考信號(hào)Ref 1的相位與分頻信號(hào)Div的相位進(jìn)行比較,以輸 出表示相位比較結(jié)果的信號(hào)P〇ut2 (反映例如相位差的信號(hào))。環(huán)路濾波器22計(jì)算表示相 位比較結(jié)果的信號(hào)P〇ut2的積分,并且將具有根據(jù)積分結(jié)果的電壓電平的電壓信號(hào)提供到 VC023。VC023以根據(jù)來自環(huán)路濾波器22的電壓信號(hào)的頻率進(jìn)行振蕩。在VC023根據(jù)環(huán)路 濾波器22生成的電壓信號(hào)進(jìn)行振蕩時(shí),如果參考信號(hào)Ref 1與分頻信號(hào)Div之間的頻率差 為零,則電壓信號(hào)收斂于特定電壓,并且PLL電路轉(zhuǎn)變至鎖定狀態(tài)。
      [0029] 如稍后將詳細(xì)描述的,分頻器24對(duì)來自VC023的振蕩信號(hào)進(jìn)行分頻以生成具有周 期T/Μ的分頻信號(hào)Div。這里,Μ是大于或等于2的整數(shù),在該示例中為2。另外,T是由參 考振蕩器20振蕩的參考信號(hào)Ref 1的周期。相位比較器21對(duì)參考信號(hào)Ref 1至Ref 2與分頻 信號(hào)Div進(jìn)行邏輯異或計(jì)算以生成相位比較結(jié)果Pout2,其中,Μ (在該示例中為2)個(gè)參考 信號(hào)Ref 1至Ref2具有周期Τ并且各自順序地偏移了時(shí)間間隔Τ/2Μ (在該示例中為Τ/4)。 如上所述,環(huán)路濾波器22接收相位比較結(jié)果作為輸入以生成電壓信號(hào)。此外,VC023以根 據(jù)電壓信號(hào)的頻率進(jìn)行振蕩以生成振蕩信號(hào)。
      [0030] 相位比較器21包括延遲電路31、X0R (邏輯異或)電路32和X0R電路33。延遲電 路31通過延遲具有周期T的參考信號(hào)Refl而生成M-1個(gè)(在該示例中為1個(gè))參考信號(hào) Ref2。如圖2所示,相位比較器21包括串聯(lián)連接的Μ個(gè)(在該示例中為兩個(gè))雙輸入X0R電 路。X0R電路當(dāng)中的第一級(jí)處的X0R電路32對(duì)兩個(gè)參考信號(hào)Ref 1至Ref2和分頻信號(hào)Div 當(dāng)中的任意兩個(gè)信號(hào)進(jìn)行邏輯異或計(jì)算。在該示例中,對(duì)參考信號(hào)Ref 1和分頻信號(hào)Div進(jìn) 行邏輯異或計(jì)算。除了第一級(jí)的X0R電路之外的X0R電路33對(duì)Μ個(gè)參考信號(hào)和分頻信號(hào) 中剩余的任意一個(gè)與前級(jí)的X0R電路32的輸出進(jìn)行邏輯異或計(jì)算。在該示例中,對(duì)參考信 號(hào)Ref2與前級(jí)的X0R電路32的輸出Poutl進(jìn)行邏輯異或計(jì)算。
      [0031] 注意,如果具有值1的輸入位的數(shù)量是奇數(shù),則M+1個(gè)輸入(M+1位)的邏輯異或計(jì) 算的結(jié)果是1,或者如果具有值1的輸入位的數(shù)量是偶數(shù),則該結(jié)果是0。該邏輯異或計(jì)算可 以是利用(M+1)輸入X0R電路算出的,或者可以由串聯(lián)連接的Μ個(gè)雙輸入X0R電路來實(shí)現(xiàn)。 當(dāng)如上配置時(shí),可以向(Μ+1)個(gè)輸入端子中的任一個(gè)施加輸入信號(hào)中的任一個(gè)而不影響邏 輯異或計(jì)算的結(jié)果。因此,例如,可向X0R電路32的兩個(gè)輸入施加參考信號(hào)Ref 1至Ref2, 并且可向X0R電路33的兩個(gè)輸入施加 X0R電路32的輸出和分頻信號(hào)Div。
      [0032] 圖3是示出邏輯異或計(jì)算的狀態(tài)的時(shí)序圖。通過對(duì)分頻信號(hào)Div和參考信號(hào)Ref 1 進(jìn)行邏輯異或計(jì)算,獲得X0R電路32的輸出信號(hào)Poutl。此外,通過對(duì)X0R電路32的輸出 信號(hào)Poutl與參考信號(hào)Ref2進(jìn)行邏輯異或計(jì)算,獲得X0R電路33的輸出信號(hào)Pout2。如在 圖3中可以看出,Μ個(gè)(在該示例中為兩個(gè))參考信號(hào)Ref 1至Ref2具有周期T并且各自順 序地偏移了時(shí)間間隔T/2M (在該示例中為T/4)。作為相位比較結(jié)果的輸出信號(hào)Pout2是 表示分頻信號(hào)Div的上升沿或下降沿與相應(yīng)參考信號(hào)Ref 1或Ref2的沿之間的每個(gè)相位差 的信號(hào)。即,相位差的大小對(duì)應(yīng)于輸出信號(hào)P〇ut2的每個(gè)脈沖的脈沖寬度。
      [0033] 注意,圖3所示的邏輯異或計(jì)算等同于對(duì)參考信號(hào)Refl至Ref2進(jìn)行邏輯異或計(jì) 算、然后對(duì)以上邏輯異或的結(jié)果與分頻信號(hào)Div進(jìn)行邏輯異或計(jì)算。通過對(duì)參考信號(hào)Refl 至Ref2進(jìn)行邏輯異或計(jì)算,生成周期等于分頻信號(hào)Div的周期(T/2)、相位對(duì)應(yīng)于參考信號(hào) Refl至Ref2的相位并且頻率大兩倍的參考信號(hào)。而且,通過將邏輯異或計(jì)算應(yīng)用于頻率大 兩倍的參考信號(hào)(周期T/2)和分頻信號(hào)Div (周期T/2)來獲得相位比較結(jié)果。
      [0034] 在上述PLL電路中,參考信號(hào)Refl的周期和分頻信號(hào)Div的周期具有比率1:1/M。 艮P,與對(duì)于參考信號(hào)和分頻信號(hào)具有相同周期T的常見PLL電路相比,圖2中的PLL電路對(duì) 于分頻信號(hào)Div具有相對(duì)較小的周期(頻率相對(duì)較大)。即,與常見PLL電路相比,在圖2所 示的分頻器24中分頻比N較小。
      [0035] 相位比較器的輸出信號(hào)包括相位比較器生成的相位噪聲,并且如以上公式(1)中 表示的,出現(xiàn)在PLL電路的輸出振蕩信號(hào)中的上述相位噪聲引起的相位噪聲與分頻比N的 平方成比例。因此,通過使得分頻比N更小,可以減小出現(xiàn)在PLL電路的輸出振蕩信號(hào)中的 相位噪聲。以下將對(duì)此進(jìn)行詳細(xì)描述。在圖2所示的PLL電路中,可以通過放置多個(gè)(M個(gè)) (在該示例中為兩個(gè))相位比較器而將分頻器24的分頻比減小到1/M。假設(shè)如上那樣將分 頻器24的分頻比減小到Ν0/Μ。一般地,反饋增益是利用具有分頻比N的分頻器而獲得的 1/N。因此,如果分頻比是Ν0/Μ,則反饋增益是Μ/Ν0,這比減小分頻比之前的增益1/N0大Μ 倍。如果反饋增益是Μ倍,則反饋量被放大Μ倍,并且對(duì)在反饋之后增加的噪聲的貢獻(xiàn)可以 限制于1/Μ。即,相位比較器噪聲對(duì)PLL相位噪聲的貢獻(xiàn)變?yōu)樾×?1/Μ倍。
      [0036] 注意,在相位比較器生成的相位噪聲中,由在輸出的最終級(jí)處的晶體管生成的熱 噪聲、散粒噪聲和閃變?cè)肼曊贾鲗?dǎo)。因此,與單級(jí)X0R電路相比,如果如圖2中的電路配置 中X0R電路在多個(gè)級(jí)中串聯(lián)連接,則相位比較器生成的相位噪聲幾乎不改變。因此,圖2中 的電路配置的相位噪聲減小效果是明顯顯著的。
      [0037] 圖4是示出根據(jù)實(shí)施例的PLL電路的配置的另一示例的示意圖。在圖4中,以相 同或?qū)?yīng)的附圖標(biāo)記引用與圖2中的元件相同或?qū)?yīng)的元件,并且相應(yīng)地省略其描述。圖 4所示的PLL電路包括參考振蕩器20、相位比較器21Α、環(huán)路濾波器22、VC023和分頻器24。
      [0038] 分頻器24對(duì)來自VC023的振蕩信號(hào)進(jìn)行分頻以生成具有周期T/Μ的分頻信號(hào) Div。這里,Μ是大于或等于二的整數(shù),在該示例中為四。另外,T是由參考振蕩器20振蕩的 參考信號(hào)Refl的周期。相位比較器21Α對(duì)參考信號(hào)Refl至Ref4與分頻信號(hào)Div進(jìn)行邏 輯異或計(jì)算以生成相位比較結(jié)果P〇ut4,其中,Μ個(gè)(在該示例中為四個(gè))參考信號(hào)Ref 1至 Ref4具有周期T并且各自順序地偏移了時(shí)間間隔T/2M (在該示例中為T/8 )。
      [0039] 相位比較器21A包括延遲電路31-1至31-3和X0R電路32至35。延遲電路31-1 至31-3通過分別以不同的延遲時(shí)間延遲具有周期T的參考信號(hào)Refl而生成M-1個(gè)(在該 示例中為三個(gè))參考信號(hào)Ref2至Ref4。如圖4所示,相位比較器21A包括串聯(lián)連接的Μ個(gè) (在該示例中為四個(gè))雙輸入X0R電路。X0R電路當(dāng)中的第一級(jí)處的X0R電路32對(duì)四個(gè)參考 信號(hào)Refl至Ref4和分頻信號(hào)Div當(dāng)中的任意兩個(gè)信號(hào)進(jìn)行邏輯異或計(jì)算。在該示例中, 對(duì)參考信號(hào)Refl和分頻信號(hào)Div進(jìn)行邏輯異或計(jì)算。除了第一級(jí)的X0R電路之外的X0R 電路33至35中的每一個(gè)對(duì)Μ個(gè)參考信號(hào)和分頻信號(hào)中剩余的任意一個(gè)與前級(jí)的X0R電路 的輸出進(jìn)行邏輯異或計(jì)算。在該示例中,對(duì)參考信號(hào)之一和前級(jí)的X0R電路的輸出進(jìn)行邏 輯異或計(jì)算。
      [0040] 注意,如果具有值1的輸入位的數(shù)量是奇數(shù),則Μ+1個(gè)輸入(Μ+1位)的邏輯異或計(jì) 算的結(jié)果是1,而如果具有值1的輸入位的數(shù)量是偶數(shù),則該結(jié)果是0。該邏輯異或計(jì)算可 以利用(Μ+1)輸入X0R電路來計(jì)算,或者可以利用串聯(lián)連接的Μ個(gè)雙輸入X0R電路來實(shí)現(xiàn)。 當(dāng)如上配置時(shí),可以向M+1個(gè)輸入端子中的任一個(gè)施加輸入信號(hào)中的任一個(gè)而不會(huì)影響邏 輯異或計(jì)算的結(jié)果。因此,例如,可向XOR電路32的兩個(gè)輸入施加參考信號(hào)Ref 1至Ref2。 在該情況下,可向XOR電路33和34的兩個(gè)輸入分別施加參考信號(hào)Ref3至Ref4和前級(jí)的 XOR電路的輸出,并且可向XOR電路35的兩個(gè)輸入施加 XOR電路34的輸出和分頻信號(hào)Div。
      [0041] 圖5是示出邏輯異或計(jì)算的狀態(tài)的時(shí)序圖。通過對(duì)分頻信號(hào)Div與參考信號(hào)Ref 1 進(jìn)行邏輯異或計(jì)算,獲得XOR電路32的輸出信號(hào)Poutl。此外,通過對(duì)XOR電路32的輸出 信號(hào)Poutl與參考信號(hào)Ref2進(jìn)行邏輯異或計(jì)算,獲得X0R電路33的輸出信號(hào)Pout2。此 夕卜,通過對(duì)X0R電路33的輸出信號(hào)Pout2與參考信號(hào)Ref3進(jìn)行邏輯異或計(jì)算,獲得X0R電 路34的輸出信號(hào)Pout3。最終,通過對(duì)X0R電路34的輸出信號(hào)Pout3與參考信號(hào)Ref4進(jìn) 行邏輯異或計(jì)算,獲得X0R電路35的輸出信號(hào)Pout4。如在圖5中可以看出,Μ個(gè)(在該示 例中為四個(gè))參考信號(hào)Refl至Ref4具有周期Τ并且各自順序地偏移了時(shí)間間隔Τ/2Μ (在 該示例中為T/8)。作為相位比較結(jié)果的輸出信號(hào)Pout4是表示分頻信號(hào)Div的上升沿或下 降沿與參考信號(hào)中的相應(yīng)一個(gè)的沿之間的每個(gè)相位差的信號(hào)。即,相位差的大小對(duì)應(yīng)于輸 出信號(hào)Pout4的每個(gè)脈沖的脈沖寬度。
      [0042] 注意,圖5所示的邏輯異或計(jì)算等同于對(duì)參考信號(hào)Refl至Ref4進(jìn)行邏輯異或計(jì) 算、然后對(duì)以上邏輯異或的結(jié)果與分頻信號(hào)Div進(jìn)行邏輯異或計(jì)算。通過對(duì)參考信號(hào)Refl 至Ref4進(jìn)行邏輯異或計(jì)算,生成周期等于分頻信號(hào)Div的周期(T/4)、相位對(duì)應(yīng)于參考信號(hào) Ref 1至Ref4的相位并且頻率是四倍大的參考信號(hào)。而且,通過將邏輯異或計(jì)算應(yīng)用于具有 四倍大的頻率的參考信號(hào)(周期T/4)和分頻信號(hào)Div (周期T/4)來獲得相位比較結(jié)果。
      [0043] 圖6是示出根據(jù)實(shí)施例的PLL電路的一般配置的示例的示意圖。在圖6中,以相 同或?qū)?yīng)的附圖標(biāo)記引用與圖2中的元件相同或?qū)?yīng)的元件,并且相應(yīng)地省略其描述。圖 6所示的PLL電路包括參考振蕩器20、相位比較器21B、環(huán)路濾波器22、VC023和分頻器24。
      [0044] 分頻器24對(duì)來自VC023的振蕩信號(hào)進(jìn)行分頻以生成具有周期T/Μ的分頻信號(hào) Div。這里,Μ是大于或等于二的整數(shù)。另外,T是由參考振蕩器20振蕩的參考信號(hào)Refl的 周期。相位比較器21B對(duì)參考信號(hào)Ref 1至RefM與分頻信號(hào)Div進(jìn)行邏輯異或計(jì)算以生成 相位比較結(jié)果PoutM,其中,Μ個(gè)參考信號(hào)Refl至RefM具有周期T并且各自順序地偏移了 時(shí)間間隔T/2M。
      [0045] 相位比較器21B包括延遲電路31-1至31-M-1和X0R電路32-1至32-M。延遲電 路31-1至31-M-1通過分別以不同的延遲時(shí)間延遲具有周期T的參考信號(hào)Ref 1而生成M-1 個(gè)參考信號(hào)Ref2至RefM。如圖6所示,相位比較器21B包括串聯(lián)連接的Μ個(gè)雙輸入X0R電 路。X0R電路當(dāng)中的第一級(jí)處的X0R電路32-1對(duì)Μ個(gè)參考信號(hào)Ref 1至RefM和分頻信號(hào) Div當(dāng)中的任意兩個(gè)信號(hào)進(jìn)行邏輯異或計(jì)算。在該示例中,對(duì)參考信號(hào)Refl與分頻信號(hào)Div 進(jìn)行邏輯異或計(jì)算。除第一級(jí)的X0R電路之外的X0R電路32-2至32-M中的每一個(gè)對(duì)Μ個(gè) 參考信號(hào)和分頻信號(hào)中剩余的任意一個(gè)與前級(jí)的X0R電路的輸出進(jìn)行邏輯異或計(jì)算。在該 示例中對(duì)參考信號(hào)中的每一個(gè)與前級(jí)的X0R電路的輸出進(jìn)行邏輯異或計(jì)算。
      [0046] 圖7是示出延遲電路的配置的示例的示意圖。圖7所示的延遲電路可用在圖2、圖 4和圖6所示的相位比較器中。圖7所示的延遲電路包括反相器51至52、電阻元件53至 54、電容元件55至56和緩沖器57至58。反相器51在其輸出端子處生成對(duì)輸入信號(hào)進(jìn)行 邏輯反相的輸出信號(hào)。根據(jù)輸出信號(hào)的電壓,電流流經(jīng)電阻元件53和電容元件55,并且電 容元件55被充電或放電。電容元件55的充電或放電操作經(jīng)由緩沖器57改變反相器52的 輸入信號(hào)電壓,并且如果超過反相器52的閾值電壓,則反相器52的輸出信號(hào)電壓改變。電 容兀件56類似地根據(jù)反相器52的輸出信號(hào)電壓的改變而被充電或放電。根據(jù)電阻兀件的 電阻值R和電容元件的電容值C來確定電容元件的端子之間的電壓的改變速度。根據(jù)電容 元件的端子之間的電壓的改變速度,確定信號(hào)從延遲電路的輸入端子傳播到輸出端子的延 遲時(shí)間。
      [0047] 反相器51至52的特性可彼此等同,電阻元件53至54的電阻值可以是相同的,電 容元件55至56的電容值可以是相同的,并且緩沖器57至58的特性可彼此等同。這使得 可以基于基本上相同的延遲機(jī)制而將從反相器51輸出的反相信號(hào)的沿和從反相器52輸出 的非反相信號(hào)的沿相對(duì)于輸入?yún)⒖夹盘?hào)延遲相同的延遲量。因此,基于基本上相同的延遲 機(jī)制而將輸入?yún)⒖夹盘?hào)的上升沿和下降沿延遲相同的延遲量。為了在相位比較器中適當(dāng)?shù)?執(zhí)行相位比較,需要將參考信號(hào)的占空比(duty)在延遲之前和之后維持為相同值。利用圖 7所示的電路配置,可以通過使用輸出邏輯與輸入邏輯反相的延遲元件(反相器)而將參考 信號(hào)的占空比在延遲之前和之后維持為相同值。
      [0048] 另外,需要將參考信號(hào)正確地延遲期望的延遲時(shí)間(諸如圖3中的T/4或圖5中的 T/8)。為了對(duì)此進(jìn)行實(shí)現(xiàn),期望延遲時(shí)間是可調(diào)整的。在圖7所示的延遲電路的配置中,可 變電容兀件(變抗器)用于電容兀件55至56。通過改變施加于可變電容兀件55至56的控 制端子的變抗器控制電壓,可以改變可變電容元件55至56的電容值。這使得能夠?qū)崿F(xiàn)期 望的延遲時(shí)間。
      [0049] 注意,如從圖3和圖5可以看出,用于延遲參考信號(hào)的延遲量最大比參考信號(hào)的周 期T的一半小。與多個(gè)(M個(gè))相位比較器被排列為使用相位順序地偏移了 T/Μ的Μ個(gè)參考 信號(hào)的上述傳統(tǒng)技術(shù)相比,可以利用本發(fā)明中公開的PLL電路使得用于對(duì)參考信號(hào)進(jìn)行延 遲的延遲時(shí)間的長(zhǎng)度減半。因此,對(duì)于在本發(fā)明中公開的PLL電路,可以使得延遲電路的電 路面積減半。另外,由于僅需要由X0R電路來進(jìn)行邏輯異或計(jì)算,因此不需要配備用在傳統(tǒng) 技術(shù)中的SUM電路。
      [0050] 以上詳細(xì)描述了實(shí)施例。此外,本發(fā)明不限于這些實(shí)施例,而是在不背離本發(fā)明的 范圍的情況下可進(jìn)行各種變化和修改。
      【權(quán)利要求】
      1. 一種鎖相環(huán)電路,包括: 分頻器,用于通過對(duì)振蕩信號(hào)進(jìn)行分頻而生成具有周期T/Μ的分頻信號(hào),其中,Μ是大 于或等于2的整數(shù); 相位比較器,用于通過對(duì)Μ個(gè)參考信號(hào)與所述分頻信號(hào)進(jìn)行邏輯異或計(jì)算來生成相位 比較結(jié)果,所述Μ個(gè)參考信號(hào)具有周期Τ并且各自順序地偏移了時(shí)間間隔Τ/2Μ ; 環(huán)路濾波器,用于使用所述相位比較結(jié)果作為輸入來生成電壓信號(hào);以及 壓控振蕩器,用于通過以根據(jù)所述電壓信號(hào)的頻率進(jìn)行振蕩而生成所述振蕩信號(hào)。
      2. 根據(jù)權(quán)利要求1所述的鎖相環(huán)電路,其中,所述相位比較器包括串聯(lián)連接的Μ個(gè)雙輸 入異或電路,所述異或電路中的第一級(jí)處的異或電路對(duì)所述Μ個(gè)參考信號(hào)和所述分頻信號(hào) 中的任意兩個(gè)進(jìn)行邏輯異或計(jì)算,并且所述異或電路中的除所述第一級(jí)處的異或電路之外 的每個(gè)異或電路對(duì)所述Μ個(gè)參考信號(hào)和所述分頻信號(hào)中的一個(gè)與所述異或電路中的前級(jí) 的異或電路的輸出進(jìn)行邏輯異或計(jì)算。
      3. 根據(jù)權(quán)利要求1所述的鎖相環(huán)電路,其中,所述相位比較器包括延遲電路,所述延遲 電路用于通過將具有周期Τ的參考信號(hào)分別延遲不同的延遲時(shí)間來生成Μ-1個(gè)參考信號(hào)。
      4. 根據(jù)權(quán)利要求3所述的鎖相環(huán)電路,其中,所述延遲電路的延遲量是可變的。
      5. 根據(jù)權(quán)利要求4所述的鎖相環(huán)電路,其中,所述延遲電路包括輸出邏輯與輸入邏輯 反相的延遲元件。
      6. -種鎖相環(huán)電路中的相位比較方法,所述方法包括: 生成具有周期Τ并且各自順序地偏移了時(shí)間間隔Τ/2Μ的Μ個(gè)參考信號(hào); 通過對(duì)壓控振蕩器生成的振蕩信號(hào)進(jìn)行分頻來生成具有周期T/Μ的分頻信號(hào);以及 通過對(duì)所述Μ個(gè)參考信號(hào)與所述分頻信號(hào)進(jìn)行邏輯異或計(jì)算來執(zhí)行相位比較。
      【文檔編號(hào)】H03L7/099GK104065377SQ201410096424
      【公開日】2014年9月24日 申請(qǐng)日期:2014年3月14日 優(yōu)先權(quán)日:2013年3月21日
      【發(fā)明者】松村宏志 申請(qǐng)人:富士通株式會(huì)社
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1