數(shù)字發(fā)射機(jī)的調(diào)制電路、數(shù)字發(fā)射機(jī)和信號(hào)調(diào)制方法
【專利摘要】本發(fā)明涉及一種數(shù)字發(fā)射機(jī)的調(diào)制電路、數(shù)字發(fā)射機(jī)和信號(hào)調(diào)制方法。所述調(diào)制電路包括:第一同步電路和數(shù)字調(diào)制器;其中,第一同步電路包括第一同步單元和第二同步單元,分別對(duì)第一本振信號(hào)或第二本振信號(hào)進(jìn)行相位延時(shí)后得到相應(yīng)的延時(shí)信號(hào),并利用所述延時(shí)信號(hào)對(duì)數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整以生成第一調(diào)整信號(hào)、第二調(diào)整信號(hào),使得第一調(diào)整信號(hào)的上升沿和下降沿分別落在第一本振信號(hào)的低電平區(qū)間內(nèi);并且第二調(diào)整信號(hào)的上升沿和下降沿分別落在第二本振信號(hào)的低電平區(qū)間內(nèi);數(shù)字調(diào)制器利用第一本振信號(hào)對(duì)第一調(diào)整信號(hào)進(jìn)行調(diào)制,生成第一射頻信號(hào),以及利用第二本振信號(hào)對(duì)第二調(diào)整信號(hào)進(jìn)行調(diào)制,生成第二射頻信號(hào)。
【專利說明】數(shù)字發(fā)射機(jī)的調(diào)制電路、數(shù)字發(fā)射機(jī)和信號(hào)調(diào)制方法
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及無線通信【技術(shù)領(lǐng)域】,尤其涉及一種數(shù)字發(fā)射機(jī)的調(diào)制電路、數(shù)字發(fā)射 機(jī)和號(hào)調(diào)制方法。
【背景技術(shù)】
[0002] 目前,比較主流的數(shù)字發(fā)射機(jī)分為數(shù)字正交發(fā)射機(jī)(Digital Cartesian Transmitter, DCT)和數(shù)字極化發(fā)射機(jī)(Digital Polar Transmitter, DPT),這兩種數(shù)字發(fā) 射機(jī)都包括可將數(shù)字基帶信號(hào)調(diào)制為射頻信號(hào)的數(shù)字調(diào)制器。
[0003] 現(xiàn)有的數(shù)字調(diào)制器通常將數(shù)字基帶信號(hào)(Baseband,BB)通過邏輯門(與門)與 本振信號(hào)L0調(diào)制。如圖1所示,要保證調(diào)制后的射頻信號(hào)RF_data達(dá)到理想波形,則需要 在數(shù)字基帶信號(hào)BB和本振信號(hào)L0進(jìn)入邏輯門前很好地控制數(shù)字基帶信號(hào)BB和本振信號(hào) (local frequency,L0)的相位。數(shù)字基帶信號(hào)BB和本振信號(hào)L0的邊沿對(duì)齊之后再進(jìn)行邏 輯與操作,可得使得調(diào)制后的射頻信號(hào)RF_data達(dá)到理想波形。
[0004] 而事實(shí)上,在本振信號(hào)L0頻率和數(shù)字基帶信號(hào)BB的數(shù)據(jù)速率高達(dá)GHz(G samples/s)的情況下,再加上存在電壓,溫度以及工藝偏差的情況下,很難使得數(shù)字基帶信 號(hào)BB和本振信號(hào)L0邊沿對(duì)齊。如圖2所示,在數(shù)字基帶信號(hào)BB和本振信號(hào)L0邊沿未對(duì)齊 的情況下進(jìn)行邏輯與操作,會(huì)導(dǎo)致調(diào)制后的射頻信號(hào)RF_data產(chǎn)生多余的高頻諧波分量, 并且引入了來自數(shù)字基帶信號(hào)BB的相位噪聲。
【發(fā)明內(nèi)容】
[0005] 有鑒于此,本發(fā)明實(shí)施例提供一種數(shù)字發(fā)射機(jī)的調(diào)制電路、數(shù)字發(fā)射機(jī)和信號(hào)調(diào) 制方法,能夠避免調(diào)制后的射頻信號(hào)產(chǎn)生多余的高頻諧波分量,并且可有效抑制來自數(shù)字 基帶信號(hào)的相位噪聲。
[0006] 第一方面,本發(fā)明實(shí)施例提供了一種數(shù)字發(fā)射機(jī)的調(diào)制電路,所述調(diào)制電路包括: 第一同步電路和數(shù)字調(diào)制器;其中,所述第一同步電路包括:第一同步單元和第二同步單 元;
[0007] 所述第一同步單元用于分別接收第一數(shù)字基帶信號(hào)和第一本振信號(hào),對(duì)所述第一 本振信號(hào)進(jìn)行相位延時(shí)后得到第一延時(shí)信號(hào),并利用所述第一延時(shí)信號(hào)對(duì)所述數(shù)字基帶信 號(hào)進(jìn)行相位調(diào)整以生成第一調(diào)整信號(hào),使得所述第一調(diào)整信號(hào)的上升沿和下降沿分別落在 所述第一本振信號(hào)的低電平區(qū)間內(nèi);
[0008] 所述第二同步單元用于分別接收所述第一數(shù)字基帶信號(hào)和第二本振信號(hào),對(duì)所述 第二本振信號(hào)進(jìn)行相位延時(shí)后得到第二延時(shí)信號(hào),并利用所述第二延時(shí)信號(hào)對(duì)所述數(shù)字基 帶信號(hào)進(jìn)行相位調(diào)整以生成第二調(diào)整信號(hào),使得所述第二調(diào)整信號(hào)的上升沿和下降沿分別 落在所述第二本振信號(hào)的低電平區(qū)間內(nèi);其中,所述第一本振信號(hào)和第二本振信號(hào)為差分 信號(hào),所述第一延時(shí)信號(hào)和所述第二延時(shí)信號(hào)的相位延時(shí)相同;
[0009] 所述數(shù)字調(diào)制器用于分別利用所述第一本振信號(hào)對(duì)所述第一調(diào)整信號(hào)進(jìn)行調(diào)制, 生成第一射頻信號(hào),以及利用所述第二本振信號(hào)對(duì)所述第二調(diào)整信號(hào)進(jìn)行調(diào)制,生成第二 射頻信號(hào)。
[0010] 在第一種可能的實(shí)現(xiàn)方式中,所述第一同步單元包括:第一延時(shí)器和第一 D觸發(fā) 器;
[0011] 所述第一延時(shí)器用于對(duì)所述第一本振信號(hào)進(jìn)行相位延時(shí)得到所述第一延時(shí)信號(hào), 并將所述第一延時(shí)信號(hào)作為第一時(shí)鐘信號(hào)輸入所述第一 D觸發(fā)器;
[0012] 所述第一 D觸發(fā)器根據(jù)所述第一時(shí)鐘信號(hào)的觸發(fā),對(duì)所述第一數(shù)字基帶信號(hào)進(jìn)行 相位調(diào)整,輸出所述第一調(diào)整信號(hào);
[0013] 所述第二同步單元包括:第二延時(shí)器和第二D觸發(fā)器;
[0014] 所述第二延時(shí)器用于對(duì)所述第二本振信號(hào)進(jìn)行相位延時(shí)得到所述第二延時(shí)信號(hào), 并將所述第二延時(shí)信號(hào)作為第二時(shí)鐘信號(hào)輸入所述D觸發(fā)器;
[0015] 所述第二D觸發(fā)器根據(jù)所述第二時(shí)鐘信號(hào)的觸發(fā),對(duì)所述第一數(shù)字基帶信號(hào)進(jìn)行 相位調(diào)整,輸出所述第二調(diào)整信號(hào)。
[0016] 結(jié)合第一方面或第一方面的第一種可能的實(shí)現(xiàn)方式,在第二種可能的實(shí)現(xiàn)方式 中,所述數(shù)字調(diào)制器包括第一數(shù)字調(diào)制單元和第二數(shù)字調(diào)制單元;
[0017] 所述第一數(shù)字調(diào)制單元用于接收所述第一本振信號(hào)和所述第一調(diào)整信號(hào),對(duì)所述 第一本振信號(hào)和所述第一調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算后輸出所述第一射頻信號(hào);
[0018] 所述第二數(shù)字調(diào)制單元用于接收所述第二本振信號(hào)和所述第二調(diào)整信號(hào),對(duì)所述 第二本振信號(hào)和所述第二調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算后輸出所述第二射頻信號(hào)。
[0019] 在第三種可能的實(shí)現(xiàn)方式中,所述調(diào)制電路還包括:第二同步電路,所述第二同步 電路包括:第三同步單元和第四同步單元;
[0020] 所述第三同步單元用于分別接收第二數(shù)字基帶信號(hào)和所述第一本振信號(hào),對(duì)所述 第一本振信號(hào)進(jìn)行相位延時(shí)后得到第三延時(shí)信號(hào),并利用所述第三延時(shí)信號(hào)對(duì)所述第二數(shù) 字基帶信號(hào)進(jìn)行相位調(diào)整以生成第三調(diào)整信號(hào),使得所述第三調(diào)整信號(hào)的上升沿和下降沿 分別落在所述第一本振信號(hào)的低電平區(qū)間內(nèi);
[0021] 所述第四同步單元用于分別接收所述第二數(shù)字基帶信號(hào)和所述第二本振信號(hào),對(duì) 所述第二本振信號(hào)進(jìn)行相位延時(shí)后得到第四延時(shí)信號(hào),并利用所述第四延時(shí)信號(hào)對(duì)所述數(shù) 字基帶信號(hào)進(jìn)行相位調(diào)整以生成第四調(diào)整信號(hào),使得所述第四調(diào)整信號(hào)的上升沿和下降沿 分別落在所述第二本振信號(hào)的低電平區(qū)間內(nèi);其中,所述第一數(shù)字基帶信號(hào)和所述第二數(shù) 字基帶信號(hào)為差分信號(hào),所述第三延時(shí)信號(hào)和所述第四延時(shí)信號(hào)的相位延時(shí)相同;
[0022] 所述數(shù)字調(diào)制器還用于分別利用所述第一本振信號(hào)對(duì)所述第三調(diào)整信號(hào)進(jìn)行調(diào) 制,生成第三射頻信號(hào),以及利用所述第二本振信號(hào)對(duì)所述第四調(diào)整信號(hào)進(jìn)行調(diào)制,生成第 四射頻信號(hào);并對(duì)所述第一射頻信號(hào)和所述第四射頻信號(hào)進(jìn)行疊加,得到第一射頻輸出信 號(hào),以及對(duì)所述第二射頻信號(hào)和第三射頻信號(hào)進(jìn)行疊加,得到第二射頻輸出信號(hào)。
[0023] 結(jié)合第一方面的第三種可能的實(shí)現(xiàn)方式,在第四種可能的實(shí)現(xiàn)方式中,
[0024] 所述第三同步單元包括:第三延時(shí)器和第三D觸發(fā)器;
[0025] 所述第三延時(shí)器用于對(duì)所述第一本振信號(hào)進(jìn)行相位延時(shí)得到第一延時(shí)信號(hào),并將 所述第一延時(shí)信號(hào)作為第三時(shí)鐘信號(hào)輸入所述第三D觸發(fā)器;
[0026] 所述第三D觸發(fā)器用于根據(jù)所述第三時(shí)鐘信號(hào)的觸發(fā),對(duì)所述第二數(shù)字基帶信號(hào) 進(jìn)行相位調(diào)整,輸出所述第三調(diào)整信號(hào);
[0027] 所述第四同步單元包括:第四延時(shí)器和第四D觸發(fā)器;
[0028] 所述第四延時(shí)器用于對(duì)所述第二本振信號(hào)進(jìn)行相位延時(shí)得到第二延時(shí)信號(hào),并將 所述第二延時(shí)信號(hào)作為第四時(shí)鐘信號(hào)輸入所述第四D觸發(fā)器;
[0029] 所述第四D觸發(fā)器用于根據(jù)所述第四時(shí)鐘信號(hào)的觸發(fā),對(duì)所述第二數(shù)字基帶信號(hào) 進(jìn)行相位調(diào)整,輸出所述第四調(diào)整信號(hào)。
[0030] 結(jié)合第一方面的第三種、第四種可能的實(shí)現(xiàn)方式,在第五種可能的實(shí)現(xiàn)方式中,所 述數(shù)字調(diào)制器包括第三數(shù)字調(diào)制單元和第四數(shù)字調(diào)制單元;
[0031] 所述第三數(shù)字調(diào)制單元包括第一與邏輯單元、第二與邏輯單元和第一或邏輯單 元;所述第一與邏輯單元用于對(duì)輸入的所述第一本振信號(hào)和所述第一調(diào)整信號(hào)進(jìn)行邏輯與 運(yùn)算,生成所述第一射頻信號(hào);所述第二與邏輯單元用于對(duì)輸入的所述第二本振信號(hào)和所 述第四調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算,生成所述第四射頻信號(hào);所述第一或邏輯單元用于對(duì)所 述第一射頻信號(hào)和所述第四射頻信號(hào)進(jìn)行邏輯或運(yùn)算,輸出所述第一射頻輸出信號(hào);
[0032] 所述第四數(shù)字調(diào)制單元包括第三與邏輯單元、第四與邏輯單元和第二或邏輯單 元;所述第三與邏輯單元用于對(duì)輸入的所述第一本振信號(hào)和所述第三調(diào)整信號(hào)進(jìn)行邏輯與 運(yùn)算,生成所述第二射頻信號(hào);所述第四與邏輯單元用于對(duì)輸入的所述第二本振信號(hào)和所 述第二調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算,生成所述第三射頻信號(hào);所述第二或邏輯單元用于對(duì)所 述第二射頻信號(hào)和所述第三射頻信號(hào)進(jìn)行邏輯或運(yùn)算,輸出所述第二射頻輸出信號(hào)。
[0033] 結(jié)合第一方面的第一種、第四種可能的實(shí)現(xiàn)方式,在第六種可能的實(shí)現(xiàn)方式中,任 一所述D觸發(fā)器均為時(shí)鐘信號(hào)上升沿觸發(fā)的D觸發(fā)器。
[0034] 第二方面,本發(fā)明實(shí)施例提供了一種數(shù)字發(fā)射機(jī),包括:
[0035] 幅相分離模塊,用于對(duì)輸入的兩路正交信號(hào)進(jìn)行幅相分離,生成幅度調(diào)制AM信號(hào) 和相位調(diào)制PM信號(hào);
[0036] AM信號(hào)處理模塊,用于對(duì)所述AM信號(hào)進(jìn)行處理,生成數(shù)字基帶信號(hào);
[0037] 數(shù)字鎖相環(huán),用于對(duì)所述PM信號(hào)進(jìn)行調(diào)制,生成第一本振信號(hào)和第二本振信號(hào); 所述第一本振信號(hào)和第二本振信號(hào)為差分信號(hào);
[0038] 如上述第一方面所述的數(shù)字發(fā)射機(jī)的調(diào)制電路,用于根據(jù)所述第一數(shù)字基帶信 號(hào)、所述第一本振信號(hào)和所述第二本振信號(hào)生成第一射頻信號(hào)和第二射頻信號(hào);
[0039] 數(shù)模轉(zhuǎn)換電路,接收差分輸入的所述第一射頻信號(hào)和所述第二射頻信號(hào),將所述 第一射頻信號(hào)和所述第二射頻信號(hào)轉(zhuǎn)換為模擬信號(hào)輸出。
[0040] 第三方面,本發(fā)明實(shí)施例提供了一種數(shù)字發(fā)射機(jī),包括:
[0041] 第一數(shù)字信號(hào)處理器,用于接收差分輸入的第一輸入信號(hào),并生成第一數(shù)字基帶 信號(hào)和第二數(shù)字基帶信號(hào);
[0042] 第二數(shù)字信號(hào)處理器,用于接收差分輸入的第二輸入信號(hào),并生成第三數(shù)字基帶 信號(hào)和第四數(shù)字基帶信號(hào);所述第一輸入信號(hào)和所述第二輸入信號(hào)為同相正交信號(hào);
[0043] 數(shù)字鎖相環(huán),用于產(chǎn)生相互正交的第一組本振信號(hào)和第二組本振信號(hào),其中所述 第一組本振信號(hào)中包括互為差分信號(hào)的第一本振信號(hào)和第二本振信號(hào);所述第二組本振信 號(hào)中包括互為差分信號(hào)的第三本振信號(hào)和第四本振信號(hào);
[0044] 第一調(diào)制電路,用于接收所述第一數(shù)字基帶信號(hào)、所述第二數(shù)字基帶信號(hào)、所述第 一本振信號(hào)和所述第二本振信號(hào);將所述第一本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第一數(shù)字基 帶信號(hào)進(jìn)行相位調(diào)整生成第一調(diào)整信號(hào),使得所述第一調(diào)整信號(hào)的上升沿和下降沿分別落 在所述第一本振信號(hào)的低電平區(qū)間內(nèi);將所述第二本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第一數(shù) 字基帶信號(hào)進(jìn)行相位調(diào)整生成第二調(diào)整信號(hào),使得所述第二調(diào)整信號(hào)的上升沿和下降沿分 別落在所述第二本振信號(hào)的低電平區(qū)間內(nèi);將所述第一本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第 二數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整生成第三調(diào)整信號(hào),使得所述第三調(diào)整信號(hào)的上升沿和下降 沿分別落在所述第一本振信號(hào)的低電平區(qū)間內(nèi);將所述第二本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所 述第二數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整生成第四調(diào)整信號(hào),使得所述第四調(diào)整信號(hào)的上升沿和 下降沿分別落在所述第二本振信號(hào)的低電平區(qū)間內(nèi);利用所述第一本振信號(hào)對(duì)所述第一調(diào) 整信號(hào)進(jìn)行調(diào)制,生成第一射頻信號(hào);利用所述第二本振信號(hào)對(duì)所述第二調(diào)整信號(hào)進(jìn)行調(diào) 制,生成第二射頻信號(hào);利用所述第一本振信號(hào)對(duì)所述第三調(diào)整信號(hào)進(jìn)行調(diào)制,生成第三射 頻信號(hào);利用所述第二本振信號(hào)對(duì)所述第四調(diào)整信號(hào)進(jìn)行調(diào)制,生成第四射頻信號(hào);對(duì)所 述第一射頻信號(hào)和所述第四射頻信號(hào)進(jìn)行疊加,得到第一射頻輸出信號(hào);以及對(duì)所述第二 射頻信號(hào)和第三射頻信號(hào)進(jìn)行疊加,得到第二射頻輸出信號(hào);
[0045] 第二調(diào)制電路,用于接收所述第三數(shù)字基帶信號(hào)、所述第四數(shù)字基帶信號(hào)、所述第 三本振信號(hào)和所述第四本振信號(hào);將所述第三本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第三數(shù)字基 帶信號(hào)進(jìn)行相位調(diào)整生成第五調(diào)整信號(hào),使得所述第五調(diào)整信號(hào)的上升沿和下降沿分別落 在所述第三本振信號(hào)的低電平區(qū)間內(nèi);將所述第四本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第三數(shù) 字基帶信號(hào)進(jìn)行相位調(diào)整生成第六調(diào)整信號(hào),使得所述第六調(diào)整信號(hào)的上升沿和下降沿分 別落在所述第四本振信號(hào)的低電平區(qū)間內(nèi);將所述第三本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第 四數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整生成第七調(diào)整信號(hào),使得所述第七調(diào)整信號(hào)的上升沿和下降 沿分別落在所述第三本振信號(hào)的低電平區(qū)間內(nèi);將所述第四本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所 述第四數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整生成第八調(diào)整信號(hào),使得所述第八調(diào)整信號(hào)的上升沿和 下降沿分別落在所述第四本振信號(hào)的低電平區(qū)間內(nèi);利用所述第三本振信號(hào)對(duì)所述第五調(diào) 整信號(hào)進(jìn)行調(diào)制,生成第五射頻信號(hào);利用所述第四本振信號(hào)對(duì)所述第六調(diào)整信號(hào)進(jìn)行調(diào) 制,生成第六射頻信號(hào);利用所述第三本振信號(hào)對(duì)所述第七調(diào)整信號(hào)進(jìn)行調(diào)制,生成第七射 頻信號(hào);利用所述第四本振信號(hào)對(duì)所述第八調(diào)整信號(hào)進(jìn)行調(diào)制,生成第八射頻信號(hào);對(duì)所 述第五射頻信號(hào)和所述第八射頻信號(hào)進(jìn)行疊加,得到第三射頻輸出信號(hào),以及對(duì)所述第六 射頻信號(hào)和第七射頻信號(hào)進(jìn)行疊加,得到第四射頻輸出信號(hào);
[0046] 第一射頻數(shù)模轉(zhuǎn)換器,將所述第一射頻輸出信號(hào)和所述第二射頻輸出信號(hào)轉(zhuǎn)化為 第一模擬信號(hào)輸出;
[0047] 第二射頻數(shù)模轉(zhuǎn)換器,將所述第三射頻輸出信號(hào)和所述第四射頻輸出信號(hào)轉(zhuǎn)化為 第二模擬信號(hào)輸出。
[0048] 第四方面,本發(fā)明實(shí)施例提供了一種信號(hào)調(diào)制方法,包括:
[0049] 接收第一數(shù)字基帶信號(hào)和第一本振信號(hào),對(duì)所述第一本振信號(hào)進(jìn)行相位延時(shí)后得 到第一延時(shí)信號(hào),并利用所述第一延時(shí)信號(hào)對(duì)所述數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整以生成第一 調(diào)整信號(hào),使得所述第一調(diào)整信號(hào)的上升沿和下降沿分別落在所述第一本振信號(hào)的低電平 區(qū)間內(nèi);
[0050] 接收所述第一數(shù)字基帶信號(hào)和第二本振信號(hào),對(duì)所述第二本振信號(hào)進(jìn)行相位延時(shí) 后得到第二延時(shí)信號(hào),并利用所述第二延時(shí)信號(hào)對(duì)所述數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整以生成 第二調(diào)整信號(hào),使得所述第二調(diào)整信號(hào)的上升沿和下降沿分別落在所述第二本振信號(hào)的低 電平區(qū)間內(nèi);其中,所述第一本振信號(hào)和所述第二本振信號(hào)為差分信號(hào),所述第一延時(shí)信號(hào) 和所述第二延時(shí)信號(hào)的相位延時(shí)相同;
[0051] 利用所述第一本振信號(hào)對(duì)所述第一調(diào)整信號(hào)進(jìn)行調(diào)制,生成第一射頻信號(hào),以及 利用所述第二本振信號(hào)對(duì)所述第二調(diào)整信號(hào)進(jìn)行調(diào)制,生成第二射頻信號(hào)。
[0052] 在第一種可能的實(shí)現(xiàn)方式中,所述方法還包括:
[0053] 接收第二數(shù)字基帶信號(hào)和所述第一本振信號(hào),對(duì)所述第一本振信號(hào)進(jìn)行相位延時(shí) 后得到第三延時(shí)信號(hào),并利用所述第三延時(shí)信號(hào)對(duì)所述第二數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整以 生成第三調(diào)整信號(hào),使得所述第三調(diào)整信號(hào)的上升沿和下降沿分別落在所述第一本振信號(hào) 的低電平區(qū)間內(nèi);
[0054] 接收所述第二數(shù)字基帶信號(hào)和所述第二本振信號(hào),對(duì)所述第二本振信號(hào)進(jìn)行相位 延時(shí)后得到第四延時(shí)信號(hào),并利用所述第四延時(shí)信號(hào)對(duì)所述第二數(shù)字基帶信號(hào)進(jìn)行相位調(diào) 整以生成第四調(diào)整信號(hào),使得所述第四調(diào)整信號(hào)的上升沿和下降沿分別落在所述第二本振 信號(hào)的低電平區(qū)間內(nèi);其中,所述第一數(shù)字基帶信號(hào)和所述第二數(shù)字基帶信號(hào)為差分信號(hào), 所述第三延時(shí)信號(hào)和所述第四延時(shí)信號(hào)的相位延時(shí)相同;
[0055] 利用所述第一本振信號(hào)對(duì)所述第三調(diào)整信號(hào)進(jìn)行調(diào)制,生成第三射頻信號(hào),以及 利用所述第二本振信號(hào)對(duì)所述第四調(diào)整信號(hào)進(jìn)行調(diào)制,生成第四射頻信號(hào);并對(duì)所述第一 射頻信號(hào)和所述第四射頻信號(hào)進(jìn)行疊加,得到第一射頻輸出信號(hào),以及對(duì)所述第二射頻信 號(hào)和所述第三射頻信號(hào)進(jìn)行疊加,得到第二射頻輸出信號(hào)。
[0056] 本發(fā)明實(shí)施例提供的數(shù)字發(fā)射機(jī)的調(diào)制電路,通過第一同步單元對(duì)第一本振信號(hào) 進(jìn)行相位延時(shí)后,調(diào)整第一數(shù)字基帶信號(hào)的相位,以使生成的第一調(diào)整信號(hào)的上升沿和下 降沿分別落在所述第一本振信號(hào)的低電平區(qū)間內(nèi);通過第二同步單元對(duì)第二本振信號(hào)進(jìn)行 相位延時(shí)后,調(diào)整第一數(shù)字基帶信號(hào)的相位,以使生成的第二調(diào)整信號(hào)的上升沿和下降沿 分別落在所述第二本振信號(hào)的低電平區(qū)間內(nèi);數(shù)字調(diào)制器再利用第一本振信號(hào)對(duì)第一調(diào)整 信號(hào)進(jìn)行調(diào)制,生成第一射頻信號(hào),利用第二本振信號(hào)對(duì)第二調(diào)整信號(hào)進(jìn)行調(diào)制,生成第二 射頻信號(hào)。本發(fā)明提供的數(shù)字發(fā)射機(jī)的調(diào)制電路能夠避免調(diào)制后的射頻信號(hào)產(chǎn)生多余的高 頻諧波分量,并且可有效抑制來自數(shù)字基帶信號(hào)的相位噪聲。
【專利附圖】
【附圖說明】
[0057] 圖1為現(xiàn)有數(shù)字調(diào)制器輸入輸出的理想波形示意圖;
[0058] 圖2為現(xiàn)有數(shù)字調(diào)制器輸入輸出的實(shí)際波形示意圖;
[0059] 圖3為本發(fā)明實(shí)施例一提供的一種發(fā)射機(jī)的結(jié)構(gòu)示意框圖;
[0060] 圖4為本發(fā)明實(shí)施例一提供的一種發(fā)射機(jī)的門級(jí)結(jié)構(gòu)示意圖;
[0061] 圖5為本發(fā)明實(shí)施例一提供的發(fā)射機(jī)的輸入輸出信號(hào)的波形示意圖;
[0062] 圖6為本發(fā)明實(shí)施例二提供的另一種發(fā)射機(jī)的結(jié)構(gòu)示意框圖;
[0063] 圖7為本發(fā)明實(shí)施例二提供的另一種發(fā)射機(jī)的門級(jí)結(jié)構(gòu)示意圖;
[0064] 圖8為本發(fā)明實(shí)施例二提供的發(fā)射機(jī)的輸入輸出信號(hào)的波形示意圖;
[0065]圖9為本發(fā)明實(shí)施例三提供的一種數(shù)字發(fā)射機(jī)系統(tǒng)的結(jié)構(gòu)示意圖;
[0066] 圖10為本發(fā)明實(shí)施例四提供的另一種數(shù)字發(fā)射機(jī)系統(tǒng)的結(jié)構(gòu)示意圖;
[0067] 圖11為本發(fā)明實(shí)施例五提供的又一種數(shù)字發(fā)射機(jī)系統(tǒng)的結(jié)構(gòu)示意圖;
[0068] 圖12為本發(fā)明實(shí)施例提供的信號(hào)調(diào)制方法流程圖。
【具體實(shí)施方式】
[0069] 為了使本發(fā)明的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖對(duì)本發(fā)明作進(jìn) 一步地詳細(xì)描述,顯然,所描述的實(shí)施例僅僅是本發(fā)明一部份實(shí)施例,而不是全部的實(shí)施 例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的 所有其它實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
[0070] 下面以圖3為例詳細(xì)說明本發(fā)明實(shí)施例一提供的一種數(shù)字發(fā)射機(jī)的調(diào)制電路。圖 3為本發(fā)明實(shí)施例一提供的一種數(shù)字發(fā)射機(jī)的調(diào)制電路的結(jié)構(gòu)示意圖。如圖3所示,本實(shí)施 例提供的數(shù)字發(fā)射機(jī)的調(diào)制電路包括:第一同步電路110和數(shù)字調(diào)制器120。
[0071] 第一同步電路110包括第一同步單元111和第二同步單元112。第一同步單元111 的第一輸入端用于接收數(shù)字基帶信號(hào)BB,第一同步單元111的第二輸入端用于接收第一本 振信號(hào)L0+,第一同步單元111的輸出端與數(shù)字調(diào)制器120的第一輸入端相連。第二同步單 元112的第一輸入端用于接收數(shù)字基帶信號(hào)BB,第二同步單元112的第二輸入端用于接收 第二本振信號(hào)L0-,第二同步單元112的輸出端與數(shù)字調(diào)制器120的第二輸入端相連。
[0072] 數(shù)字調(diào)制器120的第三輸入端用于接收第一本振信號(hào)L0+,數(shù)字調(diào)制器120的第四 輸入端用于接收第二本振信號(hào)L0-。
[0073] 其中,第一本振信號(hào)L0+和第二本振信號(hào)L0-為差分信號(hào)。
[0074] 具體的,第一同步單元111用于分別接收數(shù)字基帶信號(hào)BB和第一本振信號(hào)L0+,對(duì) 第一本振信號(hào)L0+進(jìn)行相位延時(shí)后,調(diào)整數(shù)字基帶信號(hào)BB的相位,以使第一同步單元111 生成的第一調(diào)整信號(hào)BB1的上升沿和下降沿分別落在所述第一本振信號(hào)L0+的低電平區(qū)間 內(nèi);
[0075] 第二同步單元112用于分別接收數(shù)字基帶信號(hào)BB和第二本振信號(hào)L0-,對(duì)第二本 振信號(hào)L0-進(jìn)行相位延時(shí)后,調(diào)整數(shù)字基帶信號(hào)BB的相位,以使第二同步單元112生成的 第二調(diào)整信號(hào)BB2的上升沿和下降沿分別落在所述第二本振信號(hào)L0-的低電平區(qū)間內(nèi)。
[0076] 數(shù)字調(diào)制器120用于接收第一調(diào)整信號(hào)BB1和第二調(diào)整信號(hào)BB2,利用第一本振 信號(hào)L0+對(duì)第一調(diào)整信號(hào)BB1進(jìn)行調(diào)制,輸出第一射頻信號(hào)L0+*BB1,利用第二本振信號(hào) L0-對(duì)第二調(diào)整信號(hào)BB2進(jìn)行調(diào)制,輸出第二射頻信號(hào)L0-*BB2。
[0077] 進(jìn)一步地,如圖4所示,第一同步單元111包括:第一 D觸發(fā)器DFF1和第一延時(shí)電 路1111。第一延時(shí)電路1111接收第一本振信號(hào)L0+,對(duì)該第一本振信號(hào)L0+進(jìn)行相位延時(shí) 調(diào)整。第一 D觸發(fā)器DFF1的d輸入端接收數(shù)字基帶信號(hào)BB,第一 D觸發(fā)器DFF1的時(shí)鐘輸 入端接收第一延時(shí)電路1111輸出的第一本振信號(hào)L0+延時(shí)調(diào)整后的信號(hào)D_L0+,根據(jù)信號(hào) D_L0+的高電平觸發(fā)第一 D觸發(fā)器DFF1的輸出端輸出第一調(diào)整信號(hào)BB1。
[0078] 第二同步單元112包括:第二D觸發(fā)器DFF2和第二延時(shí)電路1121。該第二延時(shí) 電路1121用于接收第二本振信號(hào)L0-,對(duì)第二本振信號(hào)L0-進(jìn)行延時(shí)調(diào)整。第二D觸發(fā)器 DFF2的d輸入端用于接收數(shù)字基帶信號(hào)BB,第二D觸發(fā)器DFF2的時(shí)鐘輸入端用于接收第 二延時(shí)電路1121輸出的第二本振信號(hào)L0-延時(shí)調(diào)整后的信號(hào)D_L〇-,根據(jù)信號(hào)D_L〇-的高 電平觸發(fā)第二D觸發(fā)器DFF2的輸出端輸出第二調(diào)整信號(hào)BB2。
[0079] 上述第一延時(shí)電路1111和第二延時(shí)電路1121可以具體為一個(gè)延時(shí)器。
[0080] 數(shù)字調(diào)制器120包括第一數(shù)字調(diào)制單元121和第二數(shù)字調(diào)制單元122 ;其中第一 數(shù)字調(diào)制單元121用于接收所述第一本振信號(hào)L0+和第一調(diào)整信號(hào)BB1,對(duì)所述第一本振信 號(hào)L0+和第一調(diào)整信號(hào)BB1進(jìn)行邏輯與運(yùn)算后輸出所述第一射頻信號(hào)L0+*BB1 ;第二數(shù)字 調(diào)制單元122用于接收所述第二本振信號(hào)L0-和第二調(diào)整信號(hào)BB2,對(duì)所述第二本振信號(hào) L0-和第二調(diào)整信號(hào)BB2進(jìn)行邏輯與運(yùn)算后輸出所述第二射頻信號(hào)L0-*BB2。
[0081] 第一數(shù)字調(diào)制單元121或第二數(shù)字調(diào)制單元122實(shí)現(xiàn)邏輯與運(yùn)算的具體方式可 以有很多,例如:可以分別由一個(gè)與門實(shí)現(xiàn),或者可以由與非門和反相器單元來實(shí)現(xiàn),其中 反相器單元相當(dāng)于數(shù)字電路中的非門,其可以為一個(gè)反相器,或,多個(gè)反相器組成的反相器 鏈,再或者,還可以由或非門、異或門等基本的邏輯門通過組合來實(shí)現(xiàn)。本實(shí)施例中,第一數(shù) 字調(diào)制單元121或第二數(shù)字調(diào)制單元122分別以與非門和一個(gè)反相器的實(shí)現(xiàn)方式為例進(jìn)行 具體說明。
[0082] 第一數(shù)字調(diào)制單元121具體包括第一與非門NAND1和第一反相器N0T1,第二數(shù)字 調(diào)制單元122具體包括第二與非門NAND2,和第二反相器N0T2。
[0083] 第一與非門NAND1的第一接收端接收第一調(diào)整信號(hào)BB1,第一與非門NAND1的第 二接收端用于接收第一本振信號(hào)L0+,第一與非門NAND1的輸出端與第一反相器N0T1的輸 入端連接。第一與非門NAND1對(duì)輸入的第一本振信號(hào)L0+和第一調(diào)整信號(hào)BB1進(jìn)行與非運(yùn) 算,第一反相器單元N0T1用于對(duì)第一本振信號(hào)L0+和第一調(diào)整信號(hào)BB1的與非運(yùn)算結(jié)果進(jìn) 行反相運(yùn)算,輸出所述第一射頻信號(hào)L0+*BB1,以實(shí)現(xiàn)利用第一本振信號(hào)L0+的低電平抑制 所述第一調(diào)整信號(hào)BB1的相位噪聲。
[0084] 第二與非門NAND2的第一接收端用于接收第二調(diào)整信號(hào)BB2,第二與非門NAND2的 第二接收端用于接收第二本振信號(hào)L0-,第二與非門NAND2的輸出端與第二反相器N0T2的 輸入端連接,第二與非門NAND2對(duì)輸入的第二本振信號(hào)L0-和第二調(diào)整信號(hào)BB2進(jìn)行與非 運(yùn)算,第二反相器單元N0T2用于對(duì)所述第二本振信號(hào)L0-和第二調(diào)整信號(hào)BB2的與非運(yùn)算 結(jié)果進(jìn)行反相運(yùn)算后,輸出第二射頻信號(hào)L0-*BB2,以實(shí)現(xiàn)利用第二本振信號(hào)L0-的低電平 抑制所述第二調(diào)整信號(hào)BB2的相位噪聲。
[0085] 第一同步單元111的第一 D觸發(fā)器DFF1的控制時(shí)鐘是第一本振信號(hào)L0+經(jīng)過延 時(shí)電路1111延時(shí)之后得到的D_L0+,因此第一調(diào)整信號(hào)BB1的相位可以被靈活控制。第二 同步單元112與第一同步單元111工作原理相同,因此第二調(diào)整信號(hào)BB2的相位同樣可以 被靈活控制。數(shù)字調(diào)制器120采用邏輯與非門和反相器連接實(shí)現(xiàn),其中,反相器的個(gè)數(shù)視后 級(jí)驅(qū)動(dòng)能力而定。這樣第一射頻信號(hào)L0+*BB1和第二射頻信號(hào)L0-*BB2的邏輯表達(dá)式可以 表示為:
[0086] L0+*BB1 = (L0+) Π BB1 (式 1)
[0087] L0_*BB2 = (L0-) Π ΒΒ2 (式 2)
[0088] 圖5給出了圖4中各個(gè)信號(hào)對(duì)應(yīng)不同時(shí)刻的波形圖。從圖5中可以看出,數(shù)字基 帶信號(hào)ΒΒ通過同步單元110調(diào)整之后輸出第一調(diào)整信號(hào)ΒΒ1和第二調(diào)整信號(hào)ΒΒ2,第一調(diào) 整信號(hào)ΒΒ1和第二調(diào)整信號(hào)ΒΒ2與初始數(shù)字基帶信號(hào)ΒΒ只是在相位延時(shí)上有不同,且第 一調(diào)整信號(hào)ΒΒ1的上升沿和下降沿均落在第一本振信號(hào)L0+的低電平區(qū)間,第二調(diào)整信號(hào) BB2的上升沿和下降沿均落在第二本振信號(hào)L0-的低電平區(qū)間。然后在數(shù)字調(diào)制器120中 將第一調(diào)整信號(hào)BB1和第二調(diào)整信號(hào)BB2分別對(duì)差分的第一本振信號(hào)L0+和第二本振信 號(hào)L0-進(jìn)行調(diào)制,便可得到不產(chǎn)生高頻諧波分量的第一射頻信號(hào)L0+*BB1和第二射頻信號(hào) L〇-*BB2。
[0089] 對(duì)于占空比為50%的本振信號(hào)而言,第一本振信號(hào)L0+和第二本振信號(hào)L0-為低 電平的區(qū)間時(shí)間為1/2信號(hào)周期,相對(duì)于傳統(tǒng)的邊沿-邊沿對(duì)齊的同步處理方式來說,本實(shí) 施例中提供的邊沿-電平對(duì)齊方式的數(shù)字同步電路大大降低了輸入信號(hào)的時(shí)序要求。例如 對(duì)于2GHz的本振信號(hào),半周期時(shí)間為250ps,那么同步電路輸出的第一調(diào)整信號(hào)BB1和第二 調(diào)整信號(hào)BB2的邊沿可以在250ps的區(qū)間內(nèi)抖動(dòng)都不會(huì)影響最終輸出的波形,因此只需要 保證第一調(diào)整信號(hào)BB1的邊沿落在第一本振信號(hào)L0+的低電平區(qū)間內(nèi),第二調(diào)整信號(hào)BB2 的邊沿落在第二本振信號(hào)L0-的低電平區(qū)間內(nèi),即可抑制來自數(shù)字基帶信號(hào)的相位噪聲。 在現(xiàn)今亞微米CMOS (Complementary Metal-Oxide-Semiconductor,互補(bǔ)式金屬氧化物半導(dǎo) 體)工藝中,即便考慮到D觸發(fā)器的延時(shí)、工藝不確定性、溫度影響等,上述時(shí)序要求還是可 以輕松達(dá)到,而且延時(shí)電路的引入可以靈活的控制對(duì)數(shù)字基帶信號(hào)BB的相位延時(shí)。
[0090] 本發(fā)明實(shí)施例一提供的數(shù)字發(fā)射機(jī)的調(diào)制電路中,通過第一本振信號(hào)L0+和第二 本振信號(hào)L0-調(diào)整數(shù)字基帶信號(hào)BB的相位,分別得到信號(hào)邊沿落在第一本振信號(hào)L0+的低 電平區(qū)間內(nèi)的第一調(diào)整信號(hào)BB+和信號(hào)邊沿落在第二本振信號(hào)L0-的低電平區(qū)間內(nèi)的第 二調(diào)整信號(hào)BB-,然后分別利用第一本振信號(hào)L0+對(duì)第一調(diào)整信號(hào)BB+進(jìn)行調(diào)制,利用第二 本振信號(hào)L0-對(duì)第二調(diào)整信號(hào)BB-進(jìn)行調(diào)制,得到第一射頻信號(hào)L0+*BB1和第二射頻信號(hào) L0-*BB2。本發(fā)明提供的數(shù)字發(fā)射機(jī)的調(diào)制電路能夠避免調(diào)制后的射頻信號(hào)產(chǎn)生多余的高 頻諧波分量,并且可有效抑制來自數(shù)字基帶信號(hào)的相位噪聲。
[0091] 下面以圖6為例詳細(xì)說明本發(fā)明實(shí)施例二提供的另一種數(shù)字發(fā)射機(jī)的調(diào)制電路。 圖6為本發(fā)明實(shí)施例二提供的一種差分輸入的數(shù)字發(fā)射機(jī)的調(diào)制電路的結(jié)構(gòu)示意圖。如圖 6所示,該差分輸入的數(shù)字發(fā)射機(jī)的調(diào)制電路包括:第一同步電路210,第二同步電路220和 數(shù)字調(diào)制器230。
[0092] 該第一同步電路210包括:第一同步單元211和第二同步單元212。第一同步單 元211的第一輸入端接收第一數(shù)字基帶信號(hào)BB+,第一同步單元211的第二輸入端接收第一 本振信號(hào)L0+,第一同步單元211的輸出端與數(shù)字調(diào)制器230的第一輸入端相連。第二同步 單元212的第一輸入端接收第一數(shù)字基帶信號(hào)BB+,第二同步單元212的第二輸入端接收第 二本振信號(hào)L0-,第二同步單元212的輸出端與數(shù)字調(diào)制器230的第二輸入端相連。
[0093] 該第二同步電路220包括:第三同步單元221和第四同步單元222。第三同步單 元221的第一輸入端接收第二數(shù)字基帶信號(hào)BB-,第三同步單元221的第二輸入端接收第一 本振信號(hào)L0+,第三同步單元221的輸出端與數(shù)字調(diào)制器230的第三輸入端相連。第四同步 單元222的第一輸入端接收第二數(shù)字基帶信號(hào)BB-,第四同步單元222的第二輸入端接收第 二本振信號(hào)L0-,第四同步單元222的輸出端與數(shù)字調(diào)制器230的第四輸入端相連。
[0094] 其中,第一數(shù)字基帶信號(hào)BB+和第二數(shù)字基帶信號(hào)BB-為差分信號(hào),第一本振信號(hào) L0+和第二本振信號(hào)L0-為差分信號(hào)。
[0095] 具體的,第一同步單兀211接收第一數(shù)字基帶信號(hào)BB+和第一本振信號(hào)L0+,對(duì)第 一本振信號(hào)L0+進(jìn)行相位延時(shí)調(diào)整后,調(diào)整第一數(shù)字基帶信號(hào)BB+的相位,以使第一同步單 元211輸出的第一調(diào)整信號(hào)BB1+的邊沿(上升沿和下降沿)均落在第一本振信號(hào)L0+的 低電平區(qū)間內(nèi)。
[0096] 第二同步單元212接收第一數(shù)字基帶信號(hào)BB+和第二本振信號(hào)L0-,對(duì)第二本振信 號(hào)L0-進(jìn)行相位延時(shí)調(diào)整后,調(diào)整第一數(shù)字基帶信號(hào)BB+的相位,以使第二同步單元212輸 出的第二調(diào)整信號(hào)BB2+的邊沿(上升沿和下降沿)均落在第二本振信號(hào)L0-的低電平區(qū) 間內(nèi)。
[0097] 第三同步單元221接收第二數(shù)字基帶信號(hào)BB-和第一本振信號(hào)L0+,對(duì)第一本振信 號(hào)L0+進(jìn)行相位延時(shí)調(diào)整后,調(diào)整第二數(shù)字基帶信號(hào)BB-的相位,以使第三同步單元221輸 出的第三調(diào)整信號(hào)BB1-的邊沿均落在第一本振信號(hào)L0+的低電平區(qū)間內(nèi)。
[0098] 第四同步單元222接收第二數(shù)字基帶信號(hào)BB-和第二本振信號(hào)L0-,對(duì)第二本振信 號(hào)L0-進(jìn)行相位延時(shí)調(diào)整后,調(diào)整第二數(shù)字基帶信號(hào)BB-的相位,以使第四同步單元222輸 出的第四調(diào)整信號(hào)BB2-的邊沿均落在第二本振信號(hào)L0-的低電平區(qū)間內(nèi)。
[0099] 數(shù)字調(diào)制器230包括第三數(shù)字調(diào)制單元231和第四數(shù)字調(diào)制單元232。第三數(shù)字 調(diào)制單元231對(duì)輸入的第一調(diào)整信號(hào)BB1+、第一本振信號(hào)L0+、第四調(diào)整信號(hào)BB2-和第二 本振信號(hào)L0-進(jìn)行處理,生成第一射頻輸出信號(hào)RF_data+,第四數(shù)字調(diào)制單元232對(duì)輸入的 第二調(diào)整 /[目號(hào)BB2+、第二本振/[目號(hào)L0-、第二調(diào)整/[目號(hào)BB1-和第一本振 /[目號(hào)L0+進(jìn)行處理, 生成第二射頻輸出信號(hào)RF_data_。具體處理過程會(huì)在后面進(jìn)行詳述。
[0100] 進(jìn)一步地,如圖7所示,第一同步單元211包括:第一 D觸發(fā)器DFF1和第一延時(shí)電 路2111。第一延時(shí)電路2111接收第一本振信號(hào)L0+,對(duì)第一本振信號(hào)L0+進(jìn)行相位延時(shí)調(diào) 整。第一 D觸發(fā)器DFF1的d輸入端接收第一數(shù)字基帶信號(hào)BB+,第一 D觸發(fā)器DFF1的時(shí)鐘 輸入端接收第一延時(shí)電路2111輸出的第一本振信號(hào)L0+延時(shí)調(diào)整后的信號(hào)D_L0+,第一 D 觸發(fā)器DFF1的輸出端輸出第一調(diào)整信號(hào)BB1+。
[0101] 第二同步單元212包括:第二D觸發(fā)器DFF2和第二延時(shí)電路2121。第二延時(shí)電路 2121接收第二本振信號(hào)L0-,對(duì)第二本振信號(hào)L0-進(jìn)行相位延時(shí)調(diào)整。第二D觸發(fā)器DFF2 的d輸入端接收第一數(shù)字基帶信號(hào)BB+,第二D觸發(fā)器DFF2的時(shí)鐘輸入端接收第二延時(shí)電 路2121輸出的第二本振信號(hào)L0-延時(shí)調(diào)整后的信號(hào)D_L〇-,第二D觸發(fā)器DFF2的輸出端輸 出第二調(diào)整信號(hào)BB2+。
[0102] 第三同步單元221包括:第三D觸發(fā)器DFF3和第三延時(shí)電路2211。第三延時(shí)電路 2211接收第一本振信號(hào)L0+,對(duì)第一本振信號(hào)L0+進(jìn)行相位延時(shí)調(diào)整。第三D觸發(fā)器DFF3 的d輸入端接收第二數(shù)字基帶信號(hào)BB-,第三D觸發(fā)器DFF3的時(shí)鐘輸入端接收第三延時(shí)電 路2211輸出的第一本振信號(hào)L0+延時(shí)調(diào)整后的信號(hào)D_L0+,第三D觸發(fā)器DFF3的輸出端輸 出第三調(diào)整信號(hào)BB1-。
[0103] 第四同步單元222包括:第四D觸發(fā)器DFF4和第四延時(shí)電路2221。第四延時(shí)電路 2221接收第二本振信號(hào)L0-,對(duì)第二本振信號(hào)L0-進(jìn)行相位延時(shí)調(diào)整。第四D觸發(fā)器DFF4 的d輸入端接收第二數(shù)字基帶信號(hào)BB-,第四D觸發(fā)器DFF4的時(shí)鐘輸入端用于接收第四延 時(shí)電路2221輸出的第二本振信號(hào)L0-延時(shí)調(diào)整后的信號(hào)D_L〇-,第四D觸發(fā)器DFF4的輸出 端輸出第四調(diào)整信號(hào)BB2-。
[0104] 在本實(shí)施例中,第三數(shù)字調(diào)制單元由第一與邏輯單元2311、第二與邏輯單元2312 和第一或邏輯單元2313構(gòu)成;第一與邏輯單元2311用于對(duì)輸入的第一本振信號(hào)L0+和 第一調(diào)整信號(hào)BB1+進(jìn)行邏輯與運(yùn)算,生成第一射頻信號(hào)L0+*BB1+ ;第二與邏輯單元2312 用于對(duì)輸入的第二本振信號(hào)L0-和第四調(diào)整信號(hào)BB2-進(jìn)行邏輯與運(yùn)算,生成第四射頻信 號(hào)L0-*BB2-;第一或邏輯單元2313用于對(duì)所述第一射頻信號(hào)L0+*BB1+和第四射頻信號(hào) L0-*BB2-進(jìn)行邏輯或運(yùn)算,輸出第一射頻輸出信號(hào)RF_data+ ;第四數(shù)字調(diào)制單元由第三與 邏輯單元2321、第四與邏輯單元2322和第二或邏輯單元2323構(gòu)成;第三與邏輯單元2321 用于對(duì)輸入的第一本振信號(hào)L0+和第三調(diào)整信號(hào)BB1-進(jìn)行邏輯與運(yùn)算,生成第二射頻信號(hào) L0+*BB1-;第四與邏輯單元2322用于對(duì)輸入的第二本振信號(hào)L0-和第二調(diào)整信號(hào)BB2+進(jìn) 行邏輯與運(yùn)算,生成第三射頻信號(hào)L0-*BB2+ ;第二或邏輯單元2323用于對(duì)所述第二射頻信 號(hào)L0+*BB1-和所述第三射頻信號(hào)L0-*BB2+進(jìn)行邏輯或運(yùn)算,輸出第二射頻輸出信號(hào)RF_ data-〇
[0105] 上述各與邏輯單元2311、2312、2321、2322的具體實(shí)現(xiàn)方式可以有很多,分別可以 由一個(gè)與門實(shí)現(xiàn),或者可以由與非門和反相器單元等方式來實(shí)現(xiàn),其中反相器單元相當(dāng)于 數(shù)字電路中的非門,其可以為一個(gè)反相器,或,多個(gè)反相器組成的反相器鏈,再或者,還可以 由或非門、異或門等基本的邏輯門通過組合來實(shí)現(xiàn)。本實(shí)施例中,上述各與邏輯單元2311、 2312、2321、2322分別以與非門和一個(gè)反相器的實(shí)現(xiàn)方式為例進(jìn)行具體說明。
[0106] 上述第一或邏輯單元2313或第二或邏輯單元2323,也可以由一個(gè)或門,或者可以 由或非門和反相器單元等方式來實(shí)現(xiàn),其中反相器單元相當(dāng)于數(shù)字電路中的非門,其可以 為一個(gè)反相器,或,多個(gè)反相器組成的反相器鏈,再或者,還可以由或非門、異或門等基本的 邏輯門通過組合來實(shí)現(xiàn)。。本實(shí)施例中,第一或邏輯單元2313和第二或邏輯單元2323分別 以或非門和一個(gè)反相器的實(shí)現(xiàn)方式為例進(jìn)行具體說明。
[0107] 第一與邏輯單元2311包括第一與非門NAND1和第一反相器N0T1,第二與邏輯單 元2312包括第二與非門NAND2和第二反相器N0T2,第三與邏輯單元2321包括第三與非 門NAND3和第三反相器N0T3,第四與邏輯單元2322包括第四與非門NAND4和第四反相 器N0T4,第一或邏輯單元2313包括第一或非門N0R1和第五反相器N0T5,第二或邏輯單元 2323包括第二或非門N0R2第六反相器N0T6,。第一與非門NAND1的第一接收端接收第一 調(diào)整信號(hào)BB1+,第一與非門NAND1的第二接收端接收第一本振信號(hào)L0+,第一與非門NAND1 的輸出端與第一反相器N0T1的輸入端連接,第一反相器N0T1的輸出端輸出第一射頻信號(hào) L0+*BB1+,與第一或非門N0R1的第一輸入端相連。第二與非門NAND2的第一接收端接收 第二調(diào)整信號(hào)BB2+,第二與非門NAND2的第二接收端接收第二本振信號(hào)L0-,第二與非門 NAND2的輸出端與第二反相器N0T2的輸入端連接,第二反相器N0T2的輸出端輸出第二射 頻信號(hào)L0-*BB2+,與第二或非門N0R2的第一輸入端相連。第三與非門NAND3的第一接收 端接收第三調(diào)整信號(hào)耶1-,第三與非門NAND3的第二接收端接收第一本振信號(hào)L0+,第三與 非門NAND3的輸出端與第三反相器N0T3的輸入端連接,第三反相器N0T3的輸出端輸出第 三射頻信號(hào)L0+*BB1-,與第二或非門N0R2的第二輸入端相連。第四與非門NAND4的第一 接收端接收第四調(diào)整信號(hào)BB2-,第四與非門NAND4的第二接收端接收第二本振信號(hào)L0-,第 四與非門NAND4的輸出端與第四反相器N0T4的輸入端連接,第四反相器N0T4的輸出端輸 出第四射頻信號(hào)L0-*BB2-,與第一或非門N0R1的第二輸入端相連。第一或非門N0R1的輸 出端與第五反相器N0T5的輸入端相連,由第五反相器N0T5的輸出端輸出第一射頻輸出信 號(hào)RF_data+。第二或非門N0R2的輸出端與第六反相器N0T6的輸入端相連,由第六反相器 N0T6的輸出端輸出第二射頻輸出信號(hào)RF_data-。
[0108] 差分?jǐn)?shù)字基帶信號(hào)(即第一數(shù)字基帶信號(hào)BB+和第二數(shù)字基帶信號(hào)BB-)分別經(jīng) 過兩個(gè)同步電路210和220進(jìn)行相位調(diào)整之后,各自分成兩路相位延時(shí)不同的數(shù)字基帶信 號(hào):第一調(diào)整信號(hào)BB1+和第二調(diào)整信號(hào)BB2+,以及第三調(diào)整信號(hào)BB1-和第四調(diào)整信號(hào) BB2-。然后再經(jīng)過數(shù)字調(diào)制器230將第一調(diào)整信號(hào)BB1+,第二調(diào)整信號(hào)BB2+,第三調(diào)整信 號(hào)BB1-和第四調(diào)整信號(hào)BB2-分別與差分本振信號(hào)(即第一本振信號(hào)L0+或第二本振信號(hào) L0-)進(jìn)行調(diào)制,最終生成差分射頻輸出信號(hào)(即第一射頻輸出信號(hào)RF_data+和第二射頻輸 出信號(hào)RF_data_),與前一實(shí)施例中的單端輸入的發(fā)射機(jī)不相同的是,本實(shí)施例中的幅度差 分輸入的發(fā)射機(jī)采用了與非門、或非門和反相器連接來實(shí)現(xiàn)對(duì)差分信號(hào)的處理,差分射頻 輸出信號(hào)(即第一射頻輸出信號(hào)RF_data+和第二射頻輸出信號(hào)RF_data-的邏輯表達(dá)式分 別如下:
[0109] (RF_data+) = ((L0+) Π (BB1+)) U ((L0-) Π (BB2-)) (式 3)
[0110] (RF_data_) = ((L0-) Π (ΒΒ2+)) U ((L0+) Π (ΒΒ1-)) (式 4)
[0111] 圖8給出了圖7中各個(gè)信號(hào)對(duì)應(yīng)不同時(shí)刻的波形圖。結(jié)合圖8中可以看出,第一 數(shù)字基帶信號(hào)BB+通過第一同步電路210調(diào)整之后輸出為第一調(diào)整信號(hào)BB1+和第二調(diào)整 信號(hào)BB2+,第一調(diào)整信號(hào)BB1+和第二調(diào)整信號(hào)BB2+與第一數(shù)字基帶信號(hào)BB+只是在相位 延時(shí)上不同,且第一調(diào)整信號(hào)BB1+的邊沿落在第一本振信號(hào)L0+的低電平區(qū)間內(nèi),第二調(diào) 整信號(hào)BB2+的邊沿落在第二本振信號(hào)L0-的低電平區(qū)間內(nèi)。同樣的,第二數(shù)字基帶信號(hào) BB-通過第二同步電路220調(diào)整之后輸出為第三調(diào)整信號(hào)BB1-和第四調(diào)整信號(hào)BB2-,第三 調(diào)整信號(hào)BB1-和第四調(diào)整信號(hào)BB2-與第二數(shù)字基帶信號(hào)BB-只是在相位延時(shí)上不同,且 第三調(diào)整信號(hào)BB1-的邊沿落在第一本振信號(hào)L0+的低電平區(qū)間內(nèi),第四調(diào)整信號(hào)BB2-的 邊沿落在第二本振信號(hào)L0-的低電平區(qū)間內(nèi)。然后在數(shù)字調(diào)制器230中將第一調(diào)整信號(hào) BB1+,第二調(diào)整信號(hào)BB2+,第三調(diào)整信號(hào)BB1-,第四調(diào)整信號(hào)BB2-分別與差分本振信號(hào) L0 (即第一本振信號(hào)L0+或第二本振信號(hào)L0-)進(jìn)行調(diào)制,兩兩進(jìn)行邏輯邏輯或運(yùn)算后得到 抑制了高頻諧波分量的差分射頻輸出信號(hào)(即第一射頻輸出信號(hào)RF_data+和第二射頻輸 出信號(hào) RF_data_)。
[0112] 對(duì)于占空比為50%的本振信號(hào)而言,第一本振信號(hào)L0+和第二本振信號(hào)L0-為低 電平的區(qū)間時(shí)間均為1/2信號(hào)周期,相對(duì)于傳統(tǒng)的邊沿-邊沿對(duì)齊的同步處理方式來說,本 實(shí)施例提供的邊沿-電平對(duì)齊方式的數(shù)字同步電路大大降低了對(duì)于輸入信號(hào)的時(shí)序要求。 例如對(duì)于2GHz的本振信號(hào),半周期時(shí)間為250ps,那么第一同步電路210輸出的第一調(diào)整信 號(hào)BB1+和第二調(diào)整信號(hào)BB2+,及第二同步電路220輸出的第三調(diào)整信號(hào)BB1-和第四調(diào)整 信號(hào)BB2-的邊沿可以在250ps的區(qū)間內(nèi)抖動(dòng)都不會(huì)影響最終輸出的波形,因此只需要保證 每個(gè)調(diào)制信號(hào)的邊沿都落在相應(yīng)的本振信號(hào)的低電平區(qū)間內(nèi),即可抑制來自數(shù)字基帶信號(hào) 的相位噪聲。在現(xiàn)今亞微米CMOS工藝中,即便考慮到D觸發(fā)器的延時(shí)、工藝不確定性、溫度 影響等,上述時(shí)序要求還是可以輕松達(dá)到,而且還可通過延時(shí)電路靈活的控制對(duì)數(shù)字基帶 信號(hào)的相位延時(shí)。
[0113] 本發(fā)明實(shí)施例二提供的數(shù)字發(fā)射機(jī)的調(diào)制電路,通過第一本振信號(hào)L0+和第二本 振信號(hào)L0-調(diào)整差分輸入的數(shù)字基帶信號(hào)(即第一數(shù)字基帶信號(hào)BB+和第二數(shù)字基帶信 號(hào)BB-)的相位,分別得到信號(hào)邊沿落在第一本振信號(hào)L0+的低電平區(qū)間內(nèi)的第一調(diào)整信號(hào) BB1+、信號(hào)邊沿落在第二本振信號(hào)L0-的低電平區(qū)間內(nèi)的第二調(diào)整信號(hào)BB2+,信號(hào)邊沿落 在第一本振信號(hào)L0+的低電平區(qū)間內(nèi)的第三調(diào)整信號(hào)BB1-和信號(hào)邊沿落在第二本振信號(hào) L0-的低電平區(qū)間內(nèi)的第四調(diào)整信號(hào)BB2-,然后分別利用第一本振信號(hào)L0+對(duì)第一調(diào)整信 號(hào)BB1+進(jìn)行調(diào)制,利用第二本振信號(hào)L0-對(duì)第四調(diào)整信號(hào)BB2-進(jìn)行調(diào)制,利用第二本振信 號(hào)L0-對(duì)第二調(diào)整信號(hào)BB2+進(jìn)行調(diào)制,利用第一本振信號(hào)L0+對(duì)第三調(diào)整信號(hào)BB1-進(jìn)行 調(diào)制,并對(duì)調(diào)制輸出的射頻信號(hào)兩兩進(jìn)行邏輯或運(yùn)算,得到差分射頻輸出信號(hào)(第一射頻 輸出信號(hào)RF_data+和第二射頻輸出信號(hào)RF_data_)。本發(fā)明提供的數(shù)字發(fā)射機(jī)的調(diào)制電路 能夠避免調(diào)制后的射頻信號(hào)產(chǎn)生多余的高頻諧波分量,并且可有效抑制來自數(shù)字基帶信號(hào) 的相位噪聲。
[0114] 下面以圖9為例詳細(xì)說明本發(fā)明實(shí)施例三提供的一種數(shù)字發(fā)射機(jī),圖9為本發(fā)明 實(shí)施例三提供的一種數(shù)字發(fā)射機(jī)的結(jié)構(gòu)示意圖。
[0115] 如圖9所示,該數(shù)字發(fā)射機(jī)包括:幅相分離模塊310, AM(幅度調(diào)制)信號(hào)處理模塊 320,數(shù)字鎖相環(huán)330,調(diào)制電路340和數(shù)模轉(zhuǎn)換電路350。
[0116] 其中,調(diào)制電路340為本發(fā)明實(shí)施例一中提供的調(diào)制電路。
[0117] 數(shù)字基帶正交信號(hào)IQ(同相-正交信號(hào))經(jīng)過幅相分離模塊310進(jìn)行幅相分離, 其中,幅度調(diào)制信號(hào)AM進(jìn)入AM信號(hào)處理模塊320進(jìn)行數(shù)字插值、升采樣和數(shù)字濾波等處 理后,轉(zhuǎn)換為高速率的單端數(shù)字基帶信號(hào)BB,相位調(diào)制信號(hào)PM經(jīng)過數(shù)字鎖相環(huán)330調(diào)制之 后,以差分本振信號(hào)L0+和L0-的方式輸出。單端數(shù)字基帶信號(hào)BB和差分本振信號(hào)L0+和 L0-經(jīng)過調(diào)制電路340處理后生成射頻信號(hào)L0+*BB1和L0-*BB2。數(shù)模轉(zhuǎn)換電路350接收 射頻信號(hào)L0+*BB1和L0-*BB2,將射頻信號(hào)L0+*BB1和L0-*BB2轉(zhuǎn)換為模擬信號(hào)輸出。
[0118] 需要說明的是,上述數(shù)模轉(zhuǎn)換電路350可以具體為數(shù)字功率放大器或者射頻數(shù)模 轉(zhuǎn)換器。
[0119] 應(yīng)用本發(fā)明實(shí)施例提供的數(shù)字發(fā)射機(jī),能夠有效避免因數(shù)字基帶信號(hào)和本振信號(hào) 的相位問題而引入的高頻諧波分量,并抑制了數(shù)字基帶信號(hào)的噪聲,使得數(shù)字調(diào)制器系統(tǒng) 的高次諧波抑制能力和帶外噪聲抑制能力都得到了提升。
[0120] 下面以圖10為例詳細(xì)說明本發(fā)明實(shí)施例四提供的另一種數(shù)字發(fā)射機(jī)系統(tǒng),圖10 為本發(fā)明實(shí)施例四提供的另一種數(shù)字發(fā)射機(jī)系統(tǒng)的結(jié)構(gòu)示意圖。
[0121] 如圖10所示,該數(shù)字發(fā)射機(jī)包括:幅相分離模塊410, AM信號(hào)處理模塊420,數(shù)字 鎖相環(huán)430,調(diào)制電路440和數(shù)模轉(zhuǎn)換電路450。
[0122] 其中,調(diào)制電路440為本發(fā)明實(shí)施例二中提供的調(diào)制電路。
[0123] 數(shù)字基帶正交信號(hào)IQ經(jīng)過幅相分離模塊410進(jìn)行幅相分離,其中,幅度調(diào)制信號(hào) AM進(jìn)入AM信號(hào)處理模塊420進(jìn)行數(shù)字插值、升采樣和數(shù)字濾波等處理后,轉(zhuǎn)換為高速率的 差分?jǐn)?shù)字基帶信號(hào)BB+和BB-,相位調(diào)制信號(hào)PM經(jīng)過數(shù)字鎖相環(huán)430調(diào)制之后,以差分本振 信號(hào)L0+和L0-的方式輸出。差分?jǐn)?shù)字基帶信號(hào)BB+和BB-和差分本振信號(hào)L0+和L0-經(jīng) 過調(diào)制電路440處理后生成射頻信號(hào)RF_data+和RF_data_。數(shù)模轉(zhuǎn)換電路450接收射頻 信號(hào)RF_data+和RF_data_,將射頻信號(hào)RF_data+和RF_data_轉(zhuǎn)換為模擬信號(hào)輸出。
[0124] 需要說明的是,上述射模轉(zhuǎn)換電路450可以具體為數(shù)字功率放大器或者射頻數(shù)模 轉(zhuǎn)換器。
[0125] 應(yīng)用本發(fā)明實(shí)施例提供的數(shù)字發(fā)射機(jī),能夠有效避免因數(shù)字基帶信號(hào)和本振信號(hào) 的相位問題而引入的高頻諧波分量,并抑制了數(shù)字基帶信號(hào)的噪聲,使得數(shù)字調(diào)制器系統(tǒng) 的高次諧波抑制能力和帶外噪聲抑制能力都得到了提升。
[0126] 下面以圖11為例詳細(xì)說明本發(fā)明實(shí)施例五提供的又一種數(shù)字發(fā)射機(jī),圖11為本 發(fā)明實(shí)施例五提供的又一種數(shù)字發(fā)射機(jī)的結(jié)構(gòu)示意圖。
[0127] 如圖11所示,該數(shù)字發(fā)射機(jī)包括:第一數(shù)字信號(hào)處理器510,第二數(shù)字信號(hào)處理器 520,數(shù)字鎖相環(huán)530,第一調(diào)制電路540,第二調(diào)制電路550,第一射頻數(shù)模轉(zhuǎn)換器560和第 二射頻數(shù)模轉(zhuǎn)換器570。
[0128] 其中,第一調(diào)制電路540和第二調(diào)制電路550分別為本發(fā)明實(shí)施例二中提供的調(diào) 制電路。
[0129] 第一數(shù)字信號(hào)處理器510,用于接收差分輸入第一輸入信號(hào)1+和1-,并生成第一 數(shù)字基帶信號(hào)BBI+和第二數(shù)字基帶信號(hào)BBI-;
[0130] 第二數(shù)字信號(hào)處理器520,用于接收差分輸入的第二輸入信號(hào)Q+和Q-,并生成第 三數(shù)字基帶信號(hào)BBQ+和第四數(shù)字基帶信號(hào)BBQ-;所述第一輸入信號(hào)和所述第二輸入信號(hào) 為同相正交信號(hào);
[0131] 數(shù)字鎖相環(huán)530,用于產(chǎn)生相互正交的第一組本振信號(hào)和第二組本振信號(hào),其中所 述第一組本振信號(hào)中包括互為差分信號(hào)的第一本振信號(hào)L0I+和第二本振信號(hào)L0I-;所述 第二組本振信號(hào)中包括互為差分信號(hào)的第三本振信號(hào)L0Q+和第四本振信號(hào)L0Q-;
[0132] 第一調(diào)制電路540,用于接收所述第一數(shù)字基帶信號(hào)BBI+、第二數(shù)字基帶信號(hào) BBI-、第一本振信號(hào)L0I+和第二本振信號(hào)L0I-;將所述第一本振信號(hào)L0I+進(jìn)行相位延時(shí) 后對(duì)所述第一數(shù)字基帶信號(hào)BBI+進(jìn)行相位調(diào)整生成第一調(diào)整信號(hào),使得所述第一調(diào)整信 號(hào)的上升沿和下降沿分別落在所述第一本振信號(hào)L0I+的低電平區(qū)間內(nèi);將所述第二本振 信號(hào)L0I-進(jìn)行相位延時(shí)后對(duì)所述第一數(shù)字基帶信號(hào)BBI+進(jìn)行相位調(diào)整生成第二調(diào)整信 號(hào),使得所述第二調(diào)整信號(hào)的上升沿和下降沿分別落在所述第二本振信號(hào)L0I-的低電平 區(qū)間內(nèi);將第一本振信號(hào)L0I+進(jìn)行相位延時(shí)后對(duì)第二數(shù)字基帶信號(hào)BBI-進(jìn)行相位調(diào)整 生成第三調(diào)整信號(hào),使得所述第三調(diào)整信號(hào)的上升沿和下降沿分別落在所述第一本振信號(hào) L0I+的低電平區(qū)間內(nèi);將第二本振信號(hào)L0I-進(jìn)行相位延時(shí)后對(duì)第二數(shù)字基帶信號(hào)BBI-進(jìn) 行相位調(diào)整生成第四調(diào)整信號(hào),使得所述第四調(diào)整信號(hào)的上升沿和下降沿分別落在所述第 二本振信號(hào)L0I-的低電平區(qū)間內(nèi);利用所述第一本振信號(hào)L0I+對(duì)所述第一調(diào)整信號(hào)進(jìn)行 調(diào)制,生成第一射頻信號(hào);利用所述第二本振信號(hào)L0I-對(duì)所述第二調(diào)整信號(hào)進(jìn)行調(diào)制,生 成第二射頻信號(hào);利用所述第一本振信號(hào)L0I+對(duì)所述第三調(diào)整信號(hào)進(jìn)行調(diào)制,生成第三射 頻信號(hào);利用所述第二本振信號(hào)L0I-對(duì)所述第四調(diào)整信號(hào)進(jìn)行調(diào)制,生成第四射頻信號(hào); 對(duì)所述第一射頻信號(hào)和所述第四射頻信號(hào)進(jìn)行疊加,得到第一射頻輸出信號(hào)I_RF_data+ ; 以及對(duì)所述第二射頻信號(hào)和第三射頻信號(hào)進(jìn)行疊加,得到第二射頻輸出信號(hào)I_RF_data_ ;
[0133] 第二調(diào)制電路550,用于接收所述第三數(shù)字基帶信號(hào)BBQ+、第四數(shù)字基帶信號(hào) BBQ-、第三本振信號(hào)L0Q+和第四本振信號(hào)L0Q-;將所述第三本振信號(hào)L0Q+進(jìn)行相位延時(shí) 后對(duì)所述第三數(shù)字基帶信號(hào)BBQ+進(jìn)行相位調(diào)整生成第五調(diào)整信號(hào),使得所述第五調(diào)整信 號(hào)的上升沿和下降沿分別落在所述第三本振信號(hào)L0Q+的低電平區(qū)間內(nèi);將所述第四本振 信號(hào)L0Q-進(jìn)行相位延時(shí)后對(duì)所述第三數(shù)字基帶信號(hào)BBQ+進(jìn)行相位調(diào)整生成第六調(diào)整信 號(hào),使得所述第六調(diào)整信號(hào)的上升沿和下降沿分別落在所述第四本振信號(hào)L0Q-的低電平 區(qū)間內(nèi);將所述第三本振信號(hào)LOQ+進(jìn)行相位延時(shí)后對(duì)所述第四數(shù)字基帶信號(hào)BBQ-進(jìn)行相 位調(diào)整生成第七調(diào)整信號(hào),使得所述第七調(diào)整信號(hào)的上升沿和下降沿分別落在所述第三本 振信號(hào)LOQ+的低電平區(qū)間內(nèi);將所述第四本振信號(hào)LOQ-進(jìn)行相位延時(shí)后對(duì)所述第四數(shù)字 基帶信號(hào)BBQ-進(jìn)行相位調(diào)整生成第八調(diào)整信號(hào),使得所述第八調(diào)整信號(hào)的上升沿和下降 沿分別落在所述第四本振信號(hào)LOQ-的低電平區(qū)間內(nèi);利用所述第三本振信號(hào)LOQ+對(duì)所述 第五調(diào)整信號(hào)進(jìn)行調(diào)制,生成第五射頻信號(hào);利用所述第四本振信號(hào)LOQ-對(duì)所述第六調(diào)整 信號(hào)進(jìn)行調(diào)制,生成第六射頻信號(hào);利用所述第三本振信號(hào)LOQ+對(duì)所述第七調(diào)整信號(hào)進(jìn)行 調(diào)制,生成第七射頻信號(hào);利用所述第四本振信號(hào)LOQ-對(duì)所述第八調(diào)整信號(hào)進(jìn)行調(diào)制,生 成第八射頻信號(hào);對(duì)所述第五射頻信號(hào)和所述第八射頻信號(hào)進(jìn)行疊加,得到第三射頻輸出 信號(hào)Q_RF_data+,以及對(duì)所述第六射頻信號(hào)和第七射頻信號(hào)進(jìn)行疊加,得到第四射頻輸出 信號(hào) Q_RF_data_ ;
[0134] 第一射頻數(shù)模轉(zhuǎn)換器560,將所述第一射頻輸出信號(hào)I_RF_data_和第二射頻輸出 信號(hào)I_RF_data_轉(zhuǎn)化為第一模擬信號(hào)輸出;
[0135] 第二射頻數(shù)模轉(zhuǎn)換器570,將所述第三射頻輸出信號(hào)Q_RF_data+和第四射頻輸出 信號(hào)I_RF_data_轉(zhuǎn)化為第二模擬信號(hào)輸出。應(yīng)用本發(fā)明實(shí)施例提供的數(shù)字發(fā)射機(jī),能夠 有效避免因數(shù)字基帶信號(hào)和本振信號(hào)的相位問題而引入的高頻諧波分量,并抑制了數(shù)字基 帶信號(hào)的噪聲,使得數(shù)字調(diào)制器系統(tǒng)的高次諧波抑制能力和帶外噪聲抑制能力都得到了提 升。
[0136] 相應(yīng)的,本發(fā)明實(shí)施例還提供了一種信號(hào)調(diào)制方法,如圖12所示,包括如下步驟:
[0137] 步驟1210,接收第一數(shù)字基帶信號(hào)和第一本振信號(hào),對(duì)所述第一本振信號(hào)進(jìn)行相 位延時(shí)后得到第一延時(shí)信號(hào),并利用所述第一延時(shí)信號(hào)對(duì)所述數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整 以生成第一調(diào)整信號(hào),使得所述第一調(diào)整信號(hào)的上升沿和下降沿分別落在所述第一本振信 號(hào)的低電平區(qū)間內(nèi);
[0138] 步驟1220,接收所述第一數(shù)字基帶信號(hào)和第二本振信號(hào),對(duì)所述第二本振信號(hào)進(jìn) 行相位延時(shí)后得到第二延時(shí)信號(hào),并利用所述第二延時(shí)信號(hào)對(duì)所述數(shù)字基帶信號(hào)進(jìn)行相位 調(diào)整以生成第二調(diào)整信號(hào),使得所述第二調(diào)整信號(hào)的上升沿和下降沿分別落在所述第二本 振信號(hào)的低電平區(qū)間內(nèi);
[0139] 其中,所述第一本振信號(hào)和第二本振信號(hào)為差分信號(hào),所述第一延時(shí)信號(hào)和所述 第二延時(shí)信號(hào)的相位延時(shí)相同;
[0140] 步驟1230,利用所述第一本振信號(hào)對(duì)所述第一調(diào)整信號(hào)進(jìn)行調(diào)制,生成第一射頻 信號(hào),以及利用所述第二本振信號(hào)對(duì)所述第二調(diào)整信號(hào)進(jìn)行調(diào)制,生成第二射頻信號(hào)。
[0141] 上述步驟1210和步驟1220可以如上述順序執(zhí)行,也可以同步執(zhí)行,還可以是先執(zhí) 行步驟1220再執(zhí)行步驟1210。
[0142] 可選的,所述方法還包括:
[0143] 步驟1240,接收第二數(shù)字基帶信號(hào)和所述第一本振信號(hào),對(duì)所述第一本振信號(hào)進(jìn) 行相位延時(shí)后得到第三延時(shí)信號(hào),并利用所述第三延時(shí)信號(hào)對(duì)所述第二數(shù)字基帶信號(hào)進(jìn)行 相位調(diào)整以生成第三調(diào)整信號(hào),使得所述第三調(diào)整信號(hào)的上升沿和下降沿分別落在所述第 一本振信號(hào)的低電平區(qū)間內(nèi);
[0144] 步驟1250,接收所述第二數(shù)字基帶信號(hào)和所述第二本振信號(hào),對(duì)所述第二本振信 號(hào)進(jìn)行相位延時(shí)后得到第四延時(shí)信號(hào),并利用所述第四延時(shí)信號(hào)對(duì)所述數(shù)字基帶信號(hào)進(jìn)行 相位調(diào)整以生成的第四調(diào)整信號(hào),使得所述第四調(diào)整信號(hào)的上升沿和下降沿分別落在所述 第二本振信號(hào)的低電平區(qū)間內(nèi);
[0145] 其中,所述第一數(shù)字基帶信號(hào)和所述第二數(shù)字基帶信號(hào)為差分信號(hào),所述第三延 時(shí)信號(hào)和所述第四延時(shí)信號(hào)的相位延時(shí)相同;
[0146] 步驟1260,利用所述第一本振信號(hào)對(duì)所述第三調(diào)整信號(hào)進(jìn)行調(diào)制,生成第三射頻 信號(hào),以及利用所述第二本振信號(hào)對(duì)所述第四調(diào)整信號(hào)進(jìn)行調(diào)制,生成第四射頻信號(hào);
[0147] 上述步驟1240至步驟1260可以與步驟1210至步驟1230同時(shí)并行執(zhí)行。
[0148] 步驟1270,對(duì)所述第一射頻信號(hào)和所述第四射頻信號(hào)進(jìn)行疊加,得到第一射頻輸 出信號(hào),以及對(duì)所述第二射頻信號(hào)和第三射頻信號(hào)進(jìn)行疊加,得到第二射頻輸出信號(hào)。
[0149] 本發(fā)明實(shí)施例提供的信號(hào)調(diào)制方法,能夠有效避免因數(shù)字基帶信號(hào)和本振信號(hào)的 相位問題而引入的高頻諧波分量,并抑制了數(shù)字基帶信號(hào)的噪聲,使得數(shù)字調(diào)制器系統(tǒng)的 高次諧波抑制能力和帶外噪聲抑制能力都得到了提升。
[0150] 專業(yè)人員應(yīng)該還可以進(jìn)一步意識(shí)到,結(jié)合本文中所公開的實(shí)施例描述的各示例的 單元及算法步驟,能夠以電子硬件、計(jì)算機(jī)軟件或者二者的結(jié)合來實(shí)現(xiàn),為了清楚地說明硬 件和軟件的可互換性,在上述說明中已經(jīng)按照功能一般性地描述了各示例的組成及步驟。 這些功能究竟以硬件還是軟件方式來執(zhí)行,取決于技術(shù)方案的特定應(yīng)用和設(shè)計(jì)約束條件。 專業(yè)技術(shù)人員可以對(duì)每個(gè)特定的應(yīng)用來使用不同方法來實(shí)現(xiàn)所描述的功能,但是這種實(shí)現(xiàn) 不應(yīng)認(rèn)為超出本發(fā)明的范圍。
[0151] 以上所述的【具體實(shí)施方式】,對(duì)本發(fā)明的目的、技術(shù)方案和有益效果進(jìn)行了進(jìn)一步 詳細(xì)說明,所應(yīng)理解的是,以上所述僅為本發(fā)明的【具體實(shí)施方式】而已,并不用于限定本發(fā)明 的保護(hù)范圍,凡在本發(fā)明的精神和原則之內(nèi),所做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含 在本發(fā)明的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1. 一種數(shù)字發(fā)射機(jī)的調(diào)制電路,其特征在于,所述調(diào)制電路包括:第一同步電路和數(shù) 字調(diào)制器;其中,所述第一同步電路包括:第一同步單元和第二同步單元; 所述第一同步單元用于分別接收第一數(shù)字基帶信號(hào)和第一本振信號(hào),對(duì)所述第一本振 信號(hào)進(jìn)行相位延時(shí)后得到第一延時(shí)信號(hào),并利用所述第一延時(shí)信號(hào)對(duì)所述數(shù)字基帶信號(hào)進(jìn) 行相位調(diào)整以生成第一調(diào)整信號(hào),使得所述第一調(diào)整信號(hào)的上升沿和下降沿分別落在所述 第一本振信號(hào)的低電平區(qū)間內(nèi); 所述第二同步單元用于分別接收所述第一數(shù)字基帶信號(hào)和第二本振信號(hào),對(duì)所述第二 本振信號(hào)進(jìn)行相位延時(shí)后得到第二延時(shí)信號(hào),并利用所述第二延時(shí)信號(hào)對(duì)所述數(shù)字基帶信 號(hào)進(jìn)行相位調(diào)整以生成第二調(diào)整信號(hào),使得所述第二調(diào)整信號(hào)的上升沿和下降沿分別落在 所述第二本振信號(hào)的低電平區(qū)間內(nèi);其中,所述第一本振信號(hào)和第二本振信號(hào)為差分信號(hào), 所述第一延時(shí)信號(hào)和所述第二延時(shí)信號(hào)的相位延時(shí)相同; 所述數(shù)字調(diào)制器用于分別利用所述第一本振信號(hào)對(duì)所述第一調(diào)整信號(hào)進(jìn)行調(diào)制,生成 第一射頻信號(hào),以及利用所述第二本振信號(hào)對(duì)所述第二調(diào)整信號(hào)進(jìn)行調(diào)制,生成第二射頻 信號(hào)。
2. 根據(jù)權(quán)利要求1所述的調(diào)制電路,其特征在于,所述第一同步單元包括:第一延時(shí)器 和第一 D觸發(fā)器; 所述第一延時(shí)器用于對(duì)所述第一本振信號(hào)進(jìn)行相位延時(shí)得到所述第一延時(shí)信號(hào),并將 所述第一延時(shí)信號(hào)作為第一時(shí)鐘信號(hào)輸入所述第一 D觸發(fā)器; 所述第一 D觸發(fā)器根據(jù)所述第一時(shí)鐘信號(hào)的觸發(fā),對(duì)所述第一數(shù)字基帶信號(hào)進(jìn)行相位 調(diào)整,輸出所述第一調(diào)整信號(hào); 所述第二同步單元包括:第二延時(shí)器和第二D觸發(fā)器; 所述第二延時(shí)器用于對(duì)所述第二本振信號(hào)進(jìn)行相位延時(shí)得到所述第二延時(shí)信號(hào),并將 所述第二延時(shí)信號(hào)作為第二時(shí)鐘信號(hào)輸入所述D觸發(fā)器; 所述第二D觸發(fā)器根據(jù)所述第二時(shí)鐘信號(hào)的觸發(fā),對(duì)所述第一數(shù)字基帶信號(hào)進(jìn)行相位 調(diào)整,輸出所述第二調(diào)整信號(hào)。
3. 根據(jù)權(quán)利要求1或2所述的調(diào)制電路,其特征在于,所述數(shù)字調(diào)制器包括第一數(shù)字調(diào) 制單元和第二數(shù)字調(diào)制單元; 所述第一數(shù)字調(diào)制單元用于接收所述第一本振信號(hào)和所述第一調(diào)整信號(hào),對(duì)所述第一 本振信號(hào)和所述第一調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算后輸出所述第一射頻信號(hào); 所述第二數(shù)字調(diào)制單元用于接收所述第二本振信號(hào)和所述第二調(diào)整信號(hào),對(duì)所述第二 本振信號(hào)和所述第二調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算后輸出所述第二射頻信號(hào)。
4. 根據(jù)權(quán)利要求1至3中任一項(xiàng)所述的調(diào)制電路,其特征在于,所述調(diào)制電路還包括: 第二同步電路,所述第二同步電路包括:第三同步單元和第四同步單元; 所述第三同步單元用于分別接收第二數(shù)字基帶信號(hào)和所述第一本振信號(hào),對(duì)所述第一 本振信號(hào)進(jìn)行相位延時(shí)后得到第三延時(shí)信號(hào),并利用所述第三延時(shí)信號(hào)對(duì)所述第二數(shù)字基 帶信號(hào)進(jìn)行相位調(diào)整以生成第三調(diào)整信號(hào),使得所述第三調(diào)整信號(hào)的上升沿和下降沿分別 落在所述第一本振信號(hào)的低電平區(qū)間內(nèi); 所述第四同步單元用于分別接收所述第二數(shù)字基帶信號(hào)和所述第二本振信號(hào),對(duì)所述 第二本振信號(hào)進(jìn)行相位延時(shí)后得到第四延時(shí)信號(hào),并利用所述第四延時(shí)信號(hào)對(duì)所述數(shù)字基 帶信號(hào)進(jìn)行相位調(diào)整以生成第四調(diào)整信號(hào),使得所述第四調(diào)整信號(hào)的上升沿和下降沿分別 落在所述第二本振信號(hào)的低電平區(qū)間內(nèi);其中,所述第一數(shù)字基帶信號(hào)和所述第二數(shù)字基 帶信號(hào)為差分信號(hào),所述第三延時(shí)信號(hào)和所述第四延時(shí)信號(hào)的相位延時(shí)相同; 所述數(shù)字調(diào)制器還用于分別利用所述第一本振信號(hào)對(duì)所述第三調(diào)整信號(hào)進(jìn)行調(diào)制,生 成第三射頻信號(hào),以及利用所述第二本振信號(hào)對(duì)所述第四調(diào)整信號(hào)進(jìn)行調(diào)制,生成第四射 頻信號(hào);并對(duì)所述第一射頻信號(hào)和所述第四射頻信號(hào)進(jìn)行疊加,得到第一射頻輸出信號(hào),以 及對(duì)所述第二射頻信號(hào)和第三射頻信號(hào)進(jìn)行疊加,得到第二射頻輸出信號(hào)。
5. 根據(jù)權(quán)利要求4所述的調(diào)制電路,其特征在于, 所述第三同步單元包括:第三延時(shí)器和第三D觸發(fā)器; 所述第三延時(shí)器用于對(duì)所述第一本振信號(hào)進(jìn)行相位延時(shí)得到第一延時(shí)信號(hào),并將所述 第一延時(shí)信號(hào)作為第三時(shí)鐘信號(hào)輸入所述第三D觸發(fā)器; 所述第三D觸發(fā)器用于根據(jù)所述第三時(shí)鐘信號(hào)的觸發(fā),對(duì)所述第二數(shù)字基帶信號(hào)進(jìn)行 相位調(diào)整,輸出所述第三調(diào)整信號(hào); 所述第四同步單元包括:第四延時(shí)器和第四D觸發(fā)器; 所述第四延時(shí)器用于對(duì)所述第二本振信號(hào)進(jìn)行相位延時(shí)得到第二延時(shí)信號(hào),并將所述 第二延時(shí)信號(hào)作為第四時(shí)鐘信號(hào)輸入所述第四D觸發(fā)器; 所述第四D觸發(fā)器用于根據(jù)所述第四時(shí)鐘信號(hào)的觸發(fā),對(duì)所述第二數(shù)字基帶信號(hào)進(jìn)行 相位調(diào)整,輸出所述第四調(diào)整信號(hào)。
6. 根據(jù)權(quán)利要求4或5所述的調(diào)制電路,其特征在于,所述數(shù)字調(diào)制器包括第三數(shù)字調(diào) 制單元和第四數(shù)字調(diào)制單元; 所述第三數(shù)字調(diào)制單元包括第一與邏輯單元、第二與邏輯單元和第一或邏輯單元;所 述第一與邏輯單元用于對(duì)輸入的所述第一本振信號(hào)和所述第一調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算, 生成所述第一射頻信號(hào);所述第二與邏輯單元用于對(duì)輸入的所述第二本振信號(hào)和所述第四 調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算,生成所述第四射頻信號(hào);所述第一或邏輯單元用于對(duì)所述第一 射頻信號(hào)和所述第四射頻信號(hào)進(jìn)行邏輯或運(yùn)算,輸出所述第一射頻輸出信號(hào); 所述第四數(shù)字調(diào)制單元包括第三與邏輯單元、第四與邏輯單元和第二或邏輯單元;所 述第三與邏輯單元用于對(duì)輸入的所述第一本振信號(hào)和所述第三調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算, 生成所述第二射頻信號(hào);所述第四與邏輯單元用于對(duì)輸入的所述第二本振信號(hào)和所述第二 調(diào)整信號(hào)進(jìn)行邏輯與運(yùn)算,生成所述第三射頻信號(hào);所述第二或邏輯單元用于對(duì)所述第二 射頻信號(hào)和所述第三射頻信號(hào)進(jìn)行邏輯或運(yùn)算,輸出所述第二射頻輸出信號(hào)。
7. 根據(jù)權(quán)利要求2或5所述的調(diào)制電路,其特征在于,任一所述D觸發(fā)器均為時(shí)鐘信號(hào) 上升沿觸發(fā)的D觸發(fā)器。
8. -種數(shù)字發(fā)射機(jī),其特征在于,所述數(shù)字發(fā)射機(jī)包括: 幅相分離模塊,用于對(duì)輸入的兩路正交信號(hào)進(jìn)行幅相分離,生成幅度調(diào)制AM信號(hào)和相 位調(diào)制PM信號(hào); AM信號(hào)處理模塊,用于對(duì)所述AM信號(hào)進(jìn)行處理,生成數(shù)字基帶信號(hào); 數(shù)字鎖相環(huán),用于對(duì)所述PM信號(hào)進(jìn)行調(diào)制,生成第一本振信號(hào)和第二本振信號(hào);所述 第一本振信號(hào)和第二本振信號(hào)為差分信號(hào); 如權(quán)利要求1-7任一權(quán)項(xiàng)所述的數(shù)字發(fā)射機(jī)的調(diào)制電路,用于根據(jù)所述第一數(shù)字基帶 信號(hào)、所述第一本振信號(hào)和所述第二本振信號(hào)生成第一射頻信號(hào)和第二射頻信號(hào); 數(shù)模轉(zhuǎn)換電路,接收差分輸入的所述第一射頻信號(hào)和所述第二射頻信號(hào),將所述第一 射頻信號(hào)和所述第二射頻信號(hào)轉(zhuǎn)換為模擬信號(hào)輸出。
9. 一種數(shù)字發(fā)射機(jī),其特征在于,所述數(shù)字發(fā)射機(jī)包括: 第一數(shù)字信號(hào)處理器,用于接收差分輸入的第一輸入信號(hào),并生成第一數(shù)字基帶信號(hào) 和第二數(shù)字基帶信號(hào); 第二數(shù)字信號(hào)處理器,用于接收差分輸入的第二輸入信號(hào),并生成第三數(shù)字基帶信號(hào) 和第四數(shù)字基帶信號(hào);所述第一輸入信號(hào)和所述第二輸入信號(hào)為同相正交信號(hào); 數(shù)字鎖相環(huán),用于產(chǎn)生相互正交的第一組本振信號(hào)和第二組本振信號(hào),其中所述第一 組本振信號(hào)中包括互為差分信號(hào)的第一本振信號(hào)和第二本振信號(hào);所述第二組本振信號(hào)中 包括互為差分信號(hào)的第三本振信號(hào)和第四本振信號(hào); 第一調(diào)制電路,用于接收所述第一數(shù)字基帶信號(hào)、所述第二數(shù)字基帶信號(hào)、所述第一本 振信號(hào)和所述第二本振信號(hào);將所述第一本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第一數(shù)字基帶信 號(hào)進(jìn)行相位調(diào)整生成第一調(diào)整信號(hào),使得所述第一調(diào)整信號(hào)的上升沿和下降沿分別落在所 述第一本振信號(hào)的低電平區(qū)間內(nèi);將所述第二本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第一數(shù)字基 帶信號(hào)進(jìn)行相位調(diào)整生成第二調(diào)整信號(hào),使得所述第二調(diào)整信號(hào)的上升沿和下降沿分別落 在所述第二本振信號(hào)的低電平區(qū)間內(nèi);將所述第一本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第二數(shù) 字基帶信號(hào)進(jìn)行相位調(diào)整生成第三調(diào)整信號(hào),使得所述第三調(diào)整信號(hào)的上升沿和下降沿分 別落在所述第一本振信號(hào)的低電平區(qū)間內(nèi);將所述第二本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第 二數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整生成第四調(diào)整信號(hào),使得所述第四調(diào)整信號(hào)的上升沿和下降 沿分別落在所述第二本振信號(hào)的低電平區(qū)間內(nèi);利用所述第一本振信號(hào)對(duì)所述第一調(diào)整信 號(hào)進(jìn)行調(diào)制,生成第一射頻信號(hào);利用所述第二本振信號(hào)對(duì)所述第二調(diào)整信號(hào)進(jìn)行調(diào)制,生 成第二射頻信號(hào);利用所述第一本振信號(hào)對(duì)所述第三調(diào)整信號(hào)進(jìn)行調(diào)制,生成第三射頻信 號(hào);利用所述第二本振信號(hào)對(duì)所述第四調(diào)整信號(hào)進(jìn)行調(diào)制,生成第四射頻信號(hào);對(duì)所述第 一射頻信號(hào)和所述第四射頻信號(hào)進(jìn)行疊加,得到第一射頻輸出信號(hào);以及對(duì)所述第二射頻 信號(hào)和第三射頻信號(hào)進(jìn)行疊加,得到第二射頻輸出信號(hào); 第二調(diào)制電路,用于接收所述第三數(shù)字基帶信號(hào)、所述第四數(shù)字基帶信號(hào)、所述第三本 振信號(hào)和所述第四本振信號(hào);將所述第三本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第三數(shù)字基帶信 號(hào)進(jìn)行相位調(diào)整生成第五調(diào)整信號(hào),使得所述第五調(diào)整信號(hào)的上升沿和下降沿分別落在所 述第三本振信號(hào)的低電平區(qū)間內(nèi);將所述第四本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第三數(shù)字基 帶信號(hào)進(jìn)行相位調(diào)整生成第六調(diào)整信號(hào),使得所述第六調(diào)整信號(hào)的上升沿和下降沿分別落 在所述第四本振信號(hào)的低電平區(qū)間內(nèi);將所述第三本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第四數(shù) 字基帶信號(hào)進(jìn)行相位調(diào)整生成第七調(diào)整信號(hào),使得所述第七調(diào)整信號(hào)的上升沿和下降沿分 別落在所述第三本振信號(hào)的低電平區(qū)間內(nèi);將所述第四本振信號(hào)進(jìn)行相位延時(shí)后對(duì)所述第 四數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整生成第八調(diào)整信號(hào),使得所述第八調(diào)整信號(hào)的上升沿和下降 沿分別落在所述第四本振信號(hào)的低電平區(qū)間內(nèi);利用所述第三本振信號(hào)對(duì)所述第五調(diào)整信 號(hào)進(jìn)行調(diào)制,生成第五射頻信號(hào);利用所述第四本振信號(hào)對(duì)所述第六調(diào)整信號(hào)進(jìn)行調(diào)制,生 成第六射頻信號(hào);利用所述第三本振信號(hào)對(duì)所述第七調(diào)整信號(hào)進(jìn)行調(diào)制,生成第七射頻信 號(hào);利用所述第四本振信號(hào)對(duì)所述第八調(diào)整信號(hào)進(jìn)行調(diào)制,生成第八射頻信號(hào);對(duì)所述第 五射頻信號(hào)和所述第八射頻信號(hào)進(jìn)行疊加,得到第三射頻輸出信號(hào),以及對(duì)所述第六射頻 信號(hào)和第七射頻信號(hào)進(jìn)行疊加,得到第四射頻輸出信號(hào); 第一射頻數(shù)模轉(zhuǎn)換器,將所述第一射頻輸出信號(hào)和所述第二射頻輸出信號(hào)轉(zhuǎn)化為第一 模擬信號(hào)輸出; 第二射頻數(shù)模轉(zhuǎn)換器,將所述第三射頻輸出信號(hào)和所述第四射頻輸出信號(hào)轉(zhuǎn)化為第二 模擬信號(hào)輸出。
10. -種信號(hào)調(diào)制方法,其特征在于,所述方法包括: 接收第一數(shù)字基帶信號(hào)和第一本振信號(hào),對(duì)所述第一本振信號(hào)進(jìn)行相位延時(shí)后得到第 一延時(shí)信號(hào),并利用所述第一延時(shí)信號(hào)對(duì)所述數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整以生成第一調(diào)整 信號(hào),使得所述第一調(diào)整信號(hào)的上升沿和下降沿分別落在所述第一本振信號(hào)的低電平區(qū)間 內(nèi); 接收所述第一數(shù)字基帶信號(hào)和第二本振信號(hào),對(duì)所述第二本振信號(hào)進(jìn)行相位延時(shí)后得 到第二延時(shí)信號(hào),并利用所述第二延時(shí)信號(hào)對(duì)所述數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整以生成第二 調(diào)整信號(hào),使得所述第二調(diào)整信號(hào)的上升沿和下降沿分別落在所述第二本振信號(hào)的低電平 區(qū)間內(nèi);其中,所述第一本振信號(hào)和所述第二本振信號(hào)為差分信號(hào),所述第一延時(shí)信號(hào)和所 述第二延時(shí)信號(hào)的相位延時(shí)相同; 利用所述第一本振信號(hào)對(duì)所述第一調(diào)整信號(hào)進(jìn)行調(diào)制,生成第一射頻信號(hào),以及利用 所述第二本振信號(hào)對(duì)所述第二調(diào)整信號(hào)進(jìn)行調(diào)制,生成第二射頻信號(hào)。
11. 根據(jù)權(quán)利要求10所述的方法,其特征在于,所述方法還包括: 接收第二數(shù)字基帶信號(hào)和所述第一本振信號(hào),對(duì)所述第一本振信號(hào)進(jìn)行相位延時(shí)后得 到第三延時(shí)信號(hào),并利用所述第三延時(shí)信號(hào)對(duì)所述第二數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整以生成 第三調(diào)整信號(hào),使得所述第三調(diào)整信號(hào)的上升沿和下降沿分別落在所述第一本振信號(hào)的低 電平區(qū)間內(nèi); 接收所述第二數(shù)字基帶信號(hào)和所述第二本振信號(hào),對(duì)所述第二本振信號(hào)進(jìn)行相位延時(shí) 后得到第四延時(shí)信號(hào),并利用所述第四延時(shí)信號(hào)對(duì)所述第二數(shù)字基帶信號(hào)進(jìn)行相位調(diào)整以 生成第四調(diào)整信號(hào),使得所述第四調(diào)整信號(hào)的上升沿和下降沿分別落在所述第二本振信號(hào) 的低電平區(qū)間內(nèi);其中,所述第一數(shù)字基帶信號(hào)和所述第二數(shù)字基帶信號(hào)為差分信號(hào),所述 第三延時(shí)信號(hào)和所述第四延時(shí)信號(hào)的相位延時(shí)相同; 利用所述第一本振信號(hào)對(duì)所述第三調(diào)整信號(hào)進(jìn)行調(diào)制,生成第三射頻信號(hào),以及利用 所述第二本振信號(hào)對(duì)所述第四調(diào)整信號(hào)進(jìn)行調(diào)制,生成第四射頻信號(hào);并對(duì)所述第一射頻 信號(hào)和所述第四射頻信號(hào)進(jìn)行疊加,得到第一射頻輸出信號(hào),以及對(duì)所述第二射頻信號(hào)和 所述第三射頻信號(hào)進(jìn)行疊加,得到第二射頻輸出信號(hào)。
【文檔編號(hào)】H03L7/10GK104052710SQ201410287141
【公開日】2014年9月17日 申請(qǐng)日期:2014年6月24日 優(yōu)先權(quán)日:2014年6月24日
【發(fā)明者】汪吳峰, 易岷, 朱年勇, 莫秉軒 申請(qǐng)人:華為技術(shù)有限公司