本申請案主張2014年6月27日提交的名稱為“利用基于相位的頻率補償?shù)南辔幌嘁佬赃\算放大器及相關系統(tǒng)和方法(PHASE-DEPENDENT OPERATIONAL AMPLIFIERS EMPLOYING PHASE-BASED FREQUENCY COMPENSATION,AND RELATED SYSTEMS AND METHODS)”的第14/317,507號美國專利申請案的優(yōu)先權,其以全文引用的方式并入本文中。
技術領域
本發(fā)明的技術大體上涉及運算放大器,并且尤其涉及頻率補償所產(chǎn)生的運算放大器輸出中的轉(zhuǎn)換速率變化。
背景技術:
運算放大器(operational amplifier,也稱為“op-amp”)是接收差分輸入信號并且基于運算放大器的增益生成輸出電壓的裝置。使用運算放大器可以實現(xiàn)多種多樣的電路功能。因此,多種多樣的電子裝置在其電路中利用運算放大器。然而,運算放大器的內(nèi)部組件中的制造過程變化可能會生成不希望的內(nèi)部偏移電壓,其會以不希望的方式影響輸出電壓。通過使運算放大器的增益乘以差分輸入信號的電壓差與存在的任何此偏移電壓的總和來計算運算放大器的輸出電壓。舉例來說,接收第一差分輸入V1和第二差分輸入V2并且具有偏移電壓VOFFSET的運算放大器生成等于A(V1-V2+VOFFSET)的輸出電壓,其中‘A’表示運算放大器的增益。減少運算放大器的偏移電壓的效應的一種方式是使用自動歸零運算放大器(auto-zeroing operational amplifier,也稱為“auto-zeroing op-amp”)。自動歸零運算放大器包括電路,電路減輕運算放大器的任何偏移電壓對于輸出電壓VOUT的影響。
在這點上,圖1示出示例性自動歸零運算放大器10。在這個實例中,自動歸零運算放大器10包含第一差分輸入12、第二差分輸入14、主運算放大器16和調(diào)零運算放大器18。主運算放大器16為自動歸零運算放大器10提供初級信號放大,而調(diào)零運算放大器18減少主運算放大器16的偏移電壓的影響。主運算放大器16基于第一主差分輸入22(1)、22(2)的差分與相關聯(lián)的偏移電壓的放大的總和在主電壓輸出節(jié)點20上生成輸出電壓VOUT。為了減小主運算放大器16的偏移電壓施加于輸出電壓VOUT的影響,主運算放大器16包含第二主差分輸入24(1)、24(2)。時鐘信號CLK激活和解除激活開關26(1)-26(4),其控制調(diào)零運算放大器18接收到的輸入電壓,以及在主運算放大器16的第二主差分輸入24(1)上接收到的校正電壓。在這點上,使用開關26(1)-26(4)改變調(diào)零運算放大器18和主運算放大器16的輸入電壓,其改變的方式使得調(diào)零運算放大器18的輸出電壓減弱主運算放大器16的偏移電壓。
更具體來說,在時鐘信號CLK的第一相位期間,開關26(1)、26(2)閉合,并且開關26(3)、26(4)斷開。閉合開關26(1)使調(diào)零運算放大器18的第一調(diào)零差分輸入28(1)、28(2)每個接收相同的輸入電壓。閉合開關26(2)使得在調(diào)零運算放大器18的調(diào)零電壓輸出節(jié)點30上生成被稱為VOUT-NULL-P1的輸出電壓,其被提供到第二調(diào)零差分輸入32(2)。參考電壓VAZREF被提供到第二調(diào)零差分輸入32(1)。向調(diào)零運算放大器18的第二調(diào)零差分輸入32(2)提供電壓VOUT-NULL-P1,會減輕時鐘信號CLK的第一相位期間調(diào)零運算放大器18的偏移電壓的影響。還向電容器34(1)提供電壓VOUT-NULL-P1,電容器34(1)存儲VOUT-NULL-P1以作為調(diào)零校正電壓。以此方式,電容器34(1)將向第二調(diào)零差分輸入32(2)提供電壓VOUT-NULL-P1,以減弱時鐘信號CLK的第二相位期間的調(diào)零運算放大器18的影響。
在時鐘信號CLK的第二相位期間,開關26(3)、26(4)閉合,并且開關26(1)、26(2)斷開。閉合開關26(3)使調(diào)零運算放大器18從第一差分輸入12和第二差分輸入14接收輸入電壓。閉合開關26(4)使得在調(diào)零電壓輸出節(jié)點30上生成電壓VOUT-NULL-P2,由此使得調(diào)零運算放大器18的輸出電壓從VOUT-NULL-P1改變成VOUT-NULL-P2。向主運算放大器16的第二主差分輸入24(1)提供電壓VOUT-NULL-P2,其減輕在時鐘信號CLK的第二相位期間主運算放大器16的偏移電壓的影響。還向電容器34(2)提供電壓VOUT-NULL-P2,電容器34(2)存儲VOUT-NULL-P2以作為主校正電壓。向第二主差分輸入24(1)提供參考電壓VAZREF。以此方式,電容器34(2)向第二主要差分輸入24(1)提供電壓VOUT-NULL-P2,以減弱在時鐘信號CLK的第一相位期間主運算放大器16的偏移電壓的影響。
雖然圖1中的自動歸零運算放大器10可以減少主運算放大器16的偏移電壓對輸出電壓VOUT的影響,但是這種設計可能導致其它問題。具體來說,圖1中的調(diào)零運算放大器18采用內(nèi)部頻率補償電路以相對于其輸出電壓實現(xiàn)循環(huán)穩(wěn)定性。為了使輸出電壓VOUT穩(wěn)定,頻率補償電路耦合到調(diào)零電壓輸出節(jié)點30。頻率補償電路存儲與調(diào)零運算放大器18的輸出電壓相關聯(lián)的電壓以補償調(diào)零運算放大器18的穩(wěn)定性問題。然而,如先前描述,當調(diào)零運算放大器變化18的輸入電壓在時鐘信號CLK的第一和第二相位之間改變時,調(diào)零運算放大器18的輸出電壓在某一時間段上從VOUT-NULL-P1改變(即,轉(zhuǎn)換)成VOUT-NULL-P2。調(diào)零運算放大器18的輸出電壓從VOUT-NULL-P1改變成VOUT-NULL-P2,會使存儲于頻率補償電路中的電壓從與時鐘信號CLK的第一相位相關聯(lián)的電壓改變成與時鐘信號CLK的第二相位相關聯(lián)的電壓。因為頻率補償電路耦合到調(diào)零電壓輸出節(jié)點30,所以由調(diào)零運算放大器18產(chǎn)生的輸出電壓用于將調(diào)零運算放大器18的輸出電壓從VOUT-NULL-P1轉(zhuǎn)換成VOUT-NULL-P2。調(diào)零運算放大器18的輸出電壓的長期轉(zhuǎn)換時間使時鐘信號CLK轉(zhuǎn)變相位時主運算放大器16的輸出電壓中出現(xiàn)錯誤的電壓電平。因此,無論是對于自動歸零運算放大器還是其它應用,提供包括頻率補償?shù)倪\算放大器都將是有利的,不會招致運算放大器的輸出電壓的相對長的轉(zhuǎn)換時間。
技術實現(xiàn)要素:
詳細描述中揭示的方面包括采用基于相位的頻率補償?shù)南辔幌嘁佬赃\算放大器(operational amplifier,也稱為“op-amp”)。也揭示相關系統(tǒng)及方法。在一個方面中,提供一種相位相依性運算放大器,其經(jīng)配置以基于差分輸入以配置的增益提供輸出電壓,所述差分輸入基于時鐘信號的時鐘相位切換。相位相依性運算放大器采用具有耦合到相位相依性運算放大器的電壓輸出節(jié)點的多個頻率補償電路的基于相位的頻率補償系統(tǒng)。每個頻率補償電路對應于時鐘信號的不同時鐘相位。在操作期間,頻率補償系統(tǒng)的對應于當前時鐘相位的頻率補償電路被選擇電路選擇,并且耦合到相位相依性運算放大器的電壓輸出節(jié)點以用于頻率補償。此外,相位相依性運算放大器還在其對應的時鐘相位期間給選定的頻率補償電路充電,以在所述時鐘相位期間存儲大致等于相位相依性運算放大器的輸出電壓的電壓。以此方式,當再次轉(zhuǎn)變回時鐘信號的給定時鐘相位時,對應的頻率補償電路向相位相依性運算放大器的電壓輸出節(jié)點提供存儲的輸出電壓。因為頻率補償電路已經(jīng)具有大致等于用于轉(zhuǎn)變成的相位的期望輸出電壓的存儲電壓,所以在其對應的時鐘相位的后續(xù)例子期間,相位相依性運算放大器可能僅僅需要向?qū)念l率補償電路提供少量電壓(例如等于期望輸出電壓與當前存儲電壓之間的差異的電壓),就能將其轉(zhuǎn)換回其期望電壓。因為僅僅需要少量電壓就能給對應的頻率補償電路充電,所以相位相依性運算放大器可以更快速地轉(zhuǎn)換成對應于時鐘信號的給定時鐘相位的輸出電壓。
在這點上,在一個方面中,提供一種相位相依性運算放大器。相位相依性運算放大器包括差分放大器。所述差分放大器包括響應于時鐘信號切換的第一差分輸入對,所述差分放大器經(jīng)配置以基于第一差分輸入對的差異在電壓輸出節(jié)點上生成輸出電壓。所述相位相依性運算放大器進一步包括耦合到電壓輸出節(jié)點的基于相位的頻率補償系統(tǒng)。所述基于相位的頻率補償系統(tǒng)包括多個頻率補償電路,每個對應于時鐘信號的不同對應的時鐘相位,所述多個頻率補償電路當中的每個頻率補償電路經(jīng)配置以存儲對應于時鐘信號的對應的時鐘相位的相位特定補償電壓以增加輸出電壓的轉(zhuǎn)換速率。所述基于相位的頻率補償系統(tǒng)進一步包括選擇電路,其經(jīng)配置以基于時鐘信號的對應的時鐘相位選擇所述多個頻率補償電路當中的一個頻率補償電路。以此方式,所述相位相依性運算放大器的轉(zhuǎn)換速率對于時鐘信號的每個相位增加,同時仍然提供頻率補償。
在另一方面,提供一種相位相依性運算放大裝置。所述相位相依性運算放大裝置包括用于基于第一差分輸入對的差異產(chǎn)生輸出電壓的裝置。所述相位相依性運算放大裝置進一步包括用于對輸出電壓進行基于相位的頻率補償?shù)难b置。所述用于對輸出電壓進行基于相位的頻率補償?shù)难b置包括用于補償輸出電壓的多個頻率補償裝置,每個頻率補償裝置對應于時鐘信號的不同對應的時鐘相位,所述多個頻率補償裝置當中的每個頻率補償裝置經(jīng)配置以存儲對應于時鐘信號的對應時鐘相位的相位特定的補償電壓以增加輸出電壓的轉(zhuǎn)換速率。所述用于對輸出電壓進行基于相位的頻率補償?shù)难b置進一步包括用于基于時鐘信號的對應的時鐘相位選擇補償輸出電壓的多個頻率補償裝置中的一個的裝置。
在另一方面,提供一種相位相依性自動歸零運算放大器。所述相位相依性自動歸零運算放大器包括主運算放大器。所述主運算放大器包括第一主差分輸入對,其經(jīng)配置以接收第一電壓和第二電壓。所述主運算放大器進一步包括第二主差分輸入對,其經(jīng)配置以:在時鐘信號的第一時鐘相位期間接收參考電壓和主校正電壓,以及在時鐘信號的第二時鐘相位期間接收參考電壓和在調(diào)零電壓輸出節(jié)點上生成的調(diào)零輸出電壓。所述主運算放大器經(jīng)配置以基于第一主差分輸入對的差異和第二主差分輸入對的差異在主電壓輸出節(jié)點上生成輸出電壓。所述相位相依性自動歸零運算放大器進一步包括相位相依性調(diào)零運算放大器。所述相位相依性調(diào)零運算放大器包括差分放大器。所述差分放大器包括第一調(diào)零差分輸入對,其經(jīng)配置以:在時鐘信號的第一時鐘相位期間接收第一電壓,并且在時鐘信號的第二時鐘相位期間接收第一電壓和第二電壓。所述差分放大器進一步包括第二調(diào)零差分輸入對,其經(jīng)配置以:在時鐘信號的第一時鐘相位期間接收參考電壓和在調(diào)零電壓輸出節(jié)點上生成的調(diào)零輸出電壓,并且在時鐘信號的第二時鐘相位期間接收參考電壓和調(diào)零校正電壓。所述差分放大器經(jīng)配置以基于第一調(diào)零差分輸入對的差異和第二調(diào)零差分輸入對的差異生成輸出電壓。所述相位相依性調(diào)零運算放大器經(jīng)配置以基于差分放大器的輸出電壓在調(diào)零電壓輸出節(jié)點上生成調(diào)零輸出電壓。所述相位相依性調(diào)零運算放大器進一步包括耦合到相位相依性調(diào)零運算放大器的調(diào)零電壓輸出節(jié)點的基于相位的頻率補償系統(tǒng)。所述基于相位的頻率補償系統(tǒng)包括多個頻率補償電路,每個頻率補償電路對應于時鐘信號的不同對應的時鐘相位,所述多個頻率補償電路當中的每個頻率補償電路經(jīng)配置以存儲對應于時鐘信號的對應時鐘相位的相位特定的補償電壓以增加調(diào)零電壓輸出節(jié)點上的調(diào)零輸出電壓的轉(zhuǎn)換速率。所述基于相位的頻率補償系統(tǒng)進一步包括選擇電路,其經(jīng)配置以基于時鐘信號的對應的時鐘相位選擇所述多個頻率補償電路當中的一個頻率補償電路。
在另一方面,提供一種裸片內(nèi)建電流測量系統(tǒng)。所述裸片內(nèi)建電流測量系統(tǒng)包括電壓源,其經(jīng)配置以向磁頭開關晶體管的源極提供電壓,并且向鏡面晶體管的源極提供電壓。所述磁頭開關晶體管經(jīng)配置以向負載電路提供電壓。所述鏡面晶體管經(jīng)配置以向共源共柵晶體管的源極提供電壓。共源共柵晶體管的漏極經(jīng)配置以向感測電阻器提供電壓。感測電阻器經(jīng)配置以向模/數(shù)轉(zhuǎn)換器(ADC)提供電壓。ADC經(jīng)配置以將來自感測電阻器的電壓轉(zhuǎn)換成表示負載電路的電源電流的數(shù)字信號。所述裸片內(nèi)建電流測量系統(tǒng)進一步包括相位相依性自動歸零運算放大器,其經(jīng)配置以從鏡面晶體管的漏極接收第一電壓,并且從負載電路接收第二電壓。所述相位相依性自動歸零運算放大器包括主運算放大器。所述主運算放大器包括第一主差分輸入對,其經(jīng)配置以接收第一電壓和第二電壓。所述主運算放大器進一步包括第二主差分輸入對,其經(jīng)配置以:在時鐘信號的第一時鐘相位期間接收參考電壓和主校正電壓,以及在時鐘信號的第二時鐘相位期間接收參考電壓和在調(diào)零電壓輸出節(jié)點上生成的調(diào)零輸出電壓。所述主運算放大器經(jīng)配置以基于第一主差分輸入對的差異和第二主差分輸入對的差異在主電壓輸出節(jié)點上生成輸出電壓。所述相位相依性自動歸零運算放大器進一步包括相位相依性調(diào)零運算放大器。所述相位相依性調(diào)零運算放大器包括差分放大器。所述差分放大器包括第一調(diào)零差分輸入對,其經(jīng)配置以:在時鐘信號的第一時鐘相位期間接收第一電壓,并且在時鐘信號的第二時鐘相位期間接收第一電壓和第二電壓。所述差分放大器進一步包括第二調(diào)零差分輸入對,其經(jīng)配置以:在時鐘信號的第一時鐘相位期間接收參考電壓和在調(diào)零電壓輸出節(jié)點上生成的調(diào)零輸出電壓,并且在時鐘信號的第二時鐘相位期間接收參考電壓和調(diào)零校正電壓。所述差分放大器經(jīng)配置以基于第一調(diào)零差分輸入對的差異和第二調(diào)零差分輸入對的差異生成輸出電壓。所述相位相依性調(diào)零運算放大器經(jīng)配置以基于差分放大器的輸出電壓在調(diào)零電壓輸出節(jié)點上生成調(diào)零輸出電壓。所述相位相依性調(diào)零運算放大器進一步包括耦合到相位相依性調(diào)零運算放大器的調(diào)零電壓輸出節(jié)點的基于相位的頻率補償系統(tǒng)。所述基于相位的頻率補償系統(tǒng)包括多個頻率補償電路,每個頻率補償電路對應于時鐘信號的不同對應的時鐘相位,所述多個頻率補償電路當中的每個頻率補償電路經(jīng)配置以存儲對應于時鐘信號的對應時鐘相位的相位特定的補償電壓以增加調(diào)零電壓輸出節(jié)點上的調(diào)零輸出電壓的轉(zhuǎn)換速率。所述基于相位的頻率補償系統(tǒng)進一步包括選擇電路,其經(jīng)配置以基于時鐘信號的對應的時鐘相位選擇所述多個頻率補償電路當中的一個頻率補償電路。所述相位相依性自動歸零運算放大器進一步經(jīng)配置以向共源共柵晶體管的柵極提供在主電壓輸出節(jié)點上生成的輸出電壓。
在另一方面,提供一種相位相依性運算放大方法。所述方法包括基于第一差分輸入對的差異在電壓輸出節(jié)點上生成輸出電壓。所述方法進一步包括基于時鐘信號的時鐘相位選擇多個頻率補償電路中的一者。所述方法進一步包括使用多個頻率補償電路中的一者補償輸出電壓,每個頻率補償電路對應于時鐘信號的不同對應的時鐘相位,所述多個頻率補償電路當中的每個頻率補償電路經(jīng)配置以存儲對應于時鐘信號的對應的時鐘相位的相位特定補償電壓以增加輸出電壓的轉(zhuǎn)換速率。
附圖說明
圖1是示例性自動歸零運算放大器(op-amp)的電路圖;
圖2是示例性相位相依性運算放大器的電路圖,所述相位相依性運算放大器采用使用多個頻率補償電路的基于相位的頻率補償系統(tǒng),以及經(jīng)配置以基于時鐘信號的時鐘相位選擇頻率補償電路中的一個以增加相位相依性運算放大器的輸出電壓的轉(zhuǎn)換速率的選擇電路;
圖3是示出圖2中的相位相依性運算放大器基于時鐘信號的時鐘相位選擇多個頻率補償電路中的一個以增加相位相依性運算放大器的輸出電壓的轉(zhuǎn)換速率的示例性過程的流程圖;
圖4是采用使用圖2中的基于相位的頻率補償系統(tǒng)的相位相依性調(diào)零運算放大器的示例性相位相依性自動歸零運算放大器的電路圖;
圖5是示例性裸片內(nèi)建電流測量系統(tǒng)的電路圖,所述裸片內(nèi)建電流測量系統(tǒng)包含圖4中的相位相依性自動歸零運算放大器,其安置在半導體裸片的不同區(qū)域中以用于測量裸片內(nèi)建電流;
圖6A是示出當使用圖4中的相位相依性自動歸零運算放大器時對應于圖5中的裸片內(nèi)建電流測量系統(tǒng)的示例性信號集合的曲線圖,所述相位相依性自動歸零運算放大器包含采用圖2中的基于相位的頻率補償系統(tǒng)的相位相依性調(diào)零運算放大器;
圖6B是示出當使用圖1中的自動歸零運算放大器時對應于圖5中的裸片內(nèi)建電流測量系統(tǒng)的示例性信號集合的曲線圖,所述自動歸零運算放大器不采用圖2中的基于相位的頻率補償系統(tǒng);
圖7是可以包含多個IC塊的示例性集成電路(IC)的框圖,其中圖5中的裸片內(nèi)建電流測量系統(tǒng)經(jīng)配置以測量向每個對應的IC塊提供的負載電流;
圖8是采用基于相位的頻率補償系統(tǒng)的示例性相位相依性運算放大器的電路圖,所述基于相位的頻率補償系統(tǒng)包含模擬先斷后合多路復用器(MUX)以作為用于基于時鐘信號的時鐘相位選擇頻率補償電路中的一個以增加相位相依性運算放大器的輸出電壓的轉(zhuǎn)換速率的示例性選擇電路;
圖9A是示例性相位相依性運算放大器的電路圖,所述相位相依性運算放大器采用通過采用多個頻率補償電路使用n型金屬氧化物半導體(NMOS)晶體管提供米勒補償?shù)幕谙辔坏念l率補償系統(tǒng),以及經(jīng)配置以基于時鐘信號的時鐘相位選擇頻率補償電路中的一個以增加相位相依性運算放大器的輸出電壓的轉(zhuǎn)換速率的選擇電路;
圖9B是示例性相位相依性運算放大器的電路圖,所述相位相依性運算放大器采用通過采用多個頻率補償電路使用p型金屬氧化物半導體(PMOS)晶體管提供米勒補償?shù)幕谙辔坏念l率補償系統(tǒng),以及經(jīng)配置以基于時鐘信號的時鐘相位選擇頻率補償電路中的一個以增加相位相依性運算放大器的輸出電壓的轉(zhuǎn)換速率的選擇電路;以及
圖10是采用多個相位相依性運算放大器的開關電容器網(wǎng)絡的電路圖,所述相位相依性運算放大器可以利用基于相位的頻率補償系統(tǒng),包含但不限于圖2和9中的基于相位的頻率補償系統(tǒng)。
具體實施方式
現(xiàn)參考各圖,描述本發(fā)明的若干示例性方面。本文中使用詞語“示例性”意指“充當實例、例子或說明。”本文中描述為“示例性”的任何方面未必理解為比其它方面較佳或有利。
詳細描述中揭示的方面包含采用基于相位的頻率補償?shù)南辔幌嘁佬赃\算放大器(operational amplifier,也稱為“op-amp”)。也揭示相關系統(tǒng)及方法。在一個方面中,提供一種相位相依性運算放大器,其經(jīng)配置以基于差分輸入以配置的增益提供輸出電壓,所述差分輸入基于時鐘信號的時鐘相位切換。相位相依性運算放大器采用具有耦合到相位相依性運算放大器的電壓輸出節(jié)點的多個頻率補償電路的基于相位的頻率補償系統(tǒng)。每個頻率補償電路對應于時鐘信號的不同時鐘相位。在操作期間,頻率補償系統(tǒng)的對應于當前時鐘相位的頻率補償電路被選擇電路選擇,并且耦合到相位相依性運算放大器的電壓輸出節(jié)點以用于頻率補償。此外,相位相依性運算放大器還在其對應的時鐘相位期間給選定的頻率補償電路充電,以在所述時鐘相位期間存儲大致等于相位相依性運算放大器的輸出電壓的電壓。以此方式,當再次轉(zhuǎn)變回時鐘信號的給定時鐘相位時,對應的頻率補償電路向相位相依性運算放大器的電壓輸出節(jié)點提供存儲的輸出電壓。因為頻率補償電路已經(jīng)具有大致等于用于轉(zhuǎn)變成的相位的期望輸出電壓的存儲電壓,所以在其對應的時鐘相位的后續(xù)例子期間,相位相依性運算放大器可能僅僅需要向?qū)念l率補償電路提供少量電壓(例如等于期望輸出電壓與當前存儲電壓之間的差異的電壓),就能將其轉(zhuǎn)換回其期望電壓。因為僅僅需要少量電壓就能給對應的頻率補償電路充電,所以相位相依性運算放大器可以更快速地轉(zhuǎn)換成對應于時鐘信號的給定時鐘相位的輸出電壓。
在這點上,圖2示出采用基于相位的頻率補償系統(tǒng)38的示例性相位相依性運算放大器36。如下文將更詳細地論述,相位相依性運算放大器36經(jīng)配置以基于第一差分輸入對42、44(也稱為“差分輸入42、44”)在電壓輸出節(jié)點40上提供輸出電壓VOUT,其基于受到時鐘信號CLK控制的開關46(1)-46(4)變化。差分輸入42、44被提供到差分放大器48(例如跨導放大器,或者“gm”放大器),其在電壓輸出節(jié)點40上生成輸出電壓VOUT。在這個實例中,單位增益放大器50接收輸出電壓VOUT并且向外部電壓輸出節(jié)點52驅(qū)動外部輸出電壓VOUT-EXT。值得注意的是,雖然此實例包含單位增益放大器50,但是其它方面可以通過采用電路元件(例如線材)代替單位增益放大器50而提供類似功能性。所述基于相位的頻率補償系統(tǒng)38采用耦合到電壓輸出節(jié)點40的多個頻率補償電路54(1)-54(N)。每個頻率補償電路54(1)-54(N)對應于時鐘信號CLK的不同時鐘相位。對應于時鐘信號CLK的當前時鐘相位的頻率補償電路54(1)-54(N)被選擇電路56選擇并且耦合到電壓輸出節(jié)點40。相位相依性運算放大器36在其對應的時鐘相位期間給選定頻率補償電路54(1)-54(N)充電,以存儲大致等于所述時鐘相位期間的輸出電壓VOUT的電壓。因此,當再次轉(zhuǎn)變回時鐘信號CLK的給定時鐘相位時,對應的頻率補償電路54(1)-54(N)向相位相依性運算放大器36的電壓輸出節(jié)點40提供存儲的輸出電壓。對應的頻率補償電路54(1)-54(N)在其對應的時鐘相位的后續(xù)例子期間僅僅需要來自相位相依性運算放大器36的少量電壓就能取代因為裝置寄生效應丟失的電荷并且達到其設計電壓。因此,相位相依性運算放大器36可以更快速地轉(zhuǎn)換成對應于時鐘信號CLK的給定時鐘相位的輸出電壓VOUT,同時仍然接收頻率補償。
繼續(xù)參看圖2,以下實例描述相位相依性運算放大器36的操作,其中頻率補償電路54(1)、54(2)之前已經(jīng)分別充電到對應于第一時鐘相位的輸出電壓VOUT,VOUT-1和對應于第二時鐘相位的輸出電壓VOUT,VOUT-2。在這點上,在時鐘信號CLK的第一時鐘相位期間,開關46(1)、46(2)閉合,而開關46(3)、46(4)斷開。差分放大器48經(jīng)配置以從差分輸入42、44接收對應于時鐘信號CLK的第一時鐘相位的輸入電壓,并且在電壓輸出節(jié)點40上生成輸出電壓VOUT-1。選擇電路56經(jīng)配置以通過激活對應的開關58(1)而選擇對應于第一時鐘相位的頻率補償電路54(1)。在這個實例中,頻率補償電路54(1)包括電阻器-電容器(RC)電路,其包含電容器60(1)與電阻器62(1)串聯(lián)。以此方式,頻率補償電路54(1)經(jīng)配置以具有大致等于來自第一時鐘相位的前一例子的存儲在電容器60(1)上的輸出電壓VOUT-1的電壓。因為頻率補償電路54(1)中的電容器60(1)具有大致等于輸出電壓VOUT-1的存儲電壓,所以僅僅需要來自電壓輸出節(jié)點40的少量電壓就能將存儲于頻率補償電路54(1)中的電壓轉(zhuǎn)換成VOUT-1。因此,使用來自相位相依性運算放大器36的電壓將電壓輸出節(jié)點40上的輸出電壓VOUT轉(zhuǎn)換成輸出電壓VOUT-1。
繼續(xù)參看圖2,當從時鐘信號CLK的第一時鐘相位轉(zhuǎn)變成第二時鐘相位時,開關46(3)、46(4)閉合,而開關46(1)、46(2)斷開。差分放大器48經(jīng)配置以從差分輸入42、44接收對應于時鐘信號CLK的第二時鐘相位的輸入電壓,并且在電壓輸出節(jié)點40上生成輸出電壓VOUT-2。因此,電壓輸出節(jié)點40上的輸出電壓VOUT必須從輸出電壓VOUT-1轉(zhuǎn)換成輸出電壓VOUT-2。類似于針對第一時鐘相位描述的操作,選擇電路56經(jīng)配置以通過激活對應的開關58(2)而選擇對應于第二時鐘相位的頻率補償電路54(2)。然而,頻率補償電路54(2)經(jīng)配置以具有大致等于來自第二時鐘相位的前一例子的存儲在電容器60(2)上的輸出電壓VOUT-2的電壓。頻率補償電路54(2)中的電容器60(2)具有大致等于輸出電壓VOUT-2的存儲電壓,這意味著僅僅需要來自電壓輸出節(jié)點40的少量電壓就能將存儲于頻率補償電路54(2)中的電壓轉(zhuǎn)換成VOUT-2。因為僅僅需要少量電壓就能轉(zhuǎn)換頻率補償電路54(2)的電壓,所以相比于不采用基于相位的頻率補償系統(tǒng)38的運算放大器,電壓輸出節(jié)點40上的輸出電壓VOUT將更快速地從輸出電壓VOUT-1轉(zhuǎn)換成輸出電壓VOUT-2。
在這點上,圖3示出了圖2中的相位相依性運算放大器36采用的用于在時鐘相位轉(zhuǎn)變之后增加電壓輸出節(jié)點40上的輸出電壓VOUT的轉(zhuǎn)換速率的示例性過程64。參看圖3,差分放大器48基于第一差分輸入對42、44的差異生成輸出電壓VOUT(框66)。此外,基于相位的頻率補償系統(tǒng)38向相位相依性運算放大器36提供頻率補償?;谙辔坏念l率補償系統(tǒng)38基于時鐘信號CLK的時鐘相位選擇多個頻率補償電路54(1)-54(N)中的一個(框68)?;谙辔坏念l率補償系統(tǒng)38使用對應于時鐘信號CLK的當前相位的多個頻率補償電路54(1)-54(N)中的一個補償輸出電壓VOUT(框70)。如先前描述,每個頻率補償電路54(1)-54(N)設計成存儲對應于時鐘信號CLK的時鐘相位的相位特定補償電壓。設計每個頻率補償電路54(1)-54(N)以存儲相位特定電壓,允許相位相依性運算放大器36使用其電壓轉(zhuǎn)換電壓輸出節(jié)點40上的輸出電壓VOUT,而不需要向?qū)念l率補償電路54(1)-54(N)提供超過少量電壓就能轉(zhuǎn)換其存儲電壓。因為在時鐘信號CLK的時鐘相位轉(zhuǎn)變后,僅僅需要少量電壓就能轉(zhuǎn)換頻率補償電路54(1)-54(N),所以在時鐘相位轉(zhuǎn)變之后,電壓輸出節(jié)點40上的輸出電壓VOUT更快速地轉(zhuǎn)換。因此,相比于不使用基于相位的頻率補償系統(tǒng)38的過程,采用過程64允許相位相依性運算放大器36在時鐘相位轉(zhuǎn)變后更快地轉(zhuǎn)換電壓輸出節(jié)點40上的輸出電壓VOUT。以此方式,實現(xiàn)頻率補償配合增加轉(zhuǎn)換速率,使得相位相依性運算放大器36能用于多種系統(tǒng)。
在這點上,圖4示出了相位相依性自動歸零運算放大器72,其包含采用圖2中的基于相位的頻率補償系統(tǒng)38的相位相依性調(diào)零運算放大器74。相位相依性自動歸零運算放大器72包含與圖1中的自動歸零運算放大器10相同的某些組件。此些相同的組件在圖4中用與圖1中相同的數(shù)字表示,因而這里將不再贅述。以此方式,在時鐘信號CLK的第一時鐘相位期間,相位相依性調(diào)零運算放大器74在調(diào)零電壓輸出節(jié)點76上生成第二時鐘相位特有的調(diào)零輸出電壓VOUT-NULL-P1'。值得注意的是,調(diào)零電壓輸出節(jié)點76類似于圖2中的外部電壓輸出節(jié)點52。此外,類似于圖1中的自動歸零運算放大器10,當時鐘信號CLK轉(zhuǎn)變成第二時鐘相位時,相位相依性調(diào)零運算放大器74在調(diào)零電壓輸出節(jié)點76上生成第二時鐘相位特有的調(diào)零輸出電壓VOUT-NULL-P2'。然而,因為相位相依性調(diào)零運算放大器74采用圖2中的基于相位的頻率補償系統(tǒng)38,所以相比于圖1中的自動歸零放大器10,調(diào)零電壓輸出節(jié)點76更快速地從VOUT-NULL-P1'轉(zhuǎn)換成VOUT-NULL-P2'。更具體來說,類似于圖2中的相位相依性運算放大器36和圖3中的過程64,基于相位的頻率補償系統(tǒng)38中的每個頻率補償電路54(1)-54(N)存儲相位特定電壓。因此,在時鐘相位的轉(zhuǎn)變后,不需要來自相位相依性調(diào)零運算放大器74的電壓就能轉(zhuǎn)換存儲于頻率補償電路54(1)-54(N)中的電壓。這樣相比于圖1中的自動歸零運算放大器10允許調(diào)零電壓輸出節(jié)點76上的調(diào)零輸出電壓在更短的時間從VOUT-NULL-P1'轉(zhuǎn)換成VOUT-NULL-P2'。以此方式,調(diào)零電壓輸出節(jié)點76在第二時鐘相位中更早向主運算放大器16提供VOUT-NULL-P2',由此減小主電壓輸出節(jié)點20上的時鐘相位轉(zhuǎn)變所導致的錯誤電壓。
在這點上,圖5示出了當使用圖4中的相位相依性自動歸零運算放大器72時得到更好的性能的裸片內(nèi)建電流測量系統(tǒng)78。裸片內(nèi)建電流測量系統(tǒng)78用于測量負載電路80的電源電流(未圖示)。為了測量此電流,裸片內(nèi)建電流測量系統(tǒng)78包含電壓源(Vdd)82,其向磁頭開關晶體管84的源極提供輸入電壓。磁頭開關晶體管84通過允許電壓信號86到達負載電路80而向負載電路80提供功率控制。電壓源82還向鏡面晶體管88的源極提供輸入電壓,其是磁頭開關晶體管84的寬度的一部分。磁頭開關晶體管84和鏡面晶體管88都在場效應晶體管(FET)三極管區(qū)域中深入偏置,從而實際上使其充當?shù)椭惦娮杵?。此外,鏡面晶體管88提供的電壓穿越共源共柵晶體管90進入感測電阻器92中。來自感測電阻器92的電壓被提供到模/數(shù)轉(zhuǎn)換器(ADC)94,其將電壓轉(zhuǎn)換成表示負載電路80的電源電流的數(shù)字數(shù)據(jù)流96。
繼續(xù)參看圖5,為了使裸片內(nèi)建電流測量系統(tǒng)78正確地運轉(zhuǎn),磁頭開關晶體管84和鏡面晶體管88需要具有精確相等的漏極-源極電壓。以此方式,圖4中的相位相依性自動歸零運算放大器72連同共源共柵晶體管90,迫使鏡面晶體管88的漏極-源極電壓等于磁頭開關晶體管84的漏極-源極電壓。更具體來說,相位相依性自動歸零運算放大器72控制共源共柵晶體管90以便使鏡面晶體管88上的電流保持等于磁頭開關晶體管84上的電流。在這樣做時,鏡面晶體管88和磁頭開關晶體管84的漏極-源極電壓保持彼此相等。然而,在這個實例中,磁頭開關晶體管84與鏡面晶體管88相比相對較大,因此,磁頭開關晶體管84的漏極-源極電壓相對較小。因此,與相位相依性自動歸零運算放大器72相關聯(lián)的偏移電壓的任何效應必須足夠小,以便相對于磁頭開關晶體管84的漏極-源極電壓是可忽略的。如果與相位相依性自動歸零運算放大器72相關聯(lián)的偏移電壓的效應是可忽略的,則相位相依性自動歸零運算放大器72將不會干擾鏡面晶體管88的漏極-源極電壓。以此方式,鏡面晶體管88的漏極-源極電壓將精確地等于磁頭開關晶體管84的漏極-源極電壓,因為相位相依性自動歸零運算放大器72經(jīng)配置以抵消其自身的偏移電壓的效應。
在這點上,圖6A示出采用圖4中相位相依性自動歸零運算放大器72的圖5中的裸片內(nèi)建電流測量系統(tǒng)78內(nèi)的示例性信號集合98。如圖6A中所示,由于相位相依性自動歸零運算放大器72的輸出電壓(線104)的作用,鏡面晶體管88的漏極-源極電壓(線100)被迫與磁頭開關晶體管84的漏極-源極電壓相等(線102)。此外,負載電路80的電源電壓(線106)(這是負載電路80的電源電流乘以電阻)示出了負載電路80從時間108到時間110具有升高的負載電流。以此方式,在時間108到時間110期間在感測電阻器92兩端的電壓(線112)指示負載電路80的測量到的電源電流。因為在這個方面中,相位相依性自動歸零運算放大器72采用基于相位的頻率補償系統(tǒng)38,所以每當時鐘信號CLK(線116)從第一時鐘相位轉(zhuǎn)變成第二時鐘相位時出現(xiàn)在感測電阻器92兩端的電壓(線112)上的突波114(1)-114(12)具有相對較小的幅度。干擾114(1)-114(12)的幅度較小,是因為基于相位的頻率補償系統(tǒng)38提高了相位相依性自動歸零運算放大器72中的相位相依性調(diào)零運算放大器74的轉(zhuǎn)換速率。具體來說,通過從與第一時鐘相位相關聯(lián)的電壓更快速地轉(zhuǎn)變成與第二時鐘相位相關聯(lián)的電壓,相位相依性調(diào)零運算放大器74減少了相位相依性自動歸零運算放大器72的偏移電壓對于鏡面晶體管88的漏極-源極電壓的影響。以此方式,也在裸片內(nèi)建電流測量系統(tǒng)78的其余部分中減小了這樣的影響。
相比之下,圖6B示出了當采用圖1中的自動歸零運算放大器10時圖4中的裸片內(nèi)建電流測量系統(tǒng)78內(nèi)的示例性信號集合98'。類似于圖6A中描述的細節(jié),由于圖1中的自動歸零運算放大器10的輸出電壓(線104'),所以鏡面晶體管88的漏極-源極電壓(線100')被迫與磁頭開關晶體管84的漏極-源極電壓(線102')相等。此外,負載電路80的電源電壓(線106')示出了負載電路80從時間108'到時間110'具有升高的負載電流。以此方式,在時間108'到時間110'期間在感測電阻器92兩端的電壓(線112')指示負載電路80的測量到的電源電流。然而,相比于圖6A中的干擾114(1)-114(12),每當時鐘信號CLK(線116')從第一時鐘相位轉(zhuǎn)變成第二時鐘相位時,出現(xiàn)在感測電阻器92兩端的電壓(線112')上的干擾114'(1)-114'(12)具有更大的幅度。干擾114'(1)-114'(12)的幅度的此增加是因為圖1中的自動歸零運算放大器10中的調(diào)零運算放大器18的轉(zhuǎn)換速率更慢。更具體來說,由于調(diào)零運算放大器18從與第一時鐘相位相關聯(lián)的電壓轉(zhuǎn)換成與第二時鐘相位相關聯(lián)的電壓所必需的時間量,自動歸零運算放大器10內(nèi)的主運算放大器16的輸出電壓VOUT經(jīng)歷了干擾114'(1)-114'(12)。因此,如通過圖6A所示,在裸片內(nèi)建電流測量系統(tǒng)78中使用具有基于相位的頻率補償系統(tǒng)38的相位相依性自動歸零運算放大器72,相對于采用圖1中的自動歸零運算放大器10提供具有減少的干擾114(1)-114(12)的輸出。
在這點上,圖7示出了示例性集成電路(IC)118,其包含多個IC塊120(1)-120(N)和多個裸片內(nèi)建電流測量系統(tǒng)78(1)-78(N)。在這個方面中,每個裸片內(nèi)建電流測量系統(tǒng)78(1)-78(N)包含相位相依性自動歸零運算放大器72(未圖示),其采用具有基于相位的頻率補償系統(tǒng)38的相位相依性調(diào)零運算放大器74。因此,作為非限制性實例,每個裸片內(nèi)建電流測量系統(tǒng)78(1)-78(N)可經(jīng)配置以測量每個對應的IC塊120(1)-120(N)的負載電流。在如先前描述將對應的測量到的負載電流轉(zhuǎn)換成數(shù)字信號之后,每個裸片內(nèi)建電流測量系統(tǒng)78(1)-78(N)可以向控制電路122提供數(shù)字信號??刂齐娐?22可經(jīng)配置以使用來自裸片內(nèi)建電流測量系統(tǒng)78(1)-78(N)的此信息實現(xiàn)各種功能。舉例來說,控制電路122可以使用此信息計算和監(jiān)視IC 118的總負載電流。如果總負載電流超出限定的閾值,則控制電路122可以采取必要的措施來減少IC塊120(1)-120(N)中的一或多個的負載電流。舉例來說,控制電路122可經(jīng)配置以限制被提供到IC塊120(1)-120(N)的時鐘信號以便將總負載電流降低到限定的閾值以下以防IC 118過熱。因此,由此實例顯而易見,具有基于相位的頻率補償系統(tǒng)38的例如相位相依性運算放大器36或相位相依性自動歸零運算放大器72的相位相依性運算放大器可以用于輔助系統(tǒng)內(nèi)的重要功能。
除了本文前面所述的方面之外,采用基于相位的頻率補償?shù)南辔幌嘁佬赃\算放大器還可以使用各種組件實現(xiàn)類似結果。更具體來說,參看圖8,在這個方面中,相位相依性運算放大器124采用具有選擇電路的基于相位的頻率補償系統(tǒng)126,所述選擇電路由模擬先斷后合多路復用器(MUX)128構成。相位相依性運算放大器124包含與圖2中的相位相依性運算放大器36共同的某些組件。此些共同的組件在圖8中用與圖2中相同的數(shù)字指示,因而這里將不再贅述。
以此方式,繼續(xù)參看圖8,模擬先斷后合MUX 128向相位相依性運算放大器124提供相位轉(zhuǎn)變期間的重要的電壓控制。具體來說,模擬先斷后合MUX 128經(jīng)配置以先完全取消選擇先前頻率補償電路54(1)-54(N),然后選擇相對于時鐘信號CLK的時鐘相位的變化的當前頻率補償電路54(1)-54(N)。這樣能防止存儲在頻率補償電路54(1)-54(N)上的電壓在時鐘相位轉(zhuǎn)變期間“涂抹”(smearing)。換句話說,這樣能防止存儲在一個頻率補償電路54(1)-54(N)上的電壓傳送到另一頻率補償電路54(1)-54(N)。舉例來說,當時鐘信號CLK從第一時鐘相位轉(zhuǎn)變成第二時鐘相位時,多路復用器選擇器130可以通知模擬先斷后合MUX 128到第二時鐘相位的變化。模擬先斷后合MUX 128經(jīng)配置以完全取消選擇頻率補償電路54(1)。在取消選擇頻率補償電路54(1)之后,模擬先斷后合MUX128經(jīng)配置以選擇頻率補償電路54(2)。以此方式,模擬先斷后合MUX 128確保存儲于頻率補償電路54(1)中的電壓不被傳送到頻率補償電路54(2)中,且反之亦然。這樣允許即使在時鐘相位變化期間,存儲于每個頻率補償電路54(1)-54(N)內(nèi)的電壓對于對應的時鐘相位也保持在所希望電平。因此,可以實施模擬先斷后合MUX 128以防止基于相位的頻率補償系統(tǒng)126中的電壓涂抹,幫助相位相依性運算放大器124提供頻率補償,同時提高電壓輸出節(jié)點40上的輸出電壓VOUT的轉(zhuǎn)換速率。
返回至圖2,基于相位的頻率補償系統(tǒng)38經(jīng)配置以提供“簡單”頻率補償。以此方式,繼續(xù)參看圖2,在這個實例中,電壓輸出節(jié)點40耦合到單位增益放大器50的輸入和基于相位的頻率補償系統(tǒng)38。如前文所述,其它方面可以通過采用電路元件(例如線材)代替單位增益放大器50而提供類似的功能性?;谙辔坏念l率補償系統(tǒng)38經(jīng)配置以向選擇電路56選擇的頻率補償電路54(1)-54(N)的第一輸入132(1)-132(N)提供電壓輸出節(jié)點40。此外,每個頻率補償電路54(1)-54(N)的第二輸入134(1)-134(N)耦合到接地源136。以此方式,基于相位的頻率補償系統(tǒng)38經(jīng)配置以向相位相依性運算放大器36提供“簡單”頻率補償。
除了如圖2中的方面中所示配置基于相位的頻率補償系統(tǒng)38以提供“簡單”頻率補償之外,其它方面可以實現(xiàn)額外類型的補償。在這點上,參看圖9A和圖9B,基于相位的頻率補償系統(tǒng)38可以在相位相依性運算放大器138、138'內(nèi)配置以實現(xiàn)米勒頻率補償。相位相依性運算放大器138、138'包含與圖2中的相位相依性運算放大器36共同的某些組件。此些共同的組件在圖9A和圖9B中用與圖2中相同的數(shù)字指示,因而這里將不再贅述。
以此方式,特定參看圖9A,相位相依性運算放大器138內(nèi)的差分放大器48在電壓輸出節(jié)點40上生成輸出電壓VOUT。電壓輸出節(jié)點40耦合到n型金屬氧化物半導體(NMOS)晶體管140的柵極。NMOS晶體管140的源極耦合到接地源142,而NMOS晶體管140的漏極耦合到電流源144、外部電壓輸出節(jié)點52和基于相位的頻率補償系統(tǒng)38。外部電壓輸出節(jié)點52耦合到選擇電路56選擇的頻率補償電路54(1)-54(N)的第一輸入146(1)-146(N)。以此方式,NMOS晶體管140和電流源144充當在米勒頻率補償內(nèi)實現(xiàn)米勒效應所需的倒置增益級。此外,每個頻率補償電路54(1)-54(N)的第二輸入148(1)-148(N)耦合到電壓輸出節(jié)點40。以此方式,基于相位的頻率補償系統(tǒng)38經(jīng)配置以向相位相依性運算放大器138提供米勒頻率補償。
此外,特定參看圖9B,相位相依性運算放大器138'內(nèi)的差分放大器48在電壓輸出節(jié)點40上生成輸出電壓VOUT。電壓輸出節(jié)點40耦合到p型金屬氧化物半導體(PMOS)晶體管141的柵極。PMOS晶體管141的源極耦合到電壓源143,而PMOS晶體管141的漏極耦合到電流源145、外部電壓輸出節(jié)點52和基于相位的頻率補償系統(tǒng)38。外部電壓輸出節(jié)點52耦合到選擇電路56選擇的頻率補償電路54(1)-54(N)的第一輸入146(1)-146(N)。以此方式,PMOS晶體管141和電流源145充當在米勒頻率補償內(nèi)實現(xiàn)米勒效應所需的倒置增益級。此外,每個頻率補償電路54(1)-54(N)的第二輸入148(1)-148(N)耦合到電壓輸出節(jié)點40。以此方式,基于相位的頻率補償系統(tǒng)38經(jīng)配置以向相位相依性運算放大器138'提供米勒頻率補償。
具有根據(jù)本文中所揭示的各方面的基于相位的頻率補償系統(tǒng)的相位相依性運算放大器可以提供于任何電子裝置中或者集成到任何電子裝置中。實例包含(但不限于)機頂盒、娛樂單元、導航裝置、通信裝置、固定位置數(shù)據(jù)單元、移動位置數(shù)據(jù)單元、移動電話、蜂窩式電話、計算機、便攜式計算機、桌上型計算機、個人數(shù)字助理(PDA)、監(jiān)視器、計算機監(jiān)視器、電視機、調(diào)諧器、無線電、衛(wèi)星無線電、音樂播放器、數(shù)字音樂播放器、便攜式音樂播放器、數(shù)字視頻播放器、視頻播放器、數(shù)字影音光盤(DVD)播放器和便攜式數(shù)字視頻播放器。
在這點上,圖10示出可以利用采用圖2、8和9中所圖示的基于相位的頻率補償系統(tǒng)38、126的相位相依性運算放大器的電子裝置150的實例。在這個實例中,可以在包含開關電容器網(wǎng)絡(未圖示)的電子裝置150內(nèi)采用多個相位相依性運算放大器36(1)-36(N)、124(1)-124(N)、138(1)-138(N)或其任何組合。以此方式,相位相依性運算放大器36(1)-36(N)、124(1)-124(N)、138(1)-138(N)可以輔助電子裝置150內(nèi)的涉及多個相位的各種功能。具體來說,通過提供頻率補償同時提高相位特定電壓之間的轉(zhuǎn)換速率,相位相依性運算放大器36(1)-36(N)、124(1)-124(N)、138(1)-138(N)可以改善電子裝置150內(nèi)的各種功能的性能和準確度。
所屬領域的技術人員將進一步了解,結合本文中所揭示的各方面所描述的各種說明性邏輯塊、模塊、電路以及算法可被實施為電子硬件、存儲于存儲器或另一計算機可讀媒體中且由處理器或其它處理裝置執(zhí)行的指令,或此兩者的組合。作為實例,本文中所描述的裝置可用于任何電路、硬件組件、IC或IC芯片中。本文中所揭示的存儲器可為任何類型和大小的存儲器,且可經(jīng)配置以存儲所要的任何類型的信息。為清楚說明此可互換性,上文已大體上關于其功能性而描述了各種說明性組件、塊、模塊、電路和步驟。如何實施此功能性取決于特定應用、設計選項及/或強加于整個系統(tǒng)的設計約束。所屬領域的技術人員可針對每一特定應用以不同方式實施所描述的功能性,但此類實施決策不應被解譯為引起偏離本發(fā)明的范圍。
結合本文中所揭示的各方面所描述的各種說明性邏輯塊、模塊和電路可用以下各項來實施或執(zhí)行:處理器、數(shù)字信號處理器(DSP)、專用集成電路(ASIC)、現(xiàn)場可編程門陣列(FPGA)或其它可編程邏輯裝置、離散門或晶體管邏輯、離散硬件組件,或經(jīng)設計以執(zhí)行本文中所描述的功能的其任何組合。處理器可為微處理器,但在替代方案中,處理器可為任何常規(guī)處理器、控制器、微控制器或狀態(tài)機。處理器還可實施為計算裝置的組合,例如,DSP與微處理器的組合、多個微處理器、結合DSP核心的一個或多個微處理器,或任何其它此類配置。
本文中所揭示的方面可以硬件和存儲于硬件中的指令來體現(xiàn),且可駐留于(例如)隨機存取存儲器(RAM)、快閃存儲器、只讀存儲器(ROM)、電可編程ROM(EPROM)、電可擦除可編程ROM(EEPROM)、寄存器、硬盤、可裝卸式磁盤、CD-ROM或所屬領域中已知的任何其它形式的計算機可讀媒體中。示例性存儲媒體耦合到處理器,使得處理器可從存儲媒體讀取信息且將信息寫入到存儲媒體。在替代方案中,存儲媒體可與處理器一體化。處理器和存儲媒體可以駐留在ASIC中。ASIC可以駐留在遠端臺中。在替代方案中,處理器與存儲媒體可作為離散組件駐留在遠端臺、基站或服務器中。
還應注意,描述本文中的示例性方面中的任一者中所描述的操作步驟以提供實例和論述??梢杂贸怂f明的順序之外的大量不同順序執(zhí)行所描述的操作。此外,單個操作步驟中所描述的操作實際上可在許多不同步驟中執(zhí)行。另外,可組合在示例性方面中所論述的一或多個操作步驟。應理解,所屬領域的技術人員將容易明白,流程圖中所說明的操作步驟可以經(jīng)受大量不同修改。所屬領域的技術人員還將了解,可使用多種不同技術和技法中的任一者來表示信息和信號。例如,可由電壓、電流、電磁波、磁場或磁粒子、光場或光粒子或其任何組合來表示可貫穿以上描述參考的數(shù)據(jù)、指令、命令、信息、信號、位、符號和碼片。
提供本發(fā)明的先前描述以使所屬領域的技術人員能夠制造或使用本發(fā)明。所屬領域的技術人員將容易顯而易見對本發(fā)明的各種修改,且本文中界定的一般原理可應用于其它變化而不脫離本發(fā)明的精神或范圍。因此,本發(fā)明并不希望限于本文中所描述的實例及設計,而應被賦予與本文中所揭示的原理及新穎特征相一致的最廣范圍。