国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      五輸入端組合邏輯電路的晶體管級實(shí)現(xiàn)方案的電路的制作方法

      文檔序號:11929121閱讀:221來源:國知局
      五輸入端組合邏輯電路的晶體管級實(shí)現(xiàn)方案的電路的制作方法與工藝

      本發(fā)明涉及一種組合邏輯的電路,特別是涉及一種五輸入端組合邏輯電路的晶體管級實(shí)現(xiàn)方案的電路。



      背景技術(shù):

      現(xiàn)有技術(shù)實(shí)現(xiàn)該五輸入端組合邏輯電路的晶體管級實(shí)現(xiàn)方案的電路存在以下缺點(diǎn)和不足之處:

      一,電路復(fù)雜、所需邏輯門數(shù)目較多

      現(xiàn)有技術(shù)要實(shí)現(xiàn)邏輯Y=~(A·B·C·(D+E)),經(jīng)硬件描述語言Verilog代碼編輯,然后綜合后會是如圖2所示:分三級來實(shí)現(xiàn),其調(diào)用了2個反相器、1個3輸入端或非門、1個2輸入端與非門和1個2輸入端或非門。

      二,信號傳輸延遲大

      信號經(jīng)此三級門的傳輸,由于門本身固有的延遲,從輸入到輸出的總的傳輸延遲加大。輸入到輸出的傳輸延遲太大,對于頻率高,對信號延遲大小很關(guān)心的電路將會是致命的。

      三,所需電路成本高

      由于現(xiàn)有電路使用了2個反相器(1PMOS+1NMOS共2個晶體管)、1個3輸入端或非門(3PMOS+3NMOS共6個晶體管)、1個2輸入端與非門(2PMOS+2NMOS共4個晶體管)和1個2輸入端或非門(2PMOS+2NMOS共4個晶體管),這總體是需要2*2+1*6+2*4=18個晶體管的,由于晶體管數(shù)目較多,導(dǎo)致其所占用的硅片面積較大。



      技術(shù)實(shí)現(xiàn)要素:

      本發(fā)明所要解決的技術(shù)問題是提供一種五輸入端組合邏輯電路的晶體管級實(shí)現(xiàn)方案的電路,其削減晶體管數(shù)目,本方案只需要10個晶體管,這達(dá)到了降低晶體管數(shù)目的目的,最終實(shí)現(xiàn)了達(dá)到同樣的邏輯功能所占用的硅片面積的大幅削減的目的。

      本發(fā)明是通過下述技術(shù)方案來解決上述技術(shù)問題的:一種五輸入端組合邏輯電路的晶體管級實(shí)現(xiàn)方案的電路,其特征在于,其包括第一三極管、第二三極管、第三三極管、第四三極管、第五三極管、第六三極管、第七三極管、第八三極管、第九三極管、第十三極管,第一三極管的柵極與第五三極管的柵極連接,第一三極管的源極、第二三極管的源極、第二三極管的源極、第四三極管的源極都與第五三極管的漏極連接,第四三極管的漏極與第十三極管的源極連接,第一三極管的漏極、第二三極管的漏極、第三三極管的漏極都與第十三極管的漏極連接,第四三極管的源極與第五三極管的漏極連接,第五三極管的源極與第六三極管的漏極連接,第六三極管的源極與第七三極管的漏極連接,第七三極管的源極與第八三極管的漏極、第九三極管的漏極連接,第八三極管的源極與第九三極管的源極連接,第八三極管的源極、第九三極管的源極都接地,第二三極管的柵極與第六三極管的柵極連接,第三三極管的柵極與第七三極管的柵極連接,第十三極管的柵極與第八三極管的柵極連接,第四三極管的柵極與第九三極管的柵極連接,第八三極管的源極、第九三極管的源極都接地。

      優(yōu)選地,所述第一三極管、第二三極管、第三三極管、第四三極管、第十三極管都是PMOS管,第五三極管、第六三極管、第七三極管、第八三極管、第九三極管都是NMOS管。

      本發(fā)明的積極進(jìn)步效果在于:本發(fā)明削減晶體管數(shù)目,晶體管數(shù)目從18個被消減到10個,這達(dá)到了降低晶體管數(shù)目的目的,最終實(shí)現(xiàn)了達(dá)到同樣的邏輯功能所占用的硅片面積的大幅削減的目的。

      附圖說明

      圖1為本發(fā)明五輸入端組合邏輯電路的晶體管級實(shí)現(xiàn)方案的電路的電路圖。

      圖2為現(xiàn)有技術(shù)的電路圖。

      具體實(shí)施方式

      下面結(jié)合附圖給出本發(fā)明較佳實(shí)施例,以詳細(xì)說明本發(fā)明的技術(shù)方案。

      如圖1所示,本發(fā)明五輸入端組合邏輯電路的晶體管級實(shí)現(xiàn)方案的電路包括第一三極管Q1、第二三極管Q2、第三三極管Q3、第四三極管Q4、第五三極管Q5、第六三極管Q6、第七三極管Q7、第八三極管Q8、第九三極管Q9、第十三極管Q10,第一三極管Q1的柵極與第五三極管Q5的柵極連接,第一三極管Q1的源極、第二三極管Q2的源極、第二三極管Q3的源極、第四三極管Q4的源極都與第五三極管Q5的漏極連接,第四三極管Q4的漏極與第十三極管Q10的源極連接,第一三極管Q1的漏極、第二三極管Q2的漏極、第三三極管Q3的漏極都與第十三極管Q10的漏極連接,第四三極管Q4的源極與第五三極管Q5的漏極連接,第五三極管Q5的源極與第六三極管Q6的漏極連接,第六三極管Q6的源極與第七三極管Q7的漏極連接,第七三極管Q7的源極與第八三極管Q8的漏極、第九三極管Q9的漏極連接,第八三極管Q8的源極與第九三極管Q9的源極連接,第八三極管Q8的源極、第九三極管Q9的源極都接地,第二三極管Q2的柵極與第六三極管Q6的柵極連接,第三三極管Q3的柵極與第七三極管Q7的柵極連接,第十三極管Q10的柵極與第八三極管Q8的柵極連接,第四三極管Q4的柵極與第九三極管Q9的柵極連接,第八三極管Q8的源極、第九三極管Q9的源極都接地。

      第一三極管Q1、第二三極管Q2、第三三極管Q3、第四三極管Q4、第十三極管Q10都是PMOS管,第五三極管Q5、第六三極管Q6、第七三極管Q7、第八三極管Q8、第九三極管Q9都是NMOS管。

      本發(fā)明通過削減晶體管數(shù)目來實(shí)現(xiàn),本電路只用了十個晶體管,晶體管數(shù)目從18個被消減到10個,這達(dá)到了降低晶體管數(shù)目的目的,最終實(shí)現(xiàn)了達(dá)到同樣的邏輯功能所占用的硅片面積的大幅削減的目的。本發(fā)明主要有五個PMOS和五個NMOS晶體管實(shí)現(xiàn)的多輸入端門,可以把本實(shí)現(xiàn)方案做成標(biāo)準(zhǔn)單元(standard cell),以方便以后使用時調(diào)用。

      以上所述的具體實(shí)施例,對本發(fā)明的解決的技術(shù)問題、技術(shù)方案和有益效果進(jìn)行了進(jìn)一步詳細(xì)說明,所應(yīng)理解的是,以上所述僅為本發(fā)明的具體實(shí)施例而已,并不用于限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi),所做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。

      當(dāng)前第1頁1 2 3 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1