感性負(fù)載電壓脈寬調(diào)制去磁電路的制作方法
【專利摘要】本發(fā)明公開了一種感性負(fù)載電壓脈寬調(diào)制去磁電路。包括輸入保護(hù)整流電路和去磁主電路。輸入保護(hù)整流電路由TVS管或者雙向穩(wěn)壓二極管,四個整流二極管組成;去磁主電路由NMOS管M1、負(fù)載L1、續(xù)流二極管D6、去磁穩(wěn)壓二極管D8(或電阻)、自舉升壓電容C1、自舉升壓輔助二極管D7、自舉升壓電容充放電回路控制二極管D10(可去除)、自舉分壓電阻R1(可去除)、自舉分壓電阻R2(阻值可為零)、驅(qū)動分壓電阻R3、驅(qū)動分壓電阻R4(阻值可為零)、脈寬調(diào)制階段導(dǎo)通NMOS管M2(或三極管)、防NMOS管擊穿穩(wěn)壓二極管D9(可去除)組成。本發(fā)明電路響應(yīng)速度快,電路簡單,電路成本低,功耗低,去磁快。
【專利說明】
感性負(fù)載電壓脈寬調(diào)制去磁電路
技術(shù)領(lǐng)域
[0001]本發(fā)明涉及電壓脈寬調(diào)制去磁電路,尤其是涉及一種感性負(fù)載電壓脈寬調(diào)制去磁電路。
【背景技術(shù)】
[0002]隨著電子技術(shù)的迅猛發(fā)展,電壓脈寬調(diào)制技術(shù)由于其只需改變占空比即可完成對被控對象的線性控制,越來越多被應(yīng)用到各個領(lǐng)域。其中應(yīng)用較廣的就是通過電壓脈寬調(diào)制技術(shù)控制MOS管開關(guān),同時利用續(xù)流二極管,對感性負(fù)載進(jìn)行恒流控制,但是每次切斷感性負(fù)載時,由于續(xù)流二極管的存在和感性負(fù)載上電流不能突變的原因,無法迅速釋放感性負(fù)載上所蓄積的能量,從而導(dǎo)致切斷變慢,傳統(tǒng)的解決辦法是將一個穩(wěn)壓二極管和續(xù)流二極管串聯(lián),作為一個續(xù)流整體來實現(xiàn)續(xù)流,或者將一個電阻和續(xù)流二極管串聯(lián),作為一個續(xù)流整體來實現(xiàn)續(xù)流,但是由于電壓脈寬調(diào)制需要高速開關(guān)MOS管來控制電流,因此會導(dǎo)致上述續(xù)流整體頻繁通斷,從而導(dǎo)致穩(wěn)壓二極管頻繁擊穿和流過電阻上的電流較大,最終導(dǎo)致穩(wěn)壓二極管或者電阻上的功耗很大,因此傳統(tǒng)方法不能良好解決上述問題,這就需要一個電路在電壓脈寬調(diào)制高速開關(guān)MOS管控制感性負(fù)載時,穩(wěn)壓二極管(或電阻)不工作,而當(dāng)切斷感性負(fù)載時,穩(wěn)壓二極管(或電阻)起作用,這樣即可降低二極管(或電阻)的功耗。
【發(fā)明內(nèi)容】
[0003]為實現(xiàn)在電壓脈寬調(diào)制高速開關(guān)MOS管控制感性負(fù)載時,穩(wěn)壓二極管(或電阻)不工作,而當(dāng)切斷感性負(fù)載時,穩(wěn)壓二極管(或電阻)工作,同時由于切斷感性負(fù)載后,其上面的電流的下降速度跟反向電壓成正比,若使用電阻,則流經(jīng)電阻上的電壓會越來越小,從而電流下降速度會越來越慢,若使用穩(wěn)壓二極管,則穩(wěn)壓二極管上電壓基本固定,因此電流下降速度基本恒定。因此本發(fā)明的目的在于提供一種感性負(fù)載電壓脈寬調(diào)制去磁電路,電壓脈寬調(diào)制高速開關(guān)MOS管控制感性負(fù)載時,穩(wěn)壓二極管不工作,而當(dāng)切斷感性負(fù)載時,穩(wěn)壓二極管工作。
[0004]本發(fā)明采用的技術(shù)方案是:
方案一:一種感性負(fù)載電壓脈寬調(diào)制去磁電路:
本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl;去磁主電路,包括NMOS管Ml,NM0S管M2,三極管Ql,負(fù)載LI,穩(wěn)壓二極管D8,二個二極管D6、D7,電容Cl和四個電阻Rl?R4;負(fù)載LI的一端分別接穩(wěn)壓二極管D8的正極、NMOS管M2的源極或三極管Ql的發(fā)射極、電阻R3的一端和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,NM0S管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、和經(jīng)電阻R4接電阻R3的另一端、接NMOS管M2的刪極或三極管Ql的基極,電容Cl的另一端接電阻Rl的另一端和電阻R3的另一端的共接點(diǎn),NMOS管M2的漏極或三極管Ql的集電極,接穩(wěn)壓二極管D6的負(fù)極和穩(wěn)壓二極管D8的負(fù)極共接點(diǎn)。
[0005]所述去磁主電路,還包括二極管D10; 二極管D7的負(fù)極分別接電阻Rl的一端、經(jīng)二極管D1接電容CI的一端、電容Cl的一端經(jīng)電阻R4接電阻R3的另一端后接NMOS管M2的刪極或三極管Ql的基極。
[0006]方案二:一種感性負(fù)載電壓脈寬調(diào)制去磁電路:本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl;去磁主電路,包括NMOS管Ml,匪OS管M2,三極管Ql,負(fù)載LI,二個二極管D6?D7,電容Cl和五個電阻Rl?R5;負(fù)載LI的一端分別接電阻R5的一端、NMOS管M2的源極或三極管Ql的發(fā)射極、電阻R3的一端和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和匪OS管Ml的漏極,匪OS管Ml的源極接GND,匪OS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D 6的正極接電阻R 2的一端,二極管D 7的負(fù)極分別接電阻RI的一端、電容CI的一端、電容Cl的一端經(jīng)電阻R4接電阻R3的另一端和匪OS管M2的刪極或三極管Ql的基極,匪OS管M2的漏極或三極管Ql的集電極接穩(wěn)壓二極管D6的負(fù)極和電阻R3的另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。
[0007]方案三:一種感性負(fù)載電壓脈寬調(diào)制去磁電路:本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管DI ;去磁主電路,包括匪OS管Ml?M2,負(fù)載LI,穩(wěn)壓二極管D8?D9,二個二極管D6?D7,電容Cl和五個電阻Rl?R5 ;負(fù)載LI的一端分別接穩(wěn)壓二極管D8的正極或電阻R5的一端、匪OS管M2的源極、電阻R3的一端、穩(wěn)壓二極管D9的正極和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,NMOS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、電容Cl的一端、電容Cl的一端經(jīng)電阻R4接穩(wěn)壓二極管D9的負(fù)極、電阻R3的另一端和NMOS管M2的刪極,NMOS管M2的漏極接二極管D6的負(fù)極和穩(wěn)壓二極管D8的負(fù)極的共接點(diǎn),或二極管D6的負(fù)極和電阻R3另一端的共接點(diǎn)。電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。
[0008]方案四:一種感性負(fù)載電壓脈寬調(diào)制去磁電路:本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl;去磁主電路,包括NMOS管Ml,NMOS管M2,三極管Ql,負(fù)載LI,穩(wěn)壓二極管D8,三個二極管06、07、010,電容(:1和五個電阻1?1?1?5;負(fù)載1^1的一端分別接電阻1?5的一端、匪03管12的源極或三極管Ql的發(fā)射極、電阻R3的一端和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,匪OS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、和經(jīng)二極管DlO接電容Cl的一端、電容Cl的一端經(jīng)電阻R4接電阻R3的另一端和NMOS管M2的刪極或三極管Ql的基極,NMOS管M2的漏極或三極管Ql的集電極接二極管D6負(fù)極和電阻R5的另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。
[0009]方案五:一種感性負(fù)載電壓脈寬調(diào)制去磁電路:本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl ;去磁主電路,包括匪OS管Ml?M2,負(fù)載LI,穩(wěn)壓二極管D8?D9,二個二極管D6、D7、DlO,電容Cl和五個電阻Rl?R5 ;負(fù)載LI的一端分別接穩(wěn)壓二極管D8的正極或電阻R5的一端、NMOS管M2的源極、電阻R3的一端、穩(wěn)壓二極管D9的正極和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,NMOS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、經(jīng)二極管D1接電容Cl的一端、電容Cl的一端經(jīng)電阻R4分別接穩(wěn)壓二極管D9的負(fù)極、電阻R3的另一端和NMOS管M2的刪極,NMOS管M2的漏極接穩(wěn)壓二極管D6的負(fù)極和穩(wěn)壓二極管D8的負(fù)極的共接點(diǎn),或穩(wěn)壓二極管D6的負(fù)極和電阻R5的另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。
[0010]以上五種方案中,所述輸入保護(hù)整流電路的輸入信號為直流信號或交流信號,直流信號的電壓值為2-1000V;交流信號的電壓有效值為2-1000V,頻率為50Hz或者60Hz;所述去磁主電路的控制輸入信號為一個電壓幅值為15V、頻率為100-40000HZ的方波信號。
[0011 ]本發(fā)明具有的有益效果是:
本發(fā)明電路響應(yīng)速度快,能滿足現(xiàn)有的用電壓脈寬調(diào)制來控制感性負(fù)載的響應(yīng)速度;電路簡單,電路成本低,僅為幾塊錢;適用范圍廣,可適用于各種用電壓脈寬調(diào)制來控制感性負(fù)載的電路;功耗低,相比于用續(xù)流二極管與穩(wěn)壓二極管直接并聯(lián)的方式,功耗節(jié)省30%-99%;去磁快,釋放時間是傳統(tǒng)直接用續(xù)流二極管續(xù)流的方式感性負(fù)載釋放時間的5%-20%。
【附圖說明】
[0012]圖1是感性負(fù)載電壓脈寬調(diào)制去磁電路。
[0013]圖2是感性負(fù)載電壓脈寬調(diào)制去磁電路(用三極管替代脈寬調(diào)制階段導(dǎo)通匪OS管)。
[0014]圖3是感性負(fù)載電壓脈寬調(diào)制去磁電路(用去磁電阻替代去磁二極管)。
[0015]圖4是感性負(fù)載電壓脈寬調(diào)制去磁電路(用三極管替代脈寬調(diào)制階段導(dǎo)通NMOS管,用去磁電阻替代去磁二極管)。
[0016]圖5是感性負(fù)載電壓脈寬調(diào)制去磁電路(增加防NMOS管擊穿穩(wěn)壓二極管)。
[0017]圖6是感性負(fù)載電壓脈寬調(diào)制去磁電路(用去磁電阻替代去磁二極管,增加防NMOS
管擊穿穩(wěn)壓二極管)。
[0018]圖7是感性負(fù)載電壓脈寬調(diào)制去磁電路(增加充放電回路控制二極管)。
[0019]圖8是感性負(fù)載電壓脈寬調(diào)制去磁電路(增加充放電回路控制二極管,用三極管替代脈寬調(diào)制階段導(dǎo)通NMOS管)。
[0020]圖9是感性負(fù)載電壓脈寬調(diào)制去磁電路(增加充放電回路控制二極管,用去磁電阻替代去磁二極管)。
[0021]圖10是感性負(fù)載電壓脈寬調(diào)制去磁電路(增加充放電回路控制二極管,用去磁電阻替代去磁二極管,用三極管替代脈寬調(diào)制階段導(dǎo)通NMOS管)。
[0022]圖11是感性負(fù)載電壓脈寬調(diào)制去磁電路(增加充放電回路控制二極管,增加防NMOS管擊穿穩(wěn)壓二極管)。
[0023]圖12是感性負(fù)載電壓脈寬調(diào)制去磁電路(增加充放電回路控制二極管,用去磁電阻替代去磁二極管,增加防NMOS管擊穿穩(wěn)壓二極管)。
[0024]圖13是輸入保護(hù)整流電路。
[0025]圖14是去磁主電路。
【具體實施方式】
[0026]下面結(jié)合附圖和實施例對本發(fā)明作進(jìn)一步描述。
[0027]如圖1、圖2所示,本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl;去磁主電路,包括NMOS管M1,NM0S管M2,三極管Q1,負(fù)載LI,穩(wěn)壓二極管D8,二個二極管D6、D7,電容Cl和四個電阻Rl?R4;負(fù)載LI的一端分別接穩(wěn)壓二極管D8的正極、匪OS管M2的源極或三極管Ql的發(fā)射極、電阻R3的一端和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,NMOS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、和經(jīng)電阻R4接電阻R3的另一端、接NMOS管M2的刪極或三極管Ql的基極,電容Cl的另一端接電阻Rl的另一端和電阻R3的另一端的共接點(diǎn),NMOS管M2的漏極或三極管Ql的集電極,接穩(wěn)壓二極管D6的負(fù)極和穩(wěn)壓二極管D8的負(fù)極共接點(diǎn)。
[0028]如圖7、圖8所示,本發(fā)明所述去磁主電路,還包括二極管DlO;二極管D7的負(fù)極分別接電阻Rl的一端、經(jīng)二極管DlO接電容Cl的一端、電容Cl的一端經(jīng)電阻R4接電阻R3的另一端后接NMOS管M2的刪極或三極管Ql的基極。
[0029]如圖3、圖4所示,本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl;去磁主電路,包括NMOS管Ml,NMOS管M2,三極管Ql,負(fù)載LI,二個二極管D6?D7,電容Cl和五個電阻Rl?R5 ;負(fù)載LI的一端分別接電阻R5的一端、NMOS管M2的源極或三極管Ql的發(fā)射極、電阻R3的一端和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,NM0S管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、電容Cl的一端、電容Cl的一端經(jīng)電阻R4接電阻R3的另一端和NMOS管M2的刪極或三極管Ql的基極,NMOS管M2的漏極或三極管Ql的集電極接穩(wěn)壓二極管D6的負(fù)極和電阻R3的另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。
[0030]如圖5、圖6所示,本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl;去磁主電路,包括NMOS管Ml?M2,負(fù)載LI,穩(wěn)壓二極管D8?D9,二個二極管D6?D7,電容Cl和五個電阻Rl?R5;負(fù)載LI的一端分別接穩(wěn)壓二極管D 8的正極或電阻R 5的一端、NMO S管M 2的源極、電阻R 3的一端、穩(wěn)壓二極管D9的正極和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和WOS管Ml的漏極,NMOS管Ml的源極接GND,匪OS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、電容Cl的一端、電容Cl的一端經(jīng)電阻R4接穩(wěn)壓二極管D9的負(fù)極、電阻R3的另一端和匪OS管M2的刪極,NMOS管M2的漏極接二極管D6的負(fù)極和穩(wěn)壓二極管D8的負(fù)極的共接點(diǎn),或二極管D6的負(fù)極和電阻R3另一端的共接點(diǎn)。電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。
[0031]如圖9、圖10所示,本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl;去磁主電路,包括NMOS管Ml,NM0S管M2,三極管Ql,負(fù)載LI,穩(wěn)壓二極管D8,三個二極管D6、D7、D10,電容Cl和五個電阻Rl?R5;負(fù)載LI的一端分別接電阻R5的一端、NMOS管M2的源極或三極管Ql的發(fā)射極、電阻R3的一端和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,匪OS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、和經(jīng)二極管D1接電容Cl的一端、電容Cl的一端經(jīng)電阻R4接電阻R3的另一端和匪OS管M2的刪極或三極管Ql的基極,匪OS管M2的漏極或三極管Ql的集電極接二極管D6負(fù)極和電阻R5的另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。
[0032]如圖11、圖12所示,本發(fā)明包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl;去磁主電路,包括NMOS管[?]\12,負(fù)載1^1,穩(wěn)壓二極管08?09,三個二極管06、07、010,電容(:1和五個電阻1?1?1?5;負(fù)載LI的一端分別接穩(wěn)壓二極管D8的正極或電阻R5的一端、匪OS管M2的源極、電阻R3的一端、穩(wěn)壓二極管D9的正極和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和匪OS管Ml的漏極,匪OS管Ml的源極接GND,匪OS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、經(jīng)二極管DlO接電容Cl的一端、電容Cl的一端經(jīng)電阻R4分別接穩(wěn)壓二極管D9的負(fù)極、電阻R3的另一端和匪OS管M2的刪極,匪OS管M2的漏極接穩(wěn)壓二極管D6的負(fù)極和穩(wěn)壓二極管D8的負(fù)極的共接點(diǎn),或穩(wěn)壓二極管D6的負(fù)極和電阻R5的另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。
[0033]參照圖1?圖14所示,一種感性負(fù)載電壓脈寬調(diào)制去磁電路,整體電路如圖1所示,圖2所示,是用三極管替代脈寬調(diào)制階段導(dǎo)通NMOS管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖3所示,是用去磁電阻替代去磁二極管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖4所示,是用三極管替代脈寬調(diào)制階段導(dǎo)通NMOS管和用去磁電阻替代去磁二極管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖5所示,是增加防NMOS管擊穿穩(wěn)壓二極管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖6所示,是用去磁電阻替代去磁二極管和增加防NMOS管擊穿穩(wěn)壓二極管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖7所示,是增加充放電回路控制二極管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖8所示,是增加充放電回路控制二極管和用三極管替代脈寬調(diào)制階段導(dǎo)通NMOS管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖9所示,是增加充放電回路控制二極管和用去磁電阻替代去磁二極管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖10所示,是增加充放電回路控制二極管,用去磁電阻替代去磁二極管和用三極管替代脈寬調(diào)制階段導(dǎo)通NMOS管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖11所示,是增加充放電回路控制二極管,增加防NMOS管擊穿穩(wěn)壓二極管的感性負(fù)載電壓脈寬調(diào)制去磁電路,圖12所示,是增加充放電回路控制二極管,用去磁電阻替代去磁二極管和增加防NMOS管擊穿穩(wěn)壓二極管的感性負(fù)載電壓脈寬調(diào)制去磁電路,所述感性負(fù)載電壓脈寬調(diào)制去磁電路包括圖13所示輸入保護(hù)整流電路和圖14所示去磁主電路。
[0034]進(jìn)一步,所述輸入保護(hù)整流電路由01(1'¥5管或者雙向穩(wěn)壓二極管),02、03、04、05(整流二極管)組成。所述去磁主電路由Ml (脈寬調(diào)制控制NMOS管)、LI (負(fù)載)、D6 (續(xù)流二極管)、D8(去磁穩(wěn)壓二極管)或R5(去磁電阻)、C1(自舉升壓電容)、D7(自舉升壓輔助二極管)、DlO(自舉升壓電容充放電回路控制二極管(可去除))、R1(自舉分壓電阻(可去除))、R2(自舉分壓電阻(阻值可為零))、R3(驅(qū)動分壓電阻)、R4(驅(qū)動分壓電阻(阻值可為零))M2(脈寬調(diào)制階段導(dǎo)通NMOS管(可用三極管替代))、D9(防NMOS管擊穿穩(wěn)壓二極管(可去除))組成。
[0035]更進(jìn)一步,結(jié)合圖1說明感性負(fù)載電壓脈寬調(diào)制去磁電路的工作方式。在圖1中的Vin+和Vin-之間輸入一個頻率50Hz,電壓有效值為220V的交流電壓激勵,激勵信號經(jīng)過輸入保護(hù)整流電路轉(zhuǎn)化成一個電壓有效值為220V的全波直流信號(電壓直流偏置分量為零),同時在驅(qū)動主電路Input端輸入一個方波信號(電壓幅值為15V、頻率為2000Hz的方波信號)。當(dāng)電路剛上電時,方波信號電平為高時,脈寬調(diào)制控制匪OS管導(dǎo)通,負(fù)載得電工作,同時全波直流信號通過自舉升壓輔助二極管、驅(qū)動分壓電阻和自舉分壓電阻向自舉升壓電容充電,此時自舉升壓電容兩端電壓小于等于負(fù)載兩端電壓,即兩個驅(qū)動分壓電阻兩端無電壓差或者壓差為負(fù)值,則脈寬調(diào)制階段導(dǎo)通匪OS管不工作;當(dāng)方波信號電平為低時,脈寬調(diào)制控制NMOS管關(guān)閉,負(fù)載兩端電壓相等,而此時自舉升壓電容兩端電壓不能突變,因此自舉升壓輔助二極管截止,同時自舉升壓電容通過驅(qū)動分壓電阻、負(fù)載放電和自舉分壓電阻放電,而電容的放電時間大于方波的低電平時間,則在方波信號為低電平期間,驅(qū)動分壓電阻兩端產(chǎn)生壓差,因此脈寬調(diào)制階段導(dǎo)通NMOS管柵極電壓高于源極電壓,脈寬調(diào)制階段導(dǎo)通匪OS管導(dǎo)通,即將去磁穩(wěn)壓二極管或去磁電阻短路,此時去磁穩(wěn)壓二極管或去磁電阻不工作,同時因為負(fù)載為感性負(fù)載,因此當(dāng)脈寬調(diào)制控制匪OS關(guān)閉,負(fù)載上的電流也不能突變,負(fù)載通過續(xù)流二極管和導(dǎo)通的脈寬調(diào)制階段導(dǎo)通NMOS管續(xù)流;而當(dāng)方波信號電平再次為高時,脈寬調(diào)制控制NMOS管導(dǎo)通,全波直流信號給負(fù)載充電,同時全波直流信號通過自舉升壓輔助二極管、驅(qū)動分壓電阻和自舉分壓電阻向自舉升壓電容充電,此時自舉升壓電容兩端電壓小于等于負(fù)載兩端電壓,即兩個驅(qū)動分壓電阻兩端無電壓差或者壓差為負(fù)值,則脈寬調(diào)制階段導(dǎo)通NMOS管不工作,電路這樣往復(fù)工作即可完成對感性負(fù)載的恒流控制,同時又避免脈寬調(diào)制階段去磁穩(wěn)壓二極管或去磁電阻工作而產(chǎn)生較大的功耗,而當(dāng)需要切斷感性負(fù)載時,方波信號為低,此時自舉升壓電容通過分壓電阻釋放電荷,當(dāng)分壓電阻兩端電壓小于脈寬調(diào)制階段導(dǎo)通匪OS管最小導(dǎo)通電壓時,脈寬調(diào)制階段導(dǎo)通NMOS管關(guān)閉,則去磁穩(wěn)壓二極管或去磁電阻工作,感性負(fù)載通過續(xù)流二極管和去磁穩(wěn)壓二極管或去磁電阻釋放磁性。
[0036]上述【具體實施方式】用來解釋說明本發(fā)明,而不是對本發(fā)明進(jìn)行限制,在本發(fā)明的精神和權(quán)利要求的保護(hù)范圍內(nèi),對本發(fā)明作出的任何修改和改變,都落入本發(fā)明的保護(hù)范圍。
【主權(quán)項】
1.一種感性負(fù)載電壓脈寬調(diào)制去磁電路,其特征在于:包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl;去磁主電路,包括匪OS管Ml,匪OS管M2,三極管Ql,負(fù)載LI,穩(wěn)壓二極管D8,二個二極管D6、D7,電容Cl和四個電阻Rl?R4;負(fù)載LI的一端分別接穩(wěn)壓二極管D8的正極、匪OS管M2的源極或三極管Ql的發(fā)射極、電阻R3的一端和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,匪OS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、和經(jīng)電阻R4接電阻R3的另一端、接匪OS管M2的刪極或三極管QI的基極,電容Cl的另一端接電阻Rl的另一端和電阻R3的另一端的共接點(diǎn),NMOS管M2的漏極或三極管Ql的集電極,接穩(wěn)壓二極管D6的負(fù)極和穩(wěn)壓二極管D8的負(fù)極共接點(diǎn)。2.根據(jù)權(quán)利要求1所述的一種感性負(fù)載電壓脈寬調(diào)制去磁電路,其特征在于:所述去磁主電路,還包括二極管D10; 二極管D7的負(fù)極分別接電阻Rl的一端、經(jīng)二極管DlO接電容Cl的一端、電容Cl的一端經(jīng)電阻R4接電阻R3的另一端后接NMOS管M2的刪極或三極管Ql的基極。3.一種感性負(fù)載電壓脈寬調(diào)制去磁電路,其特征在于:包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl ;去磁主電路,包括NMOS管Ml,匪OS管M2,三極管Ql,負(fù)載LI,二個二極管D6?D7,電容Cl和五個電阻Rl?R5;負(fù)載LI的一端分別接電阻R5的一端、NMOS管M2的源極或三極管QI的發(fā)射極、電阻R3的一端和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和WOS管Ml的漏極,NMOS管Ml的源極接GND,匪OS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、電容Cl的一端、電容Cl的一端經(jīng)電阻R4接電阻R3的另一端和NMOS管M2的刪極或三極管Ql的基極,NMOS管M2的漏極或三極管Ql的集電極接穩(wěn)壓二極管D6的負(fù)極和電阻R3的另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。4.一種感性負(fù)載電壓脈寬調(diào)制去磁電路,其特征在于:包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl ;去磁主電路,包括匪OS管Ml?M2,負(fù)載LI,穩(wěn)壓二極管D8?D9,二個二極管D6?D7,電容Cl和五個電阻Rl?R5;負(fù)載LI的一端分別接穩(wěn)壓二極管D8的正極或電阻R5的一端、NMOS管M2的源極、電阻R3的一端、穩(wěn)壓二極管D9的正極和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,NMOS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、電容Cl的一端、電容Cl的一端經(jīng)電阻R4接穩(wěn)壓二極管D9的負(fù)極、電阻R3的另一端和WOS管M2的刪極,WOS管M2的漏極接二極管D6的負(fù)極和穩(wěn)壓二極管D8的負(fù)極的共接點(diǎn),或二極管D6的負(fù)極和電阻R3另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。5.一種感性負(fù)載電壓脈寬調(diào)制去磁電路,其特征在于:包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管Dl ;去磁主電路,包括匪OS管Ml,匪OS管M2,三極管Ql,負(fù)載LI,穩(wěn)壓二極管D8,三個二極管D6、D7、D1,電容CI和五個電阻Rl?R5;負(fù)載LI的一端分別接電阻R5的一端、NMOS管M2的源極或三極管Ql的發(fā)射極、電阻R3的一端和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,NMOS管Ml的源極接GND,NMOS管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、和經(jīng)二極管DlO接電容Cl的一端、電容Cl的一端經(jīng)電阻R4接電阻R3的另一端和NMOS管M2的刪極或三極管Ql的基極,NMOS管M2的漏極或三極管Ql的集電極接二極管D6負(fù)極和電阻R5的另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。6.一種感性負(fù)載電壓脈寬調(diào)制去磁電路,其特征在于:包括輸入保護(hù)整流電路和去磁主電路;輸入保護(hù)整流電路,包括整流四個二極管D2?D5和雙向TVS管或雙向穩(wěn)壓二極管01;去磁主電路,包括匪03管機(jī)?]\12,負(fù)載1^1,穩(wěn)壓二極管08?09,三個二極管06、07、010,電容Cl和五個電阻Rl?R5; 負(fù)載LI的一端分別接穩(wěn)壓二極管D8的正極或電阻R5的一端、NMOS管M2的源極、電阻R3的一端、穩(wěn)壓二極管D9的正極和二極管D7的正極后接VCC,負(fù)載LI的另一端分別接二極管D6的正極和NMOS管Ml的漏極,匪OS管Ml的源極接GND,NM0S管Ml的刪極為輸入保護(hù)整流電路輸入端,二極管D6的正極接電阻R2的一端,二極管D7的負(fù)極分別接電阻Rl的一端、經(jīng)二極管DlO接電容Cl的一端、電容Cl的一端經(jīng)電阻R4分別接穩(wěn)壓二極管D9的負(fù)極、電阻R3的另一端和NMOS管M2的刪極,NMOS管M2的漏極接穩(wěn)壓二極管D6的負(fù)極和穩(wěn)壓二極管D8的負(fù)極的共接點(diǎn),或穩(wěn)壓二極管D6的負(fù)極和電阻R5的另一端的共接點(diǎn),電容Cl的另一端接電阻Rl另一端和電阻R3另一端的共接點(diǎn)。
【文檔編號】H03K17/695GK106027016SQ201610523778
【公開日】2016年10月12日
【申請日】2016年6月29日
【發(fā)明人】姜文耀, 陶勇
【申請人】浙江桃園科技有限公司