專利名稱:一種監(jiān)控電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及通信技術(shù)領(lǐng)域,尤指一種監(jiān)控電路。
背景技術(shù):
在現(xiàn)有的通信系統(tǒng)或通信電路中,3.3V和5V的監(jiān)控器件MAX706/ADM706/SP706被大量使用,其主要功能是監(jiān)視系統(tǒng)或單板的運(yùn)行,以保證電路受到干擾情況下,能夠自動(dòng)進(jìn)行復(fù)位,重新啟動(dòng)并從軟硬件錯(cuò)誤中恢復(fù)正常。
圖1是針對(duì)ADI公司器件提出的現(xiàn)有技術(shù)方案。實(shí)際應(yīng)用中經(jīng)常存在相同功能器件的兼容使用,而不同廠家相同功能器件之間又存在很大的性能差異,因此在綜合考慮這種差異的基礎(chǔ)上,需要設(shè)計(jì)一種電路能兼容使用各廠家器件。
現(xiàn)有技術(shù)方案主要構(gòu)成為監(jiān)控器件ADM706、反饋電阻R2、手動(dòng)開關(guān)SW、以及手動(dòng)開關(guān)的消抖電容C2。輸出端/WDO通過電阻R2反饋給輸入端/MR。當(dāng)CPU/單片機(jī)/可編程器件異常時(shí),ADM706內(nèi)部看門狗計(jì)時(shí)器(簡稱WDT)一直計(jì)數(shù),一段時(shí)間后WDT溢出,輸出溢出信號(hào)/WDO作為ADM706的復(fù)位觸發(fā)信號(hào)給/MR端,從而產(chǎn)生/RESET復(fù)位輸出。
但該方案存在以下缺點(diǎn)1)看門狗輸入端WDI沒有上拉或下拉電阻,如果懸空或處于三態(tài),會(huì)引起器件內(nèi)部WDT禁止(3.3V的MAX706除外)。
2)該方案沒有使用PFI功能,PFI端接GND或VCC。/MR端為電容充放電波形,而非一固定電平(或近似電平)的脈沖,并且/MR端觸發(fā)電平高于器件手冊(cè)要求值,導(dǎo)致該電路可以使用ADM706/SP706,不能使用MAX706。
3)某些單板往往使用PFI功能,此時(shí)將該方案的PFI端外接電阻分壓電路,其它接法不變。手動(dòng)開關(guān)按下時(shí)/MR端會(huì)出現(xiàn)較長時(shí)間(約幾百納秒)的負(fù)壓,該負(fù)壓會(huì)觸發(fā)ADM706進(jìn)入測(cè)試模式,因此又限制了ADM706的使用。
發(fā)明內(nèi)容
針對(duì)現(xiàn)有技術(shù)的缺點(diǎn),本發(fā)明提供一種能兼容使用各廠家監(jiān)控器件的監(jiān)控電路。
本發(fā)明包括監(jiān)控器件,連接于監(jiān)控器件的溢出信號(hào)輸出端和手動(dòng)復(fù)位輸入端之間的反饋電阻,以及連接于手動(dòng)復(fù)位輸入端的手動(dòng)開關(guān)和防抖動(dòng)電容,其結(jié)構(gòu)特點(diǎn)是在防抖動(dòng)電容與手動(dòng)復(fù)位輸入端之間連接有隔離電路,該隔離電路阻止防抖動(dòng)電容因手動(dòng)復(fù)位端的電位變化而產(chǎn)生充放電和避免手動(dòng)復(fù)位輸入端出現(xiàn)負(fù)壓。
根據(jù)上述電路所述的隔離電路為一電感。
所述的電感感抗值為330~680uH;所述的反饋電阻阻值為33~100歐姆。
監(jiān)控器件的看門狗輸入端(WDI)設(shè)置有上拉電阻,以防止懸空或處于三態(tài)時(shí)導(dǎo)致監(jiān)控器件內(nèi)部WDT禁止。
監(jiān)控器件輸入端(PFI)外接電阻分壓電路,用以監(jiān)控另一路電源。
所述的監(jiān)控器件選擇型號(hào)為MAX706、ADM706和SP706之一。
本發(fā)明的有益效果1)解決了監(jiān)控器件兼容使用問題;2)提高了監(jiān)控電路的抗靜電能力;3)防止輸入端/MR為電容充放電波形,防止輸入端/MR觸發(fā)電平高于手冊(cè)要求值;4)解決了手動(dòng)開關(guān)按下時(shí)輸入端/MR產(chǎn)生較長時(shí)間的負(fù)壓;5)防止看門狗輸入端WDI懸空或處于三態(tài)時(shí)導(dǎo)致WDT禁止。
圖1為現(xiàn)有監(jiān)控電路的電路原理圖;圖2為本發(fā)明的監(jiān)控電路原理圖;圖3為本發(fā)明使用PFI功能的監(jiān)控電路原理圖。
具體實(shí)施例方式
本發(fā)明是在現(xiàn)有技術(shù)方案基礎(chǔ)上,在監(jiān)控器件的防抖動(dòng)電容與其手動(dòng)復(fù)位輸入端之間設(shè)置隔離電路,阻止電容因手動(dòng)復(fù)位端的電位變化而產(chǎn)生充放電和避免手動(dòng)復(fù)位輸入端出現(xiàn)負(fù)壓;同時(shí)對(duì)電路的參數(shù)進(jìn)行修改,以滿足用于監(jiān)控電路的不同監(jiān)控器件的電氣特性,提高整個(gè)電路的兼容性。
在本實(shí)施例中以隔離電路為電感進(jìn)行詳細(xì)說明,請(qǐng)閱圖2和圖3所示。
圖2為監(jiān)控器件沒有使用電源跌落輸入端(Power Fail Input,簡稱PFI)功能,輸入端PFI接地GND或電源VCC,監(jiān)控器件選擇型號(hào)為MAX706、ADM706和SP706之一。圖3為監(jiān)控器件使用PFI功能,輸入端PFI外接電阻分壓電路,監(jiān)控器件選擇型號(hào)為MAX706、ADM706和SP706之一。VCC1為另一路電源、或產(chǎn)生VCC輸出的電壓調(diào)節(jié)器的輸入電源。R1和R2的阻值可選。
在監(jiān)控器件的防抖動(dòng)電容與其手動(dòng)復(fù)位輸入端之間增加電感L,使其起隔離作用,并在330~680uH范圍內(nèi)合理選擇電感L值。該電感L防止輸出端/WDO為低電平時(shí),電容C通過電阻R放電;輸出端/WDO為高電平時(shí),電容C通過電阻R充電。同時(shí)電感L的存在消除了手動(dòng)開關(guān)K按下時(shí)輸入端/MR負(fù)壓的出現(xiàn)。
將輸出端/WDO和輸入端/MR之間的1K電阻修改為33~100歐,減小電阻后,可提高輸入端/MR對(duì)輸出端/WDO的響應(yīng)速度。
看門狗輸入端WDI增加4.7K上拉電阻,可防止懸空或處于三態(tài)時(shí)導(dǎo)致WDT禁止。電容C值可在某一范圍內(nèi)更改,增大電容C值能提高抗靜電能力。而圖1現(xiàn)有技術(shù)方案如果兼容使用MAX706,電容只能減小,但減小后會(huì)削弱抗靜電能力。
在圖3所示的電路中,如果VCC1為正壓,應(yīng)根據(jù)公式[VCC1rst*R2/(R1+R2)]=1.25V來選擇R1和R2的典型比值。VCC1rst為VCC1的最低門限電壓。
如果VCC1為負(fù)壓,將R1接VCC1改為接VCC,R2接GND改為接VCC1。此時(shí)應(yīng)根據(jù)公式(VCC-1.25V)/R1=(1.25V-VCC1rst)/R2來選擇R1和R2的典型比值。
本發(fā)明的工作原理1)CPU/單片機(jī)/可編程器件異常情況下的復(fù)位正常情況下,CPU/單片機(jī)/可編程器件每隔一定時(shí)間送出一清零信號(hào)CLRWDT給WDI,WDT不會(huì)溢出,輸出端/WDO和輸入端/MR均為高電平。如果輸入端WDI端長時(shí)間沒有清零信號(hào),一段時(shí)間后WDT溢出,輸出端/WDO由高變低。通過電阻R反饋到輸入端/MR,將輸入端/MR迅速拉低。此時(shí)流過電感L的電流很小,即不存在電容C通過電阻R放電現(xiàn)象。輸入端/MR變?yōu)榈碗娖胶螅酒瑑?nèi)部復(fù)位,經(jīng)過芯片內(nèi)部延時(shí),復(fù)位信號(hào)輸出端/RESET由高變低,輸出端/WDO由低變高,通過電阻R又迅速將輸入端/MR電平拉高。
輸入端/MR近似于一脈沖信號(hào),而不是電容充放電波形。并且輸入端/MR低電平不大于器件手冊(cè)要求值。
2)手動(dòng)復(fù)位手動(dòng)開關(guān)K按下時(shí),電容C放電,將輸入端/MR拉低。由于電感的存在,電容C放電波形較緩,避免了輸入端/MR出現(xiàn)負(fù)壓。因?yàn)?MR端負(fù)壓會(huì)觸發(fā)ADI公司具有PFI功能的器件進(jìn)入測(cè)試模式,電源跌落輸出端(Power Fail Output,簡稱PFO)/PFO輸出10KHz方波,同時(shí)會(huì)導(dǎo)致/WDO端和/RESET端輸出異常。
3)電源監(jiān)控(圖3所示電路)可以同時(shí)監(jiān)控兩路電源VCC和VCC1。
當(dāng)電源VCC跌落到門限電壓VCCrst以下時(shí),監(jiān)控器件復(fù)位,輸出端/WDO輸出高電平,復(fù)位信號(hào)輸出端/RESET輸出低電平。
輸入端PFI監(jiān)視電壓VCC1,當(dāng)電壓VCC1跌落到門限電壓VCC1rst以下時(shí),輸出端/PFO輸出低電平。輸出端/PFO提供給后級(jí)的CPU/單片機(jī)/可編程器件,提前通知后級(jí)器件備份數(shù)據(jù);或通過33~100歐姆電阻反饋給輸入端/MR(如圖3中虛線所示),使監(jiān)控器件復(fù)位。
對(duì)于本發(fā)明的隔離電路,還可由與本實(shí)施例中的電感具有相同作用的其它電器元件構(gòu)成。
權(quán)利要求
1.一種監(jiān)控電路,包括監(jiān)控器件,連接于監(jiān)控器件的溢出信號(hào)輸出端和手動(dòng)復(fù)位輸入端之間的反饋電阻,以及連接于手動(dòng)復(fù)位輸入端的手動(dòng)開關(guān)和防抖動(dòng)電容,其特征在于在防抖動(dòng)電容與手動(dòng)復(fù)位輸入端之間連接有隔離電路,該隔離電路阻止防抖動(dòng)電容因手動(dòng)復(fù)位端的電位變化而產(chǎn)生充放電和避免手動(dòng)復(fù)位輸入端出現(xiàn)負(fù)壓。
2.如權(quán)利要求1所述的監(jiān)控電路,其特征在于所述的隔離電路為一電感。
3.如權(quán)利要求2所述的監(jiān)控電路,其特征在于所述的電感感抗值范圍為330~680uH。
4.如權(quán)利要求1所述的監(jiān)控電路,其特征在于所述的反饋電阻阻值范圍為33~100歐姆。
5.如權(quán)利要求1所述的監(jiān)控電路,其特征在于監(jiān)控器件的看門狗輸入端(WDI)設(shè)置有上拉電阻,以防止懸空或處于三態(tài)時(shí)導(dǎo)致該監(jiān)控器件內(nèi)部看門狗計(jì)時(shí)器(WDT)禁止。
6.如權(quán)利要求1至5之一所述的監(jiān)控電路,其特征在于監(jiān)控器件輸入端(PFI)外接電阻分壓電路,用以監(jiān)控另一路電源。
7.如權(quán)利要求1至5之一所述的監(jiān)控電路,其特征在于所述的監(jiān)控器件選擇型號(hào)為MAX706、ADM706和SP706之一。
全文摘要
本發(fā)明公開了一種監(jiān)控電路,該監(jiān)控電路在監(jiān)控器件的防抖動(dòng)電容與其手動(dòng)復(fù)位輸入端之間連接有隔離電路,以阻止電容因手動(dòng)復(fù)位端的電位變化而產(chǎn)生充放電和避免手動(dòng)復(fù)位輸入端出現(xiàn)負(fù)壓,同時(shí)對(duì)電路中的反饋電阻參數(shù)進(jìn)行修改,以滿足用于監(jiān)控電路的不同監(jiān)控器件的電氣特性。本發(fā)明解決了器件兼容使用問題,提高了監(jiān)控電路的抗靜電能力。
文檔編號(hào)H04B17/00GK1489305SQ0213115
公開日2004年4月14日 申請(qǐng)日期2002年10月11日 優(yōu)先權(quán)日2002年10月11日
發(fā)明者吳紅英 申請(qǐng)人:華為技術(shù)有限公司