国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      射頻裝置中的數(shù)字接口及相關(guān)方法

      文檔序號:7723944閱讀:424來源:國知局
      專利名稱:射頻裝置中的數(shù)字接口及相關(guān)方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及射頻(RF)接收機和收發(fā)機。更具體地說,本發(fā)明涉及(i)將高性能RF接收機或收發(fā)機電路分成電路部分(circuitpartition)以便降低電路部分中的干擾效應(yīng)的方法,以及(ii)便于電路部分間的接口的電路和協(xié)議。
      背景技術(shù)
      移動無線電和電話應(yīng)用的激增和普及已經(jīng)導(dǎo)致對具有低成本、低功率以及小波形因數(shù)射頻(RF)收發(fā)機的通信系統(tǒng)的市場需求。因此,最近的研究已經(jīng)集中在使用低成本互補金屬氧化物半導(dǎo)體(CMOS)技術(shù)來提供單片收發(fā)機。目前的研究已經(jīng)集中于在單個集成電路(IC)內(nèi)提供RF收發(fā)機。有關(guān)圍繞RF收發(fā)機的集成的研究計劃和問題的討論,參見Jacques C.Rudell等,Recent Developemnts inHigh Integration Multi-Standard CMOS Transceivers for PersonalCommunication System,INVITED PAPER AT THE 1998INTERNATIONAL SYMPOSIUM ON LOW POWER ELECTRONICS,MONTERERY, CALIFORNIA;Asad A. Abidi,CMOS WirelessTransceiversThe New Wave,IEEE COMMUNICATION MAG.,Aug.1999,at 119;Jan Crol &amp; Michael S.J.Steyaert,45 IEEETRANSACTIONS ON CIRCUITS AND SYSTEM-IIANALOG ANDDIGITAL SIGNAL PROCESSING 269(1998);and Jacques C.Rudell等,A1.9-GHz Wide-Band IF Double Conversion CMOS Receiver forCordleSS Telephone Applications,32 IEEE J.OF SOLID-STATECIRCUITS 2071(1997),所有內(nèi)容在此一并作為參考。
      收發(fā)機電路的集成不是無關(guān)重要的問題,因為它必須考慮到收發(fā)機電路的要求以及控制收發(fā)機操作的通信標準。從收發(fā)機電路的觀點看,RF收發(fā)機通常包括易于對彼此和外部信源間的噪音和干擾敏感的靈敏部件。將收發(fā)機電路集成到一個集成電路將加重收發(fā)機電路的各塊中的干擾。此外,控制RF收發(fā)機操作的通信標準略述了對收發(fā)機的噪音、互調(diào)、阻塞性能、輸出功率以及頻譜發(fā)射的一套要求。不幸的是,還沒有開發(fā)出能滿足高性能RF接收機或收發(fā)機,例如,用在蜂窩或電話應(yīng)用中的RF收發(fā)機中的所有上述問題的方法。因此,存在在例如蜂窩手機的高性能應(yīng)用中提供低成本、低波形因數(shù)RF收發(fā)機的分隔和集成RF接收機或收發(fā)機的技術(shù)的需要。

      發(fā)明內(nèi)容
      本發(fā)明提供射頻(RF)裝置,例如接收機或收發(fā)機中的接口技術(shù)。在一個實施例中,根據(jù)本發(fā)明的RF裝置包括接收機模擬電路,該模擬電路被配置成用來從模擬射頻信號產(chǎn)生至少一個數(shù)字接收信號。該接收機模擬電路具有多條可由控制信號配置的信號線。該RF裝置還具有被配置成用來從接收機模擬電路接受至少一個數(shù)字接收信號的接收機數(shù)字電路。該接收機數(shù)字電路具有耦合到模擬接收機電路的信號線的多條信號線。數(shù)字接收機電路的信號線也可由控制信號來配置。
      在一個實施例中,根據(jù)本發(fā)明的射頻(RF)收發(fā)機包括第一集成電路裝置,該裝置包括被配置成用來從模擬射頻信號產(chǎn)生至少一個數(shù)字接收信號的接收機模擬電路。該接收機模擬電路具有可由控制信號配置的多條信號線。該RF收發(fā)機還具有包括被配置成用來從接收機模擬電路接受所述至少一個數(shù)字接收信號的接收機數(shù)字電路的第二集成電路裝置。該接收機數(shù)字電路具有耦合到所述接收機模擬電路的多條信號線。所述接收機數(shù)字電路的信號線也可由控制信號配置。
      本發(fā)明的另一方面涉及用于連接射頻(RF)裝置,例如接收機或RF收發(fā)機內(nèi)的接收機數(shù)字電路和接收機模擬電路的方法。在一個實施例中,根據(jù)本發(fā)明的方法包括提供具有可由控制信號配置的多條信號線的接收機模擬電路。該方法利用該接收機模擬電路來從模擬射頻信號產(chǎn)生至少一個數(shù)字接收信號。該方法還包括提供具有可由控制信號配置的并耦合到接收機模擬電路的信號線的多條信號線的接收機數(shù)字電路。該方法進一步包括在該接收機數(shù)字電路中接受來自該接收機模擬電路的至少一個數(shù)字接收信號。
      在另一實施例中,根據(jù)本發(fā)明的用于連接RF收發(fā)機內(nèi)的接收機數(shù)字電路和接收機模擬電路的方法包括在第一集成電路裝置中提供具有可由控制信號配置的多條信號線的接收機模擬電路。該方法進一步包括利用該接收機模擬電路來從模擬射頻信號產(chǎn)生至少一個數(shù)字接收信號。該方法在第二集成電路裝置中提供具有可由控制信號配置并耦合到該接收機模擬電路的信號線的多條信號線的接收機數(shù)字電路。最后,該方法包括在接收機數(shù)字電路中接受來自該接收機模擬電路的至少一個數(shù)字接收信號。


      附圖僅示例說明本發(fā)明的示例性實施例,因此不限制其范圍。公開的發(fā)明原理使它們本身產(chǎn)生其他等效的實施例。在圖中,用在多幅圖中的相同數(shù)字表示相同、相似或等效的功能、元件或塊。
      圖1示例說明包括結(jié)合基帶處理器電路操作的無線電電路的RF收發(fā)機的框圖。
      圖2A表示根據(jù)本發(fā)明分隔的RF收發(fā)機電路。
      圖2B描述根據(jù)本發(fā)明分隔的RF收發(fā)機電路的另一實施例,其中標準信號發(fā)生器電路與接收機數(shù)字電路存在于相同的電路部分或電路塊中。
      圖2C示例說明根據(jù)本發(fā)明分隔的RF收發(fā)機電路的另一實施例,其中標準信號發(fā)生器電路存在于基帶處理器電路中。
      圖2D表示根據(jù)本發(fā)明分隔的R收發(fā)機電路的另一實施例,其中接收機數(shù)字電路存在于基帶處理器電路中。
      圖3示例說明RF收發(fā)機的各塊中的干擾機制,描述根據(jù)本發(fā)明分隔的RF收發(fā)機的圖2A-2D中的本發(fā)明的實施例試圖克服、降低或最小化該干擾機制。
      圖4表示根據(jù)本發(fā)明分隔的RF收發(fā)機電路的更詳細的框圖。
      圖5示例說明用于分隔RF收發(fā)機電路的另一種技術(shù)。
      圖6表示用于分隔RF收發(fā)機電路的另一種技術(shù)。
      圖7描述根據(jù)本發(fā)明分隔的RF收發(fā)機電路的更詳細的框圖,其中接收機數(shù)字電路存在于該基帶處理器電路中。
      圖8示例說明根據(jù)本發(fā)明分隔的多頻帶RF收發(fā)機電路的更詳細的框圖。
      圖9A表示在根據(jù)本發(fā)明的RF收發(fā)機中的接收機數(shù)字電路和接收機模擬電路間的接口的實施例的框圖。
      圖9B描述在根據(jù)本發(fā)明的RF收發(fā)機中的基帶處理器電路和接收機模擬電路間的接口的另一實施例的框圖。
      圖10示例說明具有構(gòu)造成串行接口的接收機模擬電路和接收機數(shù)字電路間的接口的更詳細的框圖。
      圖11A表示具有構(gòu)造成數(shù)據(jù)和時鐘信號接口的接口的接收機模擬電路和接收機數(shù)字電路間的接口的實施例的更詳細的框圖。
      圖11B示例說明包括與時鐘接收機電路串接的時鐘驅(qū)動器的延遲元件電路的實施例的框圖。
      圖12描述用來連接根據(jù)本發(fā)明的接收機模擬電路和接收機數(shù)字電路的信號驅(qū)動器電路的實施例的示意圖。
      圖13示例說明用來連接根據(jù)本發(fā)明的接收機模擬電路和接收機數(shù)字電路的信號接收機電路的實施例的示意圖。
      圖14表示可用來連接根據(jù)本發(fā)明的接收機模擬電路和接收機數(shù)字電路的另一信號驅(qū)動器電路的示意圖。
      具體實施例方式
      本發(fā)明部分是試圖分隔RF裝置以便提供高集成、高性能、低成本和低波形因數(shù)RF解決方案??蓪⒏鶕?jù)本發(fā)明的RF裝置用在高性能通信系統(tǒng)中。更具體地說,本發(fā)明部分地涉及用最小化、降低或克服RF接收機或收發(fā)機的各塊中的干擾效應(yīng)的方法來分隔RF接收機或收發(fā)機電路,同時滿足控制RF接收機或收發(fā)機性能的標準要求。這些標準包括全球數(shù)字移動電話系統(tǒng)(GSM)、個人通信業(yè)務(wù)(PCS)、數(shù)字蜂窩系統(tǒng)(DCS)、GSM演化的增強型數(shù)據(jù)(EDGE)、以及通用分組無線業(yè)務(wù)(GPRS)。因此,根據(jù)本發(fā)明分隔的RF接收機或收發(fā)機電路克服將存在于高集成RF接收機或收發(fā)機中的干擾效應(yīng),同時以低成本和低波形因數(shù)滿足控制標準。本發(fā)明的描述可交換地涉及電路部分和電路塊。
      圖1表示根據(jù)本發(fā)明的RF收發(fā)機電路100的一般框圖。RF收發(fā)機電路100包括經(jīng)雙向信號通路160耦合到天線130的無線電電路110。當收發(fā)機處于發(fā)送模式時,無線電電路110經(jīng)雙向信號通路160向天線130提供RF發(fā)送信號。當處于接收模式時,無線電電路110經(jīng)雙向信號通路160從天線130接收RF信號。
      無線電電路110還耦合到基帶處理器電路120。該基帶處理器電路120包括數(shù)字信號處理器(DSP)。另外,或除DSP外,基帶處理器電路120可包括本領(lǐng)域的技術(shù)人員理解的其他類型的信號處理器。無線電電路110處理從天線130接收的RF信號并將接收信號140提供給基帶處理器電路120。另外,無線電電路110從基帶處理器120接受發(fā)送輸入信號150并將該RF發(fā)送信號提供給天線130。
      圖2A-2D表示根據(jù)本發(fā)明分隔的RF收發(fā)機電路的各個實施例。圖3及其下面的附加描述將使得產(chǎn)生如圖2A-2D所示的RF收發(fā)機電路的分隔的考慮更清楚。圖2A示例說明根據(jù)本發(fā)明分隔的RF收發(fā)機電路的實施例200A。除結(jié)合圖1所述的元件外,RF收發(fā)機200A包括天線接口電路202、接收機電路210、發(fā)射機電路216、標準信號發(fā)生器電路218以及本機振蕩器電路222。
      標準信號發(fā)生器電路218產(chǎn)生基準信號220并將該信號提供給本機振蕩器電路222和接收機數(shù)字電路212?;鶞市盘?20最好包括時鐘信號,然而,根據(jù)需要,其還可包括其他信號。本機振蕩器電路222產(chǎn)生RF本機振蕩器信號224,將其提供給接收機模擬電路208和發(fā)射機電路216。本機振蕩器電路222還產(chǎn)生發(fā)射機中頻(IF)本機振蕩器信號226并將該信號提供給發(fā)射機電路216。注意,在根據(jù)本發(fā)明的RF收發(fā)機中,接收機模擬電路208通常主要包括除一些數(shù)字或混合模式電路外的模擬電路,例如,這些數(shù)字或混合模式電路包括模數(shù)轉(zhuǎn)換器(ADC)電路以及提供接收機模擬電路和接收機數(shù)字電路間的接口的電路,如下所述。
      天線接口電路202便于天線130和RF收發(fā)機的其余部分間的通信。盡管未明確地示出,天線接口電路202可包括發(fā)送/接收模式開關(guān)、RF濾波器,以及其他收發(fā)機前端電路,如本領(lǐng)域的技術(shù)人員將理解的那樣。在接收模式中,天線接口電路202將RF接收信號204提供給接收機模擬電路208。接收機模擬電路208使用RF本機振蕩器信號224來處理(例如,下變頻)RF接收信號204并產(chǎn)生處理過的模擬信號。接收機模擬電路208將處理過的模擬信號轉(zhuǎn)換成數(shù)字格式并將結(jié)果數(shù)字接收信號228提供給接收機數(shù)字電路212。該接收機數(shù)字電路212進一步處理該數(shù)字接收信號228并將該結(jié)果接收信號140提供給基帶處理器電路120。
      在發(fā)送模式中,基帶處理器電路120將發(fā)送輸入信號150提供給發(fā)射機電路216。發(fā)射機電路216使用RF本機振蕩器信號224以及發(fā)射機IF本機振蕩器信號226來處理該發(fā)送輸入信號150并將該結(jié)果發(fā)送RF信號206提供給天線接口電路202。根據(jù)需要,天線接口電路202可進一步處理該發(fā)送RF信號,并將該結(jié)果信號提供給天線130,用于傳播到傳輸介質(zhì)中。
      圖2A中的實施例200A包括第一電路部分(或電路塊)214,該第一電路部分包括接收機模擬電路208和發(fā)射機電路216。該實施例200A還包括第二電路部分(或電路塊),該第二電路部分包括接收機數(shù)字電路212。實施例200A進一步包括第三電路部分(或電路塊),該第三電路部分包括本機振蕩器電路222。第一電路部分214、第二電路部分212以及第三電路部分222彼此分隔開以便易于降低各電路部分中的干擾效應(yīng)。第一、第二和第三電路部分最好各自位于集成電路裝置中。換句話說,最好,接收機模擬電路208和發(fā)射機電路216位于集成電路裝置中,接收機數(shù)字電路212位于另一個集成電路裝置中,以及本機振蕩器電路222位于第三集成電路裝置中。
      圖2B表示根據(jù)本發(fā)明分隔的RF收發(fā)機電路的實施例200B。實施例200B具有與圖2A的實施例200A相同的電路布局。然而,實施例200B的分隔不同于實施例200A的分隔。與實施例200A類似,實施例200B具有三個電路部分(或電路塊)。在實施例200B中的第一和第三電路部分與實施例200A中的第一和第三電路部分相似。然而,實施例200B中的第二電路部分230除接收機數(shù)字電路212以外,還包括標準信號發(fā)生器218。如實施例200A中一樣對實施例200B進行分隔以便易于降低三個電路部分中的干擾效應(yīng)。
      圖2C示例說明由圖2A中的實施例200A的變形構(gòu)成的實施例200C。實施例200C表示根據(jù)需要,可將標準信號發(fā)生器218放在基帶處理器電路120內(nèi)。將標準信號發(fā)生器218放在基帶處理器電路120內(nèi)避免對分立標準信號發(fā)生器218或包括該標準信號發(fā)生器218的另外的集成電路或模塊的需要。實施例200C具有與實施例200A相同的分隔,并以相似的方式操作。
      注意圖2A-2C表示作為塊的接收機電路210以便于描述那些圖中的實施例。換句話說,包含圖2A-2C中的接收機電路210的塊構(gòu)成對圖2A-2C所示的RF收發(fā)機內(nèi)的接收機電路的總體描述,而不是電路部分或電路塊。
      圖2D表示根據(jù)本發(fā)明分隔的RF收發(fā)機的實施例200D。圖2D中的RF收發(fā)機操作與圖2A所示的收發(fā)機類似。然而,實施例200D通過將接收機數(shù)字電路212包括在基帶處理器電路120中來實現(xiàn)附加的經(jīng)濟性。作為一個替換方案,可將整個接收機數(shù)字電路212集成在包括基帶處理器電路120的相同的集成電路裝置上。注意,可使用軟件(或固件)、硬件,或軟件(或固件)和硬件的結(jié)合來實現(xiàn)基帶處理器電路120內(nèi)的接收機數(shù)字電路212的功能,如本領(lǐng)域的技術(shù)人員將理解到的那樣。同時也注意,與圖2C所示的實施例200C類似,實施例200D中的基帶處理器電路120根據(jù)需要,也可包括標準信號發(fā)生器218。
      實施例200D的分隔包含兩個電路部分(或電路塊)。第一電路部分21 4包括接收機模擬電路208和發(fā)射機電路216。第二電路部分包括本機振蕩器電路222。分隔第一和第二電路部分以便易于降低它們間的干擾效應(yīng)。
      圖3表示將導(dǎo)致典型的RF收發(fā)機,例如,圖2A所示的收發(fā)機中的各個塊或元件中的干擾的機制。注意,用圖3中的箭頭表示的通路代表收發(fā)機內(nèi)的各個塊中的干擾機制而不是所需通路。一個干擾機制是由最好包括時鐘信號的基準信號220(見圖2A-2D)引起的。在優(yōu)選實施例中,標準信號發(fā)生器電路產(chǎn)生可具有13MHz(GSM時鐘頻率)或26MHz的頻率的時鐘信號。如果標準信號發(fā)生器產(chǎn)生26MHz的時鐘信號,則根據(jù)本發(fā)明的RF收發(fā)機最好將該信號除以2以產(chǎn)生13MHz的主系統(tǒng)時鐘。該時鐘信號通常包括具有許多Fourier(傅立葉)級數(shù)諧波的電壓脈沖。該Fourier級數(shù)諧波擴展為時鐘信號頻率的許多級。這些諧波可干擾接收機模擬電路208(例如,低噪音放大器,或LNA)、本機振蕩器電路222(例如,合成器電路),以及發(fā)射機電路216(例如,發(fā)射機壓控振蕩器,或VCO)。圖3表示作為干擾機制360、350或340的這些干擾源。
      接收機數(shù)字電路212使用標準信號發(fā)生器電路218的輸出,該輸出最好包括時鐘信號。由于接收機模擬電路208對存在于接收機數(shù)字電路212中的數(shù)字交換噪音和諧波的敏感性,則存在干擾機制310。由于接收機數(shù)字電路212發(fā)送到接收機模擬電路208的數(shù)字信號(例如,時鐘信號),也可存在干擾機制310。類似地,接收機數(shù)字電路212中的數(shù)字交換噪音和諧波可干擾本機振蕩器電路222,引起如圖3所示的干擾機制320。
      本機振蕩器電路222通常將電感器用在電感-電容(LC)諧振電路(該圖中未明確地示出)。諧振電路可循環(huán)相對大的電流。這些電流可耦合到發(fā)射機電路216內(nèi)的敏感電路(例如,發(fā)射機VCO),從而引起干擾機制330。類似地,在本機振蕩器電路222的諧振電路內(nèi)循環(huán)的相對大的電流可使接收機模擬電路(例如,LNA電路)208內(nèi)的靈敏部件飽和。圖3描述作為干擾機制370的干擾源。
      GSM規(guī)格中的發(fā)送模式和接收模式的定時有助于減輕接收機接收通路電路和它的發(fā)送通路電路間的潛在干擾。GSM規(guī)格使用時分雙工(TDD)。根據(jù)TDD協(xié)議,收發(fā)機停用發(fā)送通路電路同時處于操作的接收模式中,反之亦然。因此,圖3未顯示出發(fā)射機電路21 6與接收機數(shù)字電路212或接收機模擬電路208間的干擾機制。
      如圖3示例說明的,在本機振蕩器電路222和RF收發(fā)機的其他塊或部件的每一個間存在干擾機制。因此,為降低干擾效應(yīng),根據(jù)本發(fā)明的RF收發(fā)機最好將本機振蕩器電路222與圖3中所示的其他收發(fā)機塊分開。然而,注意在某些情況下,根據(jù)需要,可將本機振蕩器電路的一部分或全部包括在包含接收機模擬電路和發(fā)射機電路的相同的電路部分(例如,圖2A-2D中的電路部分214)中。通常,本機振蕩器電路中的壓控振蕩器(VCO)通過不希望的耦合機制,導(dǎo)致與其他靈敏電路塊(例如,接收機模擬電路)的干擾。如果能將那些耦合機制減輕到在指定應(yīng)用中RF收發(fā)機的性能特征是可接受的程度,那么,可將本機振蕩器電路包括在與接收機模擬電路和發(fā)射機電路相同的電路部分中?;蛘?,如果VCO電路產(chǎn)生不可接受的干擾級,可將本機振蕩器電路的其他部分包括在包含接收機模擬電路和發(fā)射機電路的電路部分中,但將VCO電路排除在該電路部分外。
      為降低干擾機制310的影響,根據(jù)本發(fā)明的RF收發(fā)機將接收機模擬電路208與接收機數(shù)字電路212分隔開。因為根據(jù)GSM規(guī)格的發(fā)射機電路216和接收機模擬電路208的互斥操作,發(fā)射機電路216和接收機模擬電路208可存在于相同的電路部分(或電路塊)中。放在相同的電路部分中的發(fā)射機電路216和接收機模擬電路208產(chǎn)生整體來說更集成的RF收發(fā)機。圖2A-2D所示的RF收發(fā)機采用利用上述分析的各個收發(fā)機元件中的干擾機制的益處的分隔技術(shù)。為更進一步降低各個電路部分或電路塊中的干擾效應(yīng),根據(jù)本發(fā)明的RF收發(fā)機也可使用差分信號來使各電路部分或電路塊彼此耦合。
      圖4表示根據(jù)本發(fā)明分隔的RF收發(fā)機的實施例400的更詳細的框圖。收發(fā)機包括接收機模擬電路408、接收機數(shù)字電路426,以及發(fā)射機電路465。在接收模式中,天線接口電路202將RF信號401提供給濾波器電路403。濾波器電路403將經(jīng)濾波的RF信號406提供給接收機模擬電路408。接收機模擬電路408包括下變頻器(即混頻器)電路409和模數(shù)轉(zhuǎn)換器(ADC)電路418。下變頻器電路409將經(jīng)濾波的RF信號406與從本機振蕩器電路222接收的RF本機振蕩器信號454混合。下變頻器電路409將同相模擬下變頻信號412(即,I信道信號)和正交模擬下變頻信號415(即,Q信道信號)提供給ADC電路418。
      ADC電路418將同相模擬下變頻信號412和正交模擬下變頻信號415轉(zhuǎn)換成一位同相數(shù)字接收信號421和一位正交數(shù)字接收信號424。ADC電路418將一位同相數(shù)字接收信號421和一位正交數(shù)字接收信號424提供給接收機數(shù)字電路426。如下所述,接收機模擬電路408和接收機數(shù)字電路426間的數(shù)字接口可發(fā)送各種其他信號,而不是,或除下述情形外,該情形是將一位同相和正交數(shù)字接收信號提供給接收機數(shù)字電路426。舉例來說,那些信號可包括基準信號(例如,時鐘信號)、控制信號、邏輯信號、握手信號、數(shù)據(jù)信號、狀態(tài)信號、信息信號、標記信號和/或結(jié)構(gòu)信號。此外,根據(jù)需要,這些信號可包括單端或差分信號。因此,該接口提供接收機模擬電路和接收機數(shù)字電路間的靈活的通信機制。
      接收機數(shù)字電路426包括數(shù)字下變頻電路427、數(shù)字濾波器電路436,以及數(shù)模轉(zhuǎn)換器(DAC)電路445。數(shù)字下變頻器電路427從接收機模擬電路408接受一位同相數(shù)字接收信號421和一位正交數(shù)字接收信號424。數(shù)字下變頻電路427將接收的信號轉(zhuǎn)換成下變頻同相信號430和下變頻正交信號433并將那些信號提供給數(shù)字濾波器電路436。數(shù)字濾波器電路436最好包括在其輸入信號上執(zhí)行各種濾波操作的無限脈沖響應(yīng)(IIR)信道選擇濾波器。該數(shù)字濾波器電路436最好具有可編程響應(yīng)特性。注意,除使用IIR濾波器外,根據(jù)需要,可使用提供固定或可編程響應(yīng)特性的其他類型的濾波器(例如,有限脈沖響應(yīng),或FIR,濾波器)。
      數(shù)字濾波器電路436將數(shù)字同相濾波信號439和數(shù)字正交濾波信號442提供給DAC電路445。DAC電路445將數(shù)字同相濾波信號439和數(shù)字正交濾波信號442分別轉(zhuǎn)換成同相模擬接收信號448和正交模擬接收信號451。基帶處理器電路120接受同相模擬接收信號448和正交模擬接收信號451以用于進一步處理。
      發(fā)射機電路465包括基帶上變頻電路466、補償式(offset)鎖相環(huán)(PLL)電路472、以及發(fā)送壓控振蕩器(VCO)電路481。發(fā)送VCO電路481通常具有低噪音電路并對外部噪音敏感。例如,因為從發(fā)送VCO電路481內(nèi)的LC諧振電路產(chǎn)生的高增益,它可拾取來自數(shù)字交換的干擾?;鶐献冾l電路466可從本機振蕩器電路222接受中頻(IF)本機振蕩器信號457?;鶐献冾l電路466將IF本機振蕩器信號457與模擬同相發(fā)送輸入信號460和模擬正交發(fā)送輸入信號463混合并將經(jīng)上變頻IF的信號469提供給補償式PLL電路472。
      補償式PLL電路472有效地濾除IF信號469。換句話說,補償式PLL電路472通過其帶寬內(nèi)的信號但衰減其他信號。用這種方式,補償式PLL電路472衰減除其帶寬外的任何寄生或噪音信號,從而降低對在天線130處濾波的要求,而且減小系統(tǒng)成本、插入損耗以及功耗。補償式PLL電路472經(jīng)由補償式PLL輸出信號475和發(fā)送VCO輸出信號478,利用發(fā)送VCO電路481形成反饋回路。發(fā)送VCO電路481最好具有等幅輸出信號。
      補償式PLL電路472使用混頻器(圖4中未明確地示出)以便將RF本機振蕩器信號454與發(fā)送VCO輸出信號478混合。功率放大器電路487接受發(fā)送VCO輸出信號478,并將放大的RF信號490提供給天線接口電路202。天線接口電路202以及天線130如上所述進行操作。根據(jù)本發(fā)明的RF收發(fā)機最好使用包括模擬電路的發(fā)射機電路465,如圖4中所示。使用這種電路最小化與發(fā)送VCO電路481的干擾并有助于滿足用于發(fā)射機電路465的發(fā)射規(guī)格。
      接收機數(shù)字電路426還從標準信號發(fā)生器電路218接收基準信號220?;鶞市盘?20最好包括時鐘信號。接收機數(shù)字電路426通過使用開關(guān)492向發(fā)射機電路465提供開關(guān)基準信號494。因此,開關(guān)492可有選擇地將基準信號220提供給發(fā)射機電路465。在RF收發(fā)機進入其發(fā)送模式前,接收機數(shù)字電路426使開關(guān)492閉合,從而將開關(guān)基準信號494提供給發(fā)射機電路465。
      發(fā)射機電路465使用開關(guān)基準信號494來校準或調(diào)整其一些部件。例如,發(fā)射機電路465可使用開關(guān)基準信號494來校準其一些部件,諸如發(fā)送VCO電路481,例如,如共同擁有的U.S.專利6,137,372所述,其公開的內(nèi)容在此一并引入作為參考。發(fā)射機電路465也可使用開關(guān)基準信號494來調(diào)整其輸出電路內(nèi)的穩(wěn)壓器以便按照已知RF輻射電平發(fā)送。
      當發(fā)射機電路465校準并調(diào)整其各部件時,發(fā)射機電路465內(nèi)的模擬電路加電并開始調(diào)節(jié)。當發(fā)射機電路465已經(jīng)完成校準其內(nèi)部電路時,接收機數(shù)字電路426使開關(guān)492打開,從而禁止將基準信號220提供給發(fā)射機電路465。在該點,發(fā)射機電路可使發(fā)射機電路465內(nèi)的功率放大器電路487加電。RF收發(fā)機隨后進入操作的發(fā)送模式并開始發(fā)送。
      注意,為總體、示意性目的,圖4將開關(guān)492描述為簡單的開關(guān)??墒褂酶鞣N裝置來實現(xiàn)受控開關(guān)492的功能,例如,半導(dǎo)體開關(guān)、邏輯門等等,如本領(lǐng)域的技術(shù)人員所理解的。注意,盡管圖4將開關(guān)492示為存在于接收機數(shù)字電路426中,但根據(jù)需要,可使開關(guān)位于其他位置。將開關(guān)492放在接收機數(shù)字電路426中有助于將由開關(guān)電路生成的諧波只限于接收機數(shù)字電路426。
      圖4中的實施例400包括第一電路部分407(或電路塊),該第一電路部分包括接收機模擬電路408和發(fā)射機電路465。實施例400還包括第二電路部分(或電路塊),該第二電路部分包括接收機數(shù)字電路426。最后,實施例400包括第三電路部分(或電路塊),該第三電路部分包括本機振蕩器電路222。第一電路部分407、第二電路部分,以及第三電路部分彼此分隔開以便易于降低各電路部分中的干擾效應(yīng)。通過依賴結(jié)合圖3提供的干擾效應(yīng)的分析,這種裝置易于降低各電路部分中的干擾效應(yīng)。最好,第一、第二和第三電路部分每個存在于一個集成電路裝置中。為進一步降低各電路部分中的干擾效應(yīng),圖4中的實施例400盡可能使用差分信號。與圖4中的信號線或標記數(shù)字相鄰的符號“(diff.)”表示使用不同線來傳播被注釋的信號。
      注意圖4中所示的實施例400在其接收機部分中使用模擬-數(shù)字-模擬信號通路。換句話說,ADC電路418將模擬信號轉(zhuǎn)換成數(shù)字信號,以便進一步處理,以及后來通過DAC電路445轉(zhuǎn)換回模擬信號。根據(jù)本發(fā)明的RF收發(fā)機由于下述理由使用該特定信號通路。首先,ADC電路418避免需要在具有相對高的動態(tài)范圍的模擬接口上將信號從接收機模擬電路408傳播到接收機數(shù)字電路426。包括一位同相數(shù)字接收信號421和一位正交數(shù)字接收信號424的數(shù)字接口比具有相對高的動態(tài)范圍的模擬接口更不易受噪音或干擾的影響。
      第二,圖4中的RF收發(fā)機使用DAC電路445來維持與通常用來和RF收發(fā)機中的基帶處理器電路通信的接口的兼容性。根據(jù)這些接口,基帶處理器從RF收發(fā)機內(nèi)的接收通路電路接收模擬而不是數(shù)字信號。在滿足那些接口的規(guī)格的RF收發(fā)機中,接收機數(shù)字電路426將模擬信號提供給基帶處理器電路120。接收機數(shù)字電路426使用DAC電路445來將模擬信號(即,同相模擬接收信號448和正交模擬接收信號451)提供給基帶處理器電路120。DAC電路445允許編程同相位電平和滿刻度電壓,其可在不同基帶處理器電路中改變。
      第三,與模擬解決方案相比,模擬-數(shù)字-模擬信號通路可導(dǎo)致降低的電路大小和面積(例如,在集成電路裝置中占用的面積),從而降低成本。第四,數(shù)字電路提供更好的可重復(fù)性,相對易于測試,并且比其模擬對應(yīng)物具有更強的操作性。第五,數(shù)字電路與可比較的模擬電路相比對電源電壓變動、溫度變化等等具有更小的依賴性。
      第六,基帶處理器電路120通常包括可編程數(shù)字電路,而且如果需要的話,可將數(shù)字電路的功能歸入接收機數(shù)字電路426內(nèi)。第七,數(shù)字電路允許在接收通路內(nèi)更精確的信號處理,例如,信號過濾。第八,數(shù)字電路允許更有效率的信號處理。最后,數(shù)字電路允許用戶更容易使用在接收通路內(nèi)提供更靈活的信號處理的可編程DAC電路和PGA電路。為受益于模擬-數(shù)字-模擬信號通路,根據(jù)本發(fā)明的RF收發(fā)機將低IF信號(例如,用于GSM應(yīng)用的100KHz)用在它們的接收通路電路中,因為使用較高IF頻率可導(dǎo)致對該通路內(nèi)ADC和DAC電路的更高性能需求。低IF體系結(jié)構(gòu)也減輕圖象載波抑制需求,這允許芯片上集成數(shù)字過濾器電路436。此外,根據(jù)本發(fā)明的RF收發(fā)機使用數(shù)字下變頻器電路427和數(shù)字濾波器電路436來在接收信號通路內(nèi)實現(xiàn)數(shù)字IF通路。數(shù)字IF體系結(jié)構(gòu)便于實現(xiàn)接收機數(shù)字電路426和接收機模擬電路408之間的數(shù)字接口。
      如果接收機數(shù)字電路426不需要與基帶處理器的通用模擬接口兼容,則可去除DAC電路445,并且如果需要的話,可使用與基帶處理器電路120的數(shù)字接口。實際上,與如圖2D所示的RF收發(fā)機類似,可使用硬件、軟件,或硬件和軟件的組合來在基帶處理器電路120內(nèi)實現(xiàn)接收機數(shù)字電路426的功能。在該種情況下,RF收發(fā)機將包括兩個電路部分(或電路塊)。第一電路部分(或電路塊)407將包括接收機模擬電路408和發(fā)射機電路465。第二電路部分(或電路塊)將包括本機振蕩器電路222。注意,與圖2C所示的RF收發(fā)機類似,如果需要的話,可將標準信號發(fā)生器218的功能包括在基帶處理器電路120內(nèi)。
      可用其他方式分隔圖4所示的RF收發(fā)機。圖5和6示例說明圖4的RF收發(fā)機的另外的分隔。圖5表示包括三個電路部分(或電路塊)的RF收發(fā)機的實施例500。第一電路部分包括接收機模擬電路408。第二電路部分505包括接收機數(shù)字電路426和發(fā)射機電路465。正如以上所提到的,GSM規(guī)格以發(fā)送和接收模式提供替代的RF收發(fā)機操作。圖5所示的分隔通過將接收機數(shù)字電路426和發(fā)射機電路465包括在第二電路部分505中來利用GSM規(guī)格。第三電路部分包括本機振蕩器電路222。最好,第一、第二和第三電路部分分別存在于一個集成電路裝置中。與圖4的實施例400類似,圖5中的實施例500在任何可能的情況下使用差分信號以便進一步降低各電路部分中的干擾效應(yīng)。
      圖6表示RF收發(fā)機的另一種替代分隔。圖6表示包括三個電路部分(或電路塊)的RF收發(fā)機的實施例600。第一電路部分610包括接收機模擬電路,即,下變頻器電路409,以及發(fā)射機電路465。第二電路部分620包括ADC電路418,以及接收機數(shù)字電路,即,數(shù)字下變頻器電路427,以及數(shù)字濾波器電路436和DAC電路445。第三電路部分包括本機振蕩器電路222。最好,第一、第二和第三電路部分分別存在于一個集成電路裝置中。與圖4的實施例400類似,圖6的實施例600在任何可能的情況下使用差分信號以便進一步降低各電路部分中的干擾效應(yīng)。
      圖7表示圖4所示的RF收發(fā)機的變型。圖7示例說明根據(jù)本發(fā)明分隔的RF收發(fā)機的實施例700。注意,為簡潔起見,圖7未明確表示接收機模擬電路408、發(fā)射機電路465,以及接收機數(shù)字電路426的細節(jié)。接收機模擬電路408、發(fā)射機電路465、以及接收機數(shù)字電路426包括與圖4中的它們相應(yīng)的對應(yīng)部分中所示的電路類似的電路。與圖2D所示的RF收發(fā)機類似,圖7的實施例700表示其中基帶處理器120包括接收機數(shù)字電路426的功能的RF收發(fā)機?;鶐幚砥麟娐?20可使用硬件、軟件、或硬件和軟件的結(jié)合來實現(xiàn)接收機數(shù)字電路426的功能。
      因為實施例700將接收機數(shù)字電路426的功能包括在基帶處理器電路120內(nèi),故它兩個電路部分(或電路塊)。第一電路部分710包括接收機模擬電路408和發(fā)射機電路465。第二電路部分包括本機振蕩器電路222。注意,與圖2C所示的RF收發(fā)機類似,如果需要的話,也可將標準信號發(fā)生器218的功能包括在基帶處理器電路120內(nèi)。
      圖8表示根據(jù)本發(fā)明分隔的多頻帶RF收發(fā)機的實施例800。最好,圖8中的RF收發(fā)機在GSM(925至960MHz)、PCS(1930至1990 MHz)以及DCS(1805至1880 MHz)頻帶內(nèi)操作。與圖4中的RF收發(fā)機一樣,圖8中的RF收發(fā)機使用低IF體系結(jié)構(gòu)。實施例800包括接收機模擬電路839、接收機數(shù)字電路851、發(fā)射機電路877、本機振蕩器電路222、以及標準信號發(fā)生器電路218。本機振蕩器電路222包括RF鎖相環(huán)(PLL)電路840和中頻(IF)PLL電路843。RF PLL電路840產(chǎn)生RF本機振蕩器,或RF LO信號454,而IF PLL電路843產(chǎn)生IF本機振蕩器,或IF LO信號457。
      下面的表1表示在接收模式期間,用于RF本機振蕩器信號454的優(yōu)選頻率表1

      下面的表2列出了在發(fā)射模式期間,用于RF本機振蕩器信號454的優(yōu)選頻率表2

      在接收模式期間,IF本機振蕩器信號457最好具有100kHz的頻率。在優(yōu)選實施例中,在發(fā)送模式期間,IF本機振蕩器信號457最好具有383MHz和427MHz之間的頻率。然而,應(yīng)注意,如果需要的話,可使用用于RF和IF本機振蕩器信號454和457的其他頻率。
      盡管如本領(lǐng)域的技術(shù)人員所理解的,可使用其他信號,但標準信號發(fā)生器218提供最好包括時鐘信號的基準信號220。此外,發(fā)射機電路877最好使用用于GSM頻帶的高端注入(high-sideiniection)以及用于DCS和PCS頻帶的低端注入。
      接收通路電路操作如下。濾波器電路812從天線接口電路202接受GSM RF信號803、DCS RF信號806和PCS RF信號809。盡管如果需要的話,可使用其他類型和數(shù)量的濾波器,但濾波器電路812最好包含用于三個頻帶中的每一個的表面聲波(SAW)濾波器。濾波器電路812將經(jīng)濾波的GSM RF信號815、經(jīng)濾波的DCS RF信號818以及經(jīng)濾波的PCS RF信號821提供給低噪聲放大器(LNA)電路824。LNA電路824最好具有可編程增益,并部分地為接收通路電路提供可編程增益。
      LNA電路824將放大的RF信號827提供給下變頻器電路409。注意,除使用具有實值輸出(real output)的LNA電路外,也可使用具有復(fù)合輸出(同相和正交輸出)的LNA電路以及多相濾波器電路。復(fù)合LNA電路和多相濾波器電路的組合提供更好的圖象載波抑制,雖然損耗稍高。因此,選擇使用復(fù)合LNA電路和多相濾波器電路依賴于圖象載波抑制和多相濾波器電路內(nèi)的損耗間的折衷。
      下變頻器電路409將放大的RF信號827與從RF PLL電路840接收的RF本機振蕩器信號454混合。下變頻器電路409產(chǎn)生同相模擬下變頻器信號412和正交同相模擬下變頻器信號415。下變頻器電路409將同相模擬下變頻器信號412和正交同相模擬下變頻器信號415提供給一對可編程增益放大器(PGA)833A和833B。
      PGA 833A和PGA 833B部分地允許編程接收通路的增益。PGA 833A和PGA 833B將模擬同相放大信號841和模擬正交放大信號842提供給復(fù)合ADC電路836(即,I和Q輸入兩者將影響I和Q輸出兩者)。ADC電路836將模擬同相放大信號841轉(zhuǎn)換成一位同相數(shù)字接收信號421。同樣地,ADC電路836將模擬正交放大器信號842轉(zhuǎn)換成一位正交數(shù)字接收信號424。
      注意,根據(jù)本發(fā)明的RF收發(fā)機和接收機最好使用一位數(shù)字接口。然而,如已經(jīng)閱讀本發(fā)明的該說明書的本領(lǐng)域的技術(shù)人員所理解的,也可使用各種其他接口。例如,可使用多位接口或并行接口。此外,如下所述,接收機模擬電路839和接收機數(shù)字電路851間的數(shù)字接口可發(fā)送各種其他信號,而不是下列情況,或除下列情況以外,這種情況是將一位同相和正交數(shù)字接收信號提供給接收機數(shù)字電路851。舉例來說,那些信號可包括基準信號(例如,時鐘信號)、控制信號、邏輯信號、握手信號、數(shù)據(jù)信號、狀態(tài)信號、信息信號、標記信號、和/或配置信號。此外,根據(jù)需要,這些信號可構(gòu)成單端或差分信號。因此,該接口提供接收機模擬電路和接收機數(shù)字電路間靈活的通信機制。
      接收機數(shù)字電路851接受一位同相數(shù)字接收信號421和一位正交數(shù)字接收信號424,并將它們提供給數(shù)字下變頻器電路427。數(shù)字下變頻器電路427將接收的信號轉(zhuǎn)換成下變頻同相信號430和下變頻正交信號433并將這些信號提供給數(shù)字濾波器電路436。數(shù)字濾波器電路436最好包括在其輸入信號上執(zhí)行濾波操作的IIR信道選擇濾波器。然而,注意,根據(jù)需要,可使用其他類型的濾波器,例如FIR濾波器。
      數(shù)字濾波器電路436將數(shù)字同相濾波信號439提供給數(shù)字PGA863A以及將數(shù)字正交濾波信號442提供給數(shù)字PGA 863B。數(shù)字PGA 863A和PGA 863B部分地允許編程接收通路電路的增益。數(shù)字PGA 863A將放大的數(shù)字同相信號869提供給DAC電路875A,而數(shù)字PGA 863B將放大的數(shù)字正交信號872提供給DAC電路875B。DAC電路875B將放大的數(shù)字同相信號869轉(zhuǎn)換成同相模擬接收信號448。DAC電路875B將放大的數(shù)字正交信號872信號轉(zhuǎn)換成正交模擬接收信號451。根據(jù)需要,基帶處理器電路120接受同相模擬接收信號448和正交模擬接收信號451以便進一步處理。
      注意,在接收機數(shù)字電路851中所示的數(shù)字電路框圖主要描述整體功能和信號流。實際的數(shù)字電路實現(xiàn)可包含或不包含用于各個功能塊的單獨可識別的硬件。例如,根據(jù)需要,可重新使用(在時間上,例如,通過使用多路復(fù)用)相同的數(shù)字電路來實現(xiàn)數(shù)字PGA863A和數(shù)字PGA 863B。
      同時也注意,與圖4中的RF收發(fā)機類似,圖8中的RF收發(fā)機的特征在于數(shù)字IF體系結(jié)構(gòu)。數(shù)字IF體系結(jié)構(gòu)便于實現(xiàn)接收機數(shù)字電路426和接收機模擬電路408間的一位數(shù)字接口。此外,數(shù)字IF體系結(jié)構(gòu)允許數(shù)字(而不是模擬)IF濾波,從而提供數(shù)字濾波的所有優(yōu)點。
      發(fā)射機電路877包括基帶上變頻器電路466、發(fā)送VCO電路481、一對發(fā)射機輸出緩沖器892A和892B,以及補償式PLL電路897。補償式PLL電路897包括偏移混頻器電路891、鑒相器電路882、以及環(huán)路濾波器電路886。基帶上變頻器電路466接受模擬同相發(fā)送輸入信號460和模擬正交發(fā)送輸入信號463,將這些信號與IF本機振蕩器信號457混合,并將發(fā)送IF信號880提供給補償式PLL電路897。補償式PLL電路897使用發(fā)送IF信號880作為基準信號。發(fā)送IF信號880最好包括調(diào)制的單邊頻帶IF信號,但如本領(lǐng)域的技術(shù)人員將理解的,根據(jù)需要,可使用其他類型的信號和調(diào)制。
      在補償式PLL電路897中的偏移混頻器電路891將發(fā)送VCO輸入信號478與RF本機振蕩器信號454混合,并將混合信號890提供給鑒相器電路882。鑒相器電路882將混合信號890與發(fā)送IF信號880進行比較并將補償式PLL誤差信號884提供給環(huán)路濾波器電路886。環(huán)路濾波器電路886依次將濾波的補償式PLL信號888提供給發(fā)送VCO電路481。因此,補償式PLL電路897以及發(fā)送VCO電路481在反饋環(huán)路中操作。最好,發(fā)送VCO電路481的輸出頻率居于DCS和PCS頻帶之間的中心,并且將其輸出除以2以便用于GSM頻帶。
      發(fā)射機輸出緩沖器892A和892B接收發(fā)送VCO輸出信號478并將緩沖的發(fā)送信號894和895提供給一對功率放大器896A和896B。功率放大器896A和896B分別提供放大的RF信號899和898,用于通過天線接口電路202和天線130發(fā)送。功率放大器896A提供用于GSM頻帶的RF信號899,而功率放大器896B提供用于DCS和PCS頻帶的RF信號898。然而,本領(lǐng)域的技術(shù)人員將理解可使用功率放大器和頻帶的其他配置。此外,根據(jù)需要,可將RF濾波器電路用在發(fā)射機電路877的輸出通路中。
      實施例800包括三個電路部分(或電路塊)。第一電路部分801包括接收機模擬電路839和發(fā)射機電路877。第二電路部分854包括接收機數(shù)字電路851和標準信號發(fā)生器電路218。最后,第三電路部分包括本機振蕩器電路222。使第一電路部分801、第二電路部分854和第三電路部分彼此分隔開以便易于降低各電路部分中的干擾效應(yīng)。由于在上述結(jié)合圖3所提供的干擾效應(yīng)的分析,該種配置易于降低各電路部分中的干擾效應(yīng)。最好,第一、第二和第三電路部分中的每一個存在于一個集成電路裝置中。為進一步降低各電路部分中的干擾效應(yīng),圖8的實施例800在任何可能的情況下使用差分信號。圖8中,與信號線或標記數(shù)字相鄰的符號“(diff.)”表示使用差分線來傳播被注釋的信號。
      注意,與如圖4所示的RF收發(fā)機類似,如上所述,圖8所示的實施例800將模擬-數(shù)字-模擬信號通路用在其接收機部分中。由于與結(jié)合圖4所示的收發(fā)機所述的類似原因,實施例800使用這種特殊的信號通路。
      與圖4中的收發(fā)機相同,如果接收機數(shù)字電路851不需要與基帶處理器的通用模擬接口兼容,則可去除DAC電路875A和875B,并根據(jù)需要,使用與基帶處理器電路的數(shù)字接口。實際上,與圖2D所示的RF收發(fā)機類似,可使用硬件、軟件、或硬件和軟件的組合在基帶處理器電路120內(nèi)實現(xiàn)接收機數(shù)字電路851的功能。在該種情況下,RF收發(fā)機將包括兩個電路部分(或電路塊)。第一電路部分801將包括接收機模擬電路839和發(fā)射機電路877。第二電路部分將包括本機振蕩器電路222。同時也應(yīng)注意,與圖2C所示的RF收發(fā)機類似,在實施例800中,根據(jù)需要,可將標準信號發(fā)生器電路218的功能包括在基帶處理器電路120中。
      本發(fā)明的另一方面包括接收機數(shù)字電路和接收機模擬電路間的可配置接口。通常,試圖最小化接收機模擬電路內(nèi)的數(shù)字交換活動性。接收機模擬電路內(nèi)的數(shù)字交換活動性將可能干擾靈敏的模擬RF電路,例如,LNA或混頻器。如上所述,接收機模擬電路包括模數(shù)電路(ADC),其最好包括西格馬-德爾塔型ADC。西格馬-德爾塔型ADC通常在它們的輸出級使用時鐘信號,其輸出級通常具有脈沖波形,并因此包含高頻Fourier級數(shù)諧波。此外,ADC電路本身產(chǎn)生接收機數(shù)字電路使用的數(shù)字輸出。在ADC電路的輸出出現(xiàn)的數(shù)字交換也將干擾接收機模擬電路中的靈敏模擬電路。
      本發(fā)明意圖提供根據(jù)本發(fā)明的RF裝置,例如,接收機和收發(fā)機,其包括接口電路以便最小化或降低來自RF裝置內(nèi)的數(shù)字電路的干擾效應(yīng)。圖9A表示接收機數(shù)字電路905和接收機模擬電路910間的接口的實施例900A。該接口包括可配置接口信號線945。圖9A的收發(fā)機內(nèi)的基帶處理器電路120將配置、狀態(tài)和設(shè)置信號發(fā)送到接收機數(shù)字電路905和接收機模擬電路910。在根據(jù)本發(fā)明的RF收發(fā)機的優(yōu)選實施例中,通過將配置數(shù)據(jù)發(fā)送到包括在接收機數(shù)字電路905和接收機模擬電路910中的讀寫寄存器,基帶處理器電路120可與接收機數(shù)字電路905和接收機模擬電路910通信。
      接收機數(shù)字電路905通過一組串行接口信號線920與基帶處理器電路120通信。串行接口信號線920最好包括串行數(shù)據(jù)輸入(SDI)信號線925、串行時鐘(SCLK)信號線930、串行接口使能(SENB)信號線935,以及串行數(shù)據(jù)輸出(SDO)信號線940。收發(fā)機電路和基帶處理器電路120最好在操作的發(fā)送和接收模式期間,使所有串行接口信號線920保持在天電干擾電平。串行接口最好使用包括6個地址位和16個數(shù)據(jù)位的22位串行控制字。然而,注意,根據(jù)需要,可使用包含不同數(shù)量的信號線、不同類型和大小的信號,或包含這二者的其他串行接口、并行接口,或其他類型的接口。也注意,SENB信號最好是低電平有效邏輯信號,盡管如本領(lǐng)域的技術(shù)人員將理解的,可通過修改電路來使用常規(guī)(即,高電平有效)邏輯信號。
      接收機數(shù)字電路905經(jīng)可配置接口信號線945與接收機模擬電路910通信。接口信號線945最好包括四個可配置信號線950、955、960、和965,盡管根據(jù)需要,根據(jù)特定應(yīng)用,可使用其他數(shù)量的可配置信號線。除提供串行接口信號920外,基帶處理器電路120可將如圖9A中示為減低功耗(power down)(PDNB)信號的控制信號915提供給接收機數(shù)字電路905和接收機模擬電路910兩者。接收機數(shù)字電路905和接收機模擬電路910最好將減低功耗(PDNB)信號用作控制信號915以便配置接口信號線945的功能。換句話說,接口信號線945的功能取決于控制信號915的狀態(tài)。同樣,在收發(fā)機的接收通路和發(fā)送通路內(nèi)的電路的初始化在PDNB信號的上升沿發(fā)生。注意PDNB信號最好是低電平有效邏輯信號,盡管如本領(lǐng)域的技術(shù)人員將理解的,也可使用常規(guī)(即,高電平有效)邏輯信號。也注意,除使用PDNB信號外,根據(jù)需要,也可使用其他信號來控制接口信號線945的配置。
      在減低功耗或串行接口模式中(即,控制信號915(例如,PDNB)處于邏輯低狀態(tài)),接口信號線950提供串行時鐘(SCLK)以及接口信號線955提供串行接口使能信號(SENB)。此外。接口信號線960提供串行數(shù)據(jù)輸入信號(SDI),而接口信號線965提供串行數(shù)據(jù)輸出(SDO)信號。在該模式的操作期間,根據(jù)需要,收發(fā)機也可執(zhí)行電路校準和調(diào)整過程。例如,不同收發(fā)機部件的值可隨時間或按不同批量生產(chǎn)的收發(fā)機改變。收發(fā)機可改變和調(diào)整其電路以便考慮到該變化并提供更高性能。
      在操作的正常接收模式(即,控制信號,PDNB處于邏輯高狀態(tài))中,接口信號線950提供負時鐘信號(CKN)和接口信號線955提供正時鐘信號(CKP)。此外,接口信號線960提供負數(shù)據(jù)信號(ION),而接口信號線965提供正數(shù)據(jù)信號(IOP)。
      在本發(fā)明的優(yōu)選實施例中,CKN和CKP信號一起形成由接收機數(shù)字電路905提供給接收機模擬電路910的差分時鐘信號。接收機模擬電路910可將該時鐘信號提供給RF收發(fā)機內(nèi)的發(fā)射機電路以便于電路的校準和調(diào)整,如上所述。在接收模式期間,接收機模擬電路910將ION和IOP信號提供給接收機數(shù)字電路905。ION和IOP信號最好形成差分數(shù)據(jù)信號。如上所提到的,在操作的接收模式期間,收發(fā)機禁用發(fā)射機電路。
      在根據(jù)本發(fā)明的優(yōu)選實施例中,當發(fā)射機電路正在發(fā)送信號時,切斷時鐘信號CKN和CKP。在發(fā)送模式期間,接口信號線960和965最好將來自接收機數(shù)字電路905的兩個邏輯信號提供給接收機模擬電路910。根據(jù)需要,信號線可提供輸入/輸出信號以便在接收機數(shù)字電路905和接收機模擬電路910間發(fā)送數(shù)據(jù)、狀態(tài)、信息、標記和配置信號。最好,邏輯信號控制發(fā)送VCO電路的輸出緩沖器。注意,除將接口信號線960和965配置成邏輯信號線外,根據(jù)需要,可以其他方式,例如,模擬信號線、差分模擬或數(shù)字信號線等等來配置它們。此外,根據(jù)需要,接口信號線960和965可將來自接收機數(shù)字電路905的信號提供給接收機模擬電路910,或反之亦然。
      除使用差分信號外,根據(jù)本發(fā)明的RF收發(fā)機最好采用其他措施來降低各個收發(fā)機電路中的干擾效應(yīng)。根據(jù)需要,信號CKN、CKP、ION和IOP可構(gòu)成電壓信號。根據(jù)應(yīng)用,信號CKN、CKP、ION和IOP(或發(fā)送模式中的邏輯信號)可具有低電壓擺動(例如,電壓擺動小于供電電壓)以便降低由于這些信號上的電壓交換引起的干擾的大小和效應(yīng)。
      在根據(jù)本發(fā)明的優(yōu)選實施例中,信號CKN、CKP、ION和IOP構(gòu)成電流,而不是電壓信號。此外,為更進一步幫助降低干擾效應(yīng),根據(jù)本發(fā)明的RF收發(fā)機最好使用有限帶寬信號。根據(jù)本發(fā)明的RF收發(fā)機最好使用濾波來從那些信號去除一些較高頻率諧波以便產(chǎn)生有限帶寬電流信號。
      下面的表3將可配置接口信號線950、955、960和965的優(yōu)選功能性歸納為控制信號915(例如,PDNB)的狀態(tài)的函數(shù)表3

      在接收機數(shù)字電路905和接收機模擬電路910間的接口中使用可配置接口信號線945允許使用相同的物理連接(例如,集成電路裝置上的管腳或模塊上的電子連接器)來實現(xiàn)不同功能。因此,接收機數(shù)字電路905和接收機模擬電路910間的可配置接口使得物理電子連接可用于其他使用,例如,在靈敏的模擬信號管腳或連接器附近提供接地管腳或連接器以便有助于屏蔽來自RF干擾的那些信號。此外,接收機數(shù)字電路905和接收機模擬電路910間的可配置接口降低了封裝的大小、成本和復(fù)雜性。
      圖9B表示包括根據(jù)本發(fā)明的可配置接口的實施例900B。在這里,基帶處理器電路120包含接收機數(shù)字電路905的功能性。根據(jù)需要,基帶處理器電路120使用硬件、軟件或二者來實現(xiàn)接收機數(shù)字電路905的功能性。因為基帶處理器電路120已包含接收機數(shù)字電路905,故基帶處理器電路120可使用可配置接口信號線945,根據(jù)控制信號915(例如,PDNB信號)的狀態(tài),與接收機模擬電路910通信。根據(jù)控制信號915的狀態(tài),可配置接口信號線945執(zhí)行如上結(jié)合圖9A所述的相同功能。如上所述,在發(fā)送模式期間,可重新配置接口信號線960和965以便實現(xiàn)所需功能,例如,邏輯信號。
      圖10表示在減低功耗或串行接口模式(即,邏輯信號915為邏輯低狀態(tài))中的RF收發(fā)機內(nèi)的根據(jù)本發(fā)明的可配置接口的實施例1000的總體框圖??刂菩盘?15上的邏輯低狀態(tài)使能驅(qū)動器電路1012A、1012B和1012C,從而將可配置串行接口信號線950、955和960提供給接收機模擬電路910。類似地,控制信號915上的邏輯低狀態(tài)使AND門1030A、1030B和1030C將可配置接口信號線950、955和960提供給接收機模擬電路910內(nèi)的其他電路。AND門1030A、1030B和1030C的輸出分別包括選通的SCLK信號1032、選通的SENB信號1034和選通的SDI信號1036。
      接口控制器電路1040將選通的SCLK信號1032、選通的SENB信號1034和選通的SDI信號1036接受為輸入。接口控制器電路1040存在于接收機模擬電路910中并產(chǎn)生接收機模擬電路SDO信號1044和使能信號1046。通過控制三態(tài)驅(qū)動器電路1042,使能信號1046控制將接收機模擬電路SDO信號1044經(jīng)可配置接口信號線965提供給接收機數(shù)字信號905。
      接收機數(shù)字電路905內(nèi)的接口控制器電路1010從基帶處理器電路120接受SCLK信號925、SENB信號930和SDI信號935。通過譯碼那些信號,接口控制器電路1010確定基帶處理器電路120是否想與接收機數(shù)字電路905通信(例如,基帶處理器電路120嘗試讀取存在于接收機數(shù)字電路905上的狀態(tài)或控制寄存器)。如果是,接口控制器電路1010將SCLK信號925、SENB信號930和SDI信號935提供給接收機數(shù)字電路905內(nèi)的其他電路(未明確示出)以便進一步處理。
      接口控制器電路1010將接收機數(shù)字電路SDO信號1018、選擇信號1020以及使能信號1022提供作為輸出信號。接收機數(shù)字電路SDO信號1018表示用于接收機數(shù)字電路905的串行數(shù)據(jù)輸出信號,即,接收機數(shù)字電路905試圖提供給基帶處理器電路120的串行數(shù)據(jù)輸出信號。接口控制器電路1010將選擇信號1020提供給多路復(fù)用器電路1014。多路復(fù)用器電路1014使用該信號來有選擇地將通過可配置接口信號線965接收的接收機數(shù)字電路SDO信號1018或接收機模擬電路SDO信號1044提供作為多路復(fù)用器電路輸出信號1024。三態(tài)驅(qū)動器電路1016在使能信號1022的控制下,將多路復(fù)用器電路輸出信號1024提供給基帶處理器電路120。
      三態(tài)驅(qū)動器電路1012A、1012B和1012C將反相的控制信號915用作它們的使能信號。因此,控制信號915的邏輯高值禁用驅(qū)動器電路1012A、1012B和1012C,從而禁用接收機數(shù)字電路905和接收機模擬電路910間的串行接口。類似地,AND門1030A、1030B和1030C使用反相的控制信號915來選通接口信號線950、955和960。換句話說,控制信號915的邏輯高值禁制在接收機模擬電路910上的AND門1030A、1030B和1030C的輸出上的邏輯切換。
      圖11A表示在按操作的常規(guī)接收模式(即,控制信號915處于邏輯高狀態(tài))工作的RF收發(fā)機中,根據(jù)本發(fā)明的可配置接口的實施例1100A的總體框圖。如上所述,在該模式中,接收機數(shù)字電路905通過可配置接口信號線950和955,將時鐘信號提供給接收機模擬電路910??膳渲媒涌谛盘柧€950提供CKN信號,而可配置接口信號線955提供CKP信號。同樣,在該模式中,接收機模擬電路910通過可配置接口信號線960和965,將數(shù)據(jù)信號提供給接收機數(shù)字電路905。
      接收機數(shù)字電路905通過使用時鐘驅(qū)動器電路1114,將CKN和CKP信號提供給接收機模擬電路910。時鐘驅(qū)動器電路1114從信號處理電路1110接收時鐘信號1112A和互補時鐘信號1112B。信號處理電路1110接收基準信號220并將其轉(zhuǎn)換成時鐘信號1112A和互補時鐘信號1112B。接口控制器電路1116分別經(jīng)接口信號線950和955提供控制將CKN和CKP時鐘信號提供給接收機模擬電路910的使能信號1118。
      接收機模擬電路910包括接收CKN和CKP時鐘信號并提供時鐘信號1132A和互補時鐘信號1132B的時鐘接收機電路1130。在接收機模擬電路910內(nèi)的接口控制器電路1140提供控制時鐘接收機電路1130操作的使能信號1142。
      根據(jù)需要,時鐘信號1132A為ADC電路1144,或其他電路(例如,校準電路)或二者計時。注意,除使用時鐘信號1132外,可通過如技術(shù)人員將理解的那樣對電路進行改進,使用互補時鐘信號1132B。ADC電路1144將一位差分同相數(shù)字信號1146A和一位差分正交數(shù)字信號1146B提供給多路復(fù)用器電路1150。多路復(fù)用器電路1150將一位差分數(shù)字輸出信號1152提供給數(shù)字驅(qū)動器電路1154。因此,輸出信號1152形成多路復(fù)用的I信道數(shù)據(jù)和Q信道數(shù)據(jù)。分別使用可配置接口信號線960和965,數(shù)據(jù)驅(qū)動器電路1154將包括ION和IOP的差分數(shù)據(jù)信號提供給接收機數(shù)字電路905。
      時鐘信號1132A也充當多路復(fù)用器電路1150的選擇信號。在時鐘信號1132A的交變沿上,多路復(fù)用器電路1150選擇一位差分同相數(shù)字信號1146A(即I信道數(shù)據(jù))和一位差分正交數(shù)字信號1146B(即,Q信道數(shù)據(jù))并將其提供給數(shù)據(jù)驅(qū)動器電路1154。接口控制器電路1140將使能信號1156提供給數(shù)據(jù)驅(qū)動器電路1154,該數(shù)據(jù)驅(qū)動器電路1154經(jīng)可配置接口信號線960和965控制將可配置接口信號960和可配置接口信號965提供給接收機數(shù)字電路905。
      接收機數(shù)字電路905包括數(shù)據(jù)接收機電路1120。數(shù)據(jù)接收機電路1120從接收機模擬電路910接收經(jīng)可配置接口信號線960和965提供的信號。數(shù)據(jù)接收機電路1120提供一對輸出1122A和1122B。由接口控制器電路1116提供的使能信號1124控制數(shù)據(jù)接收機電路1120的操作。
      接收機數(shù)字電路905還包括將時鐘信號1112A和互補時鐘信號1112B接受為其輸入的延遲單元電路1119。延遲單元電路1119構(gòu)成延遲補償電路。換句話說,理想地,延遲單元電路1119的傳播延遲補償信號經(jīng)歷的延遲,當它們從接收機數(shù)字電路905傳播到接收機模擬電路910,并返回接收機數(shù)字電路905時。
      延遲單元電路1119提供時鐘信號1121A和互補時鐘信號1121B作為其輸出。時鐘信號1121A和互補時鐘信號1121B分別為一對D觸發(fā)器電路1123A和1123B計時。D觸發(fā)器電路1123A和1123B交替鎖存數(shù)據(jù)接收機電路1120的輸出1122A。換句話說,時鐘信號1121A通過D觸發(fā)器電路1123A鎖存I信道數(shù)據(jù),而互補時鐘信號1121B使D觸發(fā)器電路1123B鎖存Q信道數(shù)據(jù)。
      延遲單元電路1119的輸出信號幫助接收機數(shù)字電路905采樣其從接收機模擬電路910接收的I信道數(shù)據(jù)和Q信道數(shù)據(jù)。接收機數(shù)字電路905通過ION信號960和IOP信號965接收多路復(fù)用的I信道數(shù)據(jù)和Q信道數(shù)據(jù)。因此,D觸發(fā)器電路1123A和1123B在多路復(fù)用的I信道數(shù)據(jù)和Q信道數(shù)據(jù)上執(zhí)行多路分解功能。
      在常規(guī)的接收或發(fā)送模式中,(即,控制信號915處于邏輯高狀態(tài)),接口信號線950提供負時鐘信號(CKN),接口信號線955提供正時鐘信號(CKP)。在本發(fā)明的優(yōu)選實施例中,CKN和CKP信號一起形成接收機數(shù)字電路905提供給接收機模擬電路910的差分時鐘信號。
      在接收模式期間,接口信號線960提供負數(shù)據(jù)信號(ION),而接口信號線965提供正數(shù)據(jù)信號(1OP)。ION和IOP信號最好形成差分數(shù)據(jù)信號。
      在發(fā)送模式中,數(shù)據(jù)信號可充當輸入/輸出信號以便在接收機數(shù)字電路905和接收機模擬電路910間發(fā)送數(shù)據(jù)、狀態(tài)、信息、標記和/或配置信號。最好,接口信號線960和965充當發(fā)送模式中的兩條邏輯信號線。如上所述,在操作的發(fā)送模式期間,收發(fā)機禁用接收機電路。在根據(jù)本發(fā)明分隔的RF收發(fā)機中(參見例如,圖2A-2D,4和8),如上所述,時鐘接收機電路1130可將時鐘信號1132A、互補時鐘信號1132B,或二者提供給發(fā)射機電路(結(jié)合接收機模擬電路910被分隔),用于電路校準、電路調(diào)整等等。
      然而,在發(fā)送模式中,只要結(jié)束電路校準和調(diào)整,時鐘驅(qū)動器電路1114使用使能信號1118來禁止將CKN和CKP時鐘信號傳播到接收機模擬電路910。用這種方式,時鐘驅(qū)動器電路1114執(zhí)行在圖4和8中開關(guān)492的功能。注意,在操作的常規(guī)發(fā)送模式期間,ADC電路1144不經(jīng)過ION和IOP信號向接收機數(shù)字電路905提供任何數(shù)據(jù),因為,根據(jù)TDD協(xié)議,在操作的常規(guī)發(fā)送模式期間,接收機通路電路是無效的。然而,接收機數(shù)字電路905將控制信號經(jīng)接口信號線960和965提供給接收機模擬電路910。
      在發(fā)送模式期間,接口控制器電路1116經(jīng)信號線1160將控制信號提供給接口信號線960和965。接口控制器電路1140經(jīng)信號線1165接收控制信號并根據(jù)需要,將它們提供給接收機模擬電路內(nèi)的各個塊。在接收模式期間,接口控制器電路1116禁止(例如,高阻狀態(tài))信號線1160。類似地,接口控制器電路1140在接收模式期間禁止信號線1165。
      為總體示例目的,圖11A表示作為兩個電路塊的接口控制器電路1116和接口控制器電路1140,該兩個電路塊分別與圖10的接口控制器電路1010和接口控制器電路1040相區(qū)分。根據(jù)需要,可將接口控制器電路1116的功能與接口控制器電路1010的功能結(jié)合。同樣,根據(jù)需要,可將接口控制器電路1140的功能與接口控制器電路1040的功能結(jié)合。此外,可將信號處理電路1110的功能分別與接口控制器電路1116和接口控制器電路1140的功能結(jié)合。如本領(lǐng)域的技術(shù)人員將理解的,結(jié)合這些電路的功能依賴于各種設(shè)計和實現(xiàn)的選擇。
      圖11B示例說明根據(jù)本發(fā)明的延遲單元電路1119的優(yōu)選實施例1100B的框圖。延遲單元電路1119包括數(shù)據(jù)接收機電路1120A的復(fù)制品串聯(lián)時鐘驅(qū)動器電路1114A的復(fù)制品。(注意,延遲單元電路1119可替代地包括時鐘接收機電路1 130的復(fù)制品串聯(lián)數(shù)據(jù)驅(qū)動器電路1154的復(fù)制品。)時鐘驅(qū)動器電路1114A的復(fù)制品接受時鐘信號1112A和互補時鐘信號1112B。時鐘驅(qū)動器電路1114A的復(fù)制品將其輸出提供給數(shù)據(jù)接收機電路1120A的復(fù)制品。數(shù)據(jù)接收機電路1120A的復(fù)制品提供時鐘信號1121A和互補時鐘信號1121B。時鐘信號1121A和互補時鐘信號1121B構(gòu)成延遲單元電路1119的輸出信號。延遲單元電路1119還將使能信號1118和1124接收為輸入(注意,為清楚起見,圖11A未示出那些輸入信號)。使能信號1118耦合到時鐘驅(qū)動電路1114A的復(fù)制品,而使能信號1124耦合到數(shù)據(jù)接收機電路1120A的復(fù)制品。
      注意,圖11B構(gòu)成延遲單元電路1119的總體框圖。除使用不同塊1114A和1120A外,根據(jù)需要,可替代地使用結(jié)合該兩個塊的功能的單個塊。此外,根據(jù)需要,可使用提供可調(diào)整的,而不是固定延遲的電路。同時注意,延遲單元電路1119的實施例1100B最好補償圖11A中的時鐘驅(qū)動器電路1114中的延遲。換句話說,延遲單元電路1119最好足以補償從接收機數(shù)字電路905發(fā)送到接收機模擬電路910并返回到接收機數(shù)字電路905的信號內(nèi)的往返行程延遲,以便允許在接收機數(shù)字電路內(nèi)精確地采樣I信道數(shù)據(jù)和Q信道數(shù)據(jù)。
      接收機數(shù)字電路905和接收機模擬電路910最好處于單獨的集成電路裝置中。因為那些集成電路裝置通常來自于各自的半導(dǎo)體制作工藝和生產(chǎn)線,所以它們的工藝參數(shù)不能緊密地匹配。因此,延遲單元電路1119的優(yōu)選實施例1100B不補償圖11A內(nèi)的時鐘接收機電路1130、數(shù)據(jù)驅(qū)動器電路1154和數(shù)據(jù)接收機電路1120中的延遲。
      然而,如果需要的話,延遲單元電路1119也可補償時鐘接收機電路1130、數(shù)據(jù)驅(qū)動器電路1154和數(shù)據(jù)接收機電路1120的信號延遲。因此,在相對緊密地匹配接收機數(shù)字電路905和接收機模擬電路910的工藝參數(shù)的情況下(例如,通過使用薄膜組件、絕緣硅片等等),延遲單元電路1119也可補償其他電路塊的延遲。如另一個替代方案,如本領(lǐng)域的技術(shù)人員將理解的,可使用提供可調(diào)節(jié)延遲,然后基于接收機數(shù)字電路905和接收機模擬電路910內(nèi)的延遲編程該可調(diào)節(jié)延遲(例如,提供一組匹配的接收機數(shù)字電路905和接收機模擬電路910)。此外,除開環(huán)裝置外,根據(jù)需要,可使用閉環(huán)反饋電路實現(xiàn)(例如,通過使用鎖相環(huán)電路)來控制和補償接收機模擬電路910和接收機數(shù)字電路905間的延遲。
      注意,圖11A和11B內(nèi)所示的數(shù)字電路塊主要描述總體功能和信號流。實際電路實現(xiàn)可包含或不包含用于各個功能塊的單獨的可識別硬件。例如,根據(jù)需要,可將各個電路塊的功能結(jié)合到一個電路塊中。
      圖12表示根據(jù)本發(fā)明的信號驅(qū)動器電路的優(yōu)選實施例1200的示意圖。可將信號驅(qū)動器電路用作時鐘驅(qū)動器電路1114和數(shù)據(jù)驅(qū)動器電路1154。在后一情況下,在圖11A中,信號驅(qū)動器電路的輸入信號構(gòu)成輸出信號1152和使能信號1156,而信號接收機電路的輸出信號分別構(gòu)成ION信號960和IOP信號965圖12中的信號驅(qū)動器電路包括兩個電路支路。一個電路支路包括MOSFET裝置1218和1227以及電阻器1230。第二支路包括MOSFET裝置1242和1248和電阻器1251。輸入時鐘信號控制MOSFET裝置1218和1242。電流源1206、MOSFET裝置1209和1215以及電阻器1212提供用于兩個電路支路的偏置。
      MOSFET裝置1227和1248分別通過電阻器1230和1251驅(qū)動CKN和CKP輸出端。根據(jù)時鐘信號的狀態(tài),信號驅(qū)動器電路的一個支路比另一支路傳導(dǎo)更多的電流。通過另一種方法,響應(yīng)時鐘信號,信號驅(qū)動器電路將電流從一個支路引入其他支路。因此,信號驅(qū)動器電路提供包括電流信號CKN和CKP的差分時鐘信號。
      如果使能信號為高,MOSFET裝置1203為斷開,因此不影響其余電路的操作。在這種情況下,電流I0流過電流源1206和連接成二極管的MOSFET裝置1209。電流的流動在MOSFET裝置1209的柵極生成電壓。MOSFET裝置1227和1248與MOSFET裝置1209共享相同的柵極連接。因此,當適合的MOSFET裝置處于導(dǎo)通狀態(tài)時,MOSFET裝置1227和1248具有與MOSFET裝置1209相同的柵-源電壓Vgs。
      MOSFET裝置1218和1242導(dǎo)致在第一和第二電路支路間導(dǎo)引的電流。在電路操作期間,僅有一個MOSFET裝置1218和1242處于導(dǎo)通狀態(tài)。根據(jù)哪個MOSFET裝置處于導(dǎo)通狀態(tài),鏡像電流(mirroring current)I0流過包括處于導(dǎo)通狀態(tài)的裝置的電流支路。
      電阻器1221和1239將小的涓流電流(strickle current)提供給包括處于斷路狀態(tài)的MOSFET裝置(即,MOSFET裝置1218或MOSFET裝置1242)的電路支路。該小的涓流電流防止信號接收機電路中的連接成二極管的MOSFET裝置(見圖13)完全斷開。響應(yīng)輸入時鐘信號中的躍遷,該涓流電流有助于降低改變電流狀態(tài)中的延遲。該涓流電流也有助于幫助降低CKP和CKN端的瞬態(tài)信號,從而降低干擾效應(yīng)。
      電容器1224和1245提供濾波以便當MOSFET裝置1218和MOSFET裝置1242切換狀態(tài)時,流過第一和第二電路支路(CKN和CKP電路支路)的電流不會快速改變。因此,電容器1224和1245降低從各電路支路流入CKN和CKP端的電流中的高頻含量。如上所述,流過CKN和CKP端的電流的降低的高頻(即,有限頻帶)含量有助于降低對其他電路部分,例如,LNA電路的干擾效應(yīng)。電容器1233和1236以及電阻器1230和1251有助于進一步降低流過CKN和CKP端的電流的高頻含量。因此,圖12中的電路提供在兩個電路支路間平滑地導(dǎo)引電流,從而降低與其他電路的干擾效應(yīng)。
      當使能信號進入低電平狀態(tài)時,MOSFET裝置1203導(dǎo)通并使MOSFET裝置1209斷開。MOSFET裝置1227和1248也斷開,且該電路變?yōu)榻埂W⒁?,可從減低功耗PDNB信號導(dǎo)出使能信號。
      圖13表示根據(jù)本發(fā)明的信號接收機電路的優(yōu)選實施例1300的示意圖??蓪⑿盘柦邮諜C電路用作圖11A中的時鐘接收機電路1130和數(shù)據(jù)接收機電路1120。在后一種情況下,在圖11A中,信號接收機電路的輸入信號構(gòu)成ION信號960和IOP信號965以及使能信號1124,而輸出信號分別構(gòu)成輸出1122A和1122B處的信號。
      圖13中的信號接收機電路有助于將差分輸入電流轉(zhuǎn)換成CMOS邏輯信號。圖13中的信號接收機電路由包括兩個電路支路。第一電路支路包括MOSFET裝置1303、1342和1345。第二支路包括MOSFET裝置1309、1324和1327。注意,最好,MOSFET裝置1303和1309的定標在它們間提供1∶2的電流增益。同樣地,MOSFET裝置1330和1327的定標在它們間提供1∶2的電流增益。電流增益有助于降低信號接收機電路中的相位噪聲。
      MOSFET裝置1339、1342、1333和1324提供用于電路的使能能力。當使能輸入處于高狀態(tài)時,MOSFET裝置1339、1342、1333和1324處于導(dǎo)通狀態(tài)。MOSFET裝置1345和1336是電流反射鏡,與MOSFET裝置1303和1309相同。MOSFET裝置1330和1327也構(gòu)成電流反射鏡。
      流過CKN和CKP端的電流反射到MOSFET裝置1327和1309。實際流過第二電路支路的電流取決于由MOSFET裝置1327和MOSFET裝置1309試圖傳導(dǎo)的電流。兩個電流中較低者決定流過第二電路支路的實際電流。
      MOSFET裝置1327和MOSFET裝置1309試圖傳導(dǎo)的電流間的差值流過節(jié)點1360處的寄生電容。在節(jié)點1360,電流充電或放電該電容,從而使試圖運送更高電流的MOSFET設(shè)備1327和1309中任何一個的漏-源電壓(Vds)較小。最終,MOSFET裝置1327和1309試圖傳導(dǎo)的電流的較低電流決定通過電路的第二支路的電流。
      一對反相器1312和1315分別提供實際的和互補輸出信號1351和1348。因此,信號接收機電路將差分輸入電流轉(zhuǎn)換成CMOS邏輯輸出信號。
      圖14表示根據(jù)本發(fā)明的替代的信號驅(qū)動器電路的實施例1400。圖14中的信號驅(qū)動器電路包括兩個電路支路。第一電路支路包括MOSFET裝置1406和電阻器1415A。第二電路支路包括MOSFET裝置1409和電阻器1415B。電流源1403將電流提供給兩個電路支路。
      輸入時鐘信號控制MOSFET裝置1406和1409。MOSFET裝置1406和1409分別驅(qū)動CKP和CKN輸出端。根據(jù)時鐘信號的狀態(tài),信號驅(qū)動器電路的一個支路傳導(dǎo)電流。換句話說,響應(yīng)時鐘信號,信號驅(qū)動器電路將電流從一個支路導(dǎo)引入另一個支路。因此,信號驅(qū)動器電路提供包括信號CKN和CKP的差分時鐘信號。電容器1412過濾輸出信號CKN和CKP。換句話說,電容器1412提供輸出信號CKN和CKP的頻帶限制。注意,電流源1403通過電容器1415A和1415B提供電流來提供限幅信號。
      注意,根據(jù)本發(fā)明的信號驅(qū)動器電路(時鐘驅(qū)動器和數(shù)據(jù)驅(qū)動器電路)最好提供電流信號CKN和CKP。類似地,根據(jù)本發(fā)明的信號接收機電路(時鐘接收機和數(shù)據(jù)接收機電路)最好接收電流信號。作為一種替代方案,根據(jù)需要,可使用將電壓信號提供作為它們的輸出的信號驅(qū)動器電路。也可實現(xiàn)接收電壓信號而不是電流信號的信號接收機電路。如上面所提到的,根據(jù)應(yīng)用,根據(jù)需要,例如,通過濾波可限制那些電壓信號的頻率組成。
      通常,存在用于限制噪聲,例如,在根據(jù)本發(fā)明的接收機模擬電路和接收機數(shù)字電路間的接口中的數(shù)字交換噪聲的幾種技術(shù)。這些技術(shù)包括使用差分信號、使用有限帶寬信號以及使用限幅信號。根據(jù)需要,根據(jù)本發(fā)明的RF裝置可使用這些技術(shù)的任何一種或全部。此外,如已經(jīng)閱讀本發(fā)明的說明書的本領(lǐng)域的普通技術(shù)人員將理解的,可將那些技術(shù)的任何一個或全部應(yīng)用到采用電壓或電流信號的接口電路中。
      注意,如本領(lǐng)域的技術(shù)人員將理解的,根據(jù)本發(fā)明的RF收發(fā)機的各實施例支持電路實現(xiàn)的各種選擇。例如,如上所提到的,根據(jù)本發(fā)明的RF收發(fā)機的每個電路部分(或電路塊)最好存在于一個集成電路裝置中。然而,本領(lǐng)域的技術(shù)人員將意識到,電路部分(或電路塊)可替代地存在于其他襯底、載體或封裝裝置中。通過示例,根據(jù)需要,其他分隔裝置可使用組件、薄膜組件、厚膜組件、單個襯底上的絕緣部分、電路板部分等等,與在此描述的本發(fā)明的實施例一致。
      本發(fā)明的一個方面試圖分隔被設(shè)計成在幾個通信信道(例如,GSM、PCS和DCS)中操作的RF收發(fā)機。然而,本領(lǐng)域的技術(shù)人員將意識到,根據(jù)需要,可根據(jù)本發(fā)明分隔被設(shè)計成在一個或多個其他信道、頻率、或頻帶中操作的RF收發(fā)機。
      此外,根據(jù)本發(fā)明的RF收發(fā)機的分隔最好應(yīng)用于具有低IF、數(shù)字IF體系結(jié)構(gòu)的RF裝置(例如,接收機或收發(fā)機)。然而,注意,如本領(lǐng)域的普通技術(shù)人員將理解到的,可將根據(jù)本發(fā)明的分隔和接口原理應(yīng)用到其他RF接收機或收發(fā)機體系結(jié)構(gòu)和配置。通過示例,可將根據(jù)本發(fā)明的分隔和接口原理用在RF裝置中,該RF裝置包括● 低IF接收機電路;● 低IF接收機電路和補償式PLL發(fā)射機電路;● 低IF接收機電路和直接上變頻發(fā)射機電路;● 直接轉(zhuǎn)換接收機電路;● 直接轉(zhuǎn)換接收機電路和補償式PLL發(fā)射機電路;或● 直接轉(zhuǎn)換接收機電路和直接上變頻發(fā)射機電路如根據(jù)本發(fā)明的分隔原理的靈活性的一個例子所述的,可在一個部分中包括LO電路、在第二部分中包括接收機數(shù)字電路,以及在第三部分中包括接收機上變頻電路和接收機模擬電路。如另一個示例性替代方案所述的根據(jù)噪聲和干擾特性以及用于特定實現(xiàn)的規(guī)格,可將LO電路和發(fā)射機上變頻電路包括在一個電路部分中。
      注意,在典型的直接變頻RF接收機或發(fā)射機實現(xiàn)中,接收機數(shù)字電路將不包括數(shù)字下變頻電路(然而,接收機模擬電路將與上述的實施例類似)。此外,在典型的直接上變頻發(fā)射機電路中,可從發(fā)射機電路中去除補償式PLL電路和發(fā)送VCO電路。LO電路將RF LO信號提供給發(fā)射機電路的上變頻電路,而不是補償式PLL電路。同樣,在直接上變頻實現(xiàn)中,LO電路通常不提供IF LO信號。
      此外,如上所提到的,可將根據(jù)本發(fā)明的分隔和接口原理不僅用在RF收發(fā)機中,而且用在用于高性能應(yīng)用的RF接收機中。在這種RF接收機中,可如圖2A-2D和4-8所示地分隔接收機(如上所述)。換句話說,RF接收機可具有包括接收機模擬電路的第一電路部分,以及包括接收機數(shù)字電路的第二電路部分。
      根據(jù)需要,RF接收機也可在接收機模擬電路和接收機數(shù)字電路間使用數(shù)字接口。由于使用如上所述的接收機模擬電路和接收機數(shù)字電路,RF接收機具有低IF、數(shù)字IF體系結(jié)構(gòu)的特征。另外,如相對于根據(jù)本發(fā)明的RF收發(fā)機所提到的,根據(jù)性能規(guī)格和設(shè)計目標,根據(jù)需要,可將在包括接收機模擬電路的電路部分中包括所有或一部分本機振蕩器電路。根據(jù)本發(fā)明分隔RF接收機易于降低各電路部分間的干擾效應(yīng)。
      如上所述,盡管根據(jù)本發(fā)明的RF裝置在接收機模擬電路和接收機數(shù)字電路間使用串行接口,但根據(jù)需要,例如也可使用包含不同數(shù)量的信號線、不同類型和大小的信號,或二者的并行接口等其他類型的接口。此外,根據(jù)本發(fā)明,時鐘驅(qū)動器電路和數(shù)據(jù)驅(qū)動器電路通常構(gòu)成信號驅(qū)動器電路,可將該信號驅(qū)動器電路用在接收機模擬電路和接收機數(shù)字電路間的各種數(shù)字接口中。
      同樣,根據(jù)本發(fā)明,時鐘接收機電路和數(shù)據(jù)接收機電路通常構(gòu)成信號接收機電路,可將該信號接收機電路用在接收機模擬電路和接收機數(shù)字電路間的各種數(shù)字接口中。換句話說,如已經(jīng)閱讀過本發(fā)明的說明書的普通技術(shù)人員將理解的,可使用信號驅(qū)動器電路和信號接收機電路來實現(xiàn)更多種的數(shù)字接口。
      本發(fā)明的另外的進一步改進和另外的實施例對考慮到本發(fā)明的說明書的本領(lǐng)域的技術(shù)人員來說是顯而易見的。因此,該說明書教導(dǎo)本領(lǐng)域的技術(shù)人員實現(xiàn)本發(fā)明的方法并且僅解釋為為示例目的。
      所示和描述的發(fā)明的形式應(yīng)當理解為當前的優(yōu)選實施例。本領(lǐng)域的技術(shù)人員將在各部件的形狀、大小和配置方面做出各種改變,而不脫離該文件中所述的本發(fā)明的范圍。例如,本領(lǐng)域的技術(shù)人員可用等效的元件代替在此示例和描述的元件。此外,從本發(fā)明的該說明書受益的本領(lǐng)域的技術(shù)人員可與其他特征無關(guān)地使用本發(fā)明的某些特征,而不脫離本發(fā)明的范圍。
      權(quán)利要求
      1.一種射頻(RF)裝置,包括接收機模擬電路,其被配置成用來從模擬射頻信號產(chǎn)生至少一個數(shù)字接收信號,所述接收機模擬電路具有多條信號線,所述信號線可由一個控制信號來配置;以及接收機數(shù)字電路,其被配置成用來從所述接收機模擬電路接受所述至少一個數(shù)字接收信號,所述接收機數(shù)字電路具有耦合到所述模擬接收機電路的所述信號線的多條信號線,所述數(shù)字接收機電路的信號線可由所述控制信號來配置。
      2.如權(quán)利要求1所述的RF裝置,其中,當所述控制信號處于第一狀態(tài)時,將所述接收機模擬電路的信號線以及所述接收機數(shù)字電路的信號線配置成一個數(shù)據(jù)和時鐘信號接口。
      3.如權(quán)利要求2所述的RF裝置,其中,當所述控制信號處于第二狀態(tài)時,將所述接收機模擬電路的信號線和所述接收機數(shù)字電路的信號線配置成一個串行接口。
      4.如權(quán)利要求3所述的RF裝置,其中,所述串行接口包括多個數(shù)據(jù)信號和多個控制信號。
      5.如權(quán)利要求4所述的RF裝置,其中,所述多個控制信號包括時鐘信號,其中,所述時鐘信號是有限帶寬電流信號。
      6.如權(quán)利要求5所述的RF裝置,其中,所述多個控制信號包括串行接口使能信號,其中,所述串行接口使能信號是有限帶寬電流信號。
      7.如權(quán)利要求6所述的RF裝置,其中,所述多個數(shù)據(jù)信號包括串行數(shù)據(jù)輸入信號,其中,所述串行數(shù)據(jù)輸入信號是有限帶寬電流信號。
      8.如權(quán)利要求7所述的RF裝置,其中,所述多個數(shù)據(jù)信號包括串行數(shù)據(jù)輸出信號,其中,所述串行數(shù)據(jù)輸出信號是有限帶寬電流信號。
      9.如權(quán)利要求8所述的RF裝置,其中,所述接收機模擬電路位于第一集成電路裝置中,以及所述接收機數(shù)字電路位于第二集成電路裝置中。
      10.如權(quán)利要求3所述的RF裝置,其中,所述數(shù)據(jù)和時鐘接口包括數(shù)據(jù)信號和時鐘信號。
      11.如權(quán)利要求10所述的RF裝置,其中,所述數(shù)據(jù)信號是有限帶寬差分電流信號。
      12.如權(quán)利要求11所述的RF裝置,其中,所述時鐘信號是有限帶寬差分信號。
      13.如權(quán)利要求12所述的RF裝置,其中,所述接收機模擬電路位于第一集成電路裝置中,以及所述接收機數(shù)字電路位于第二集成電路裝置中。
      14.一種射頻(RF)收發(fā)機,包括第一集成電路裝置,其包括接收機模擬電路,所述接收機模擬電路被配置成用來從模擬射頻信號產(chǎn)生至少一個數(shù)字接收信號,所述接收機模擬電路具有可由一個控制信號配置的多條信號線;以及第二集成電路裝置,其包括接收機數(shù)字電路,所述接收機數(shù)字電路被配置成用來從所述接收機模擬電路接受所述至少一個數(shù)字接收信號,所述接收機數(shù)字電路具有可由所述控制信號配置的多條信號線;其中,所述接收機模擬電路的信號線被耦合到所述接收機數(shù)字電路的信號線。
      15.如權(quán)利要求14所述的收發(fā)機,其中,當所述控制信號處于第一狀態(tài)時,將所述接收機模擬電路的信號線以及所述接收機數(shù)字電路的信號線配置成一個數(shù)據(jù)和時鐘信號接口。
      16.如權(quán)利要求15所述的收發(fā)機,其中,當所述控制信號處于第二狀態(tài)時,將所述接收機模擬電路的信號線以及所述接收機數(shù)字電路的信號線配置成一個串行接口。
      17.如權(quán)利要求16所述的收發(fā)機,其中,所述串行接口包括多個數(shù)據(jù)信號和多個控制信號。
      18.如權(quán)利要求17所述的收發(fā)機,其中,所述多個控制信號包括時鐘信號和串行接口使能信號。
      19.如權(quán)利要求18所述的收發(fā)機,其中,所述多個數(shù)據(jù)信號包括串行數(shù)據(jù)輸入信號和串行數(shù)據(jù)輸出信號。
      20.如權(quán)利要求19所述的收發(fā)機,其中,當所述控制信號處于所述第二狀態(tài)時,所述接收機數(shù)字電路包括多個信號驅(qū)動器電路,該多個信號驅(qū)動器電路被配置成用來將所述串行接口的所述多個數(shù)據(jù)信號和所述多個控制信號提供給所述接收機模擬電路。
      21.如權(quán)利要求20所述的收發(fā)機,其中,當所述控制信號處于所述第二狀態(tài)時,所述接收機模擬電路包括多個數(shù)據(jù)接收機電路,該多個數(shù)據(jù)接收機電路被配置成用來從所述接收機數(shù)字電路接受所述多個數(shù)據(jù)信號和所述多個控制信號。
      22.如權(quán)利要求21所述的收發(fā)機,其中,所述接收機數(shù)字電路包括被配置成用來使來自所述接收機模擬電路的串行數(shù)據(jù)輸出在所述接收機數(shù)字電路中被接收的接口控制器電路,所述接口控制器電路進一步被配置成用來使所述接收機數(shù)字電路內(nèi)的串行數(shù)據(jù)輸出被有選擇地提供給耦合到所述第二集成電路的基帶處理器電路。
      23.如權(quán)利要求22所述的收發(fā)機,其中,所述多個數(shù)據(jù)信號和所述多個控制信號包括有限帶寬電流信號。
      24.如權(quán)利要求16所述的收發(fā)機,其中,所述數(shù)據(jù)和時鐘接口包括數(shù)據(jù)信號和時鐘信號。
      25.如權(quán)利要求24所述的收發(fā)機,其中,所述接收機數(shù)字電路包括被配置成當所述控制信號處于第一狀態(tài)時,用來提供所述時鐘信號的時鐘驅(qū)動器電路。
      26.如權(quán)利要求25所述的收發(fā)機,其中,所述接收機模擬電路包括被配置成當所述控制信號處于第一狀態(tài)時,用來從所述接收機數(shù)字電路接受所述時鐘信號的時鐘接收機電路。
      27.如權(quán)利要求26所述的收發(fā)機,其中,所述接收機模擬電路包括被配置成當所述控制信號處于第一狀態(tài)時,用來提供所述數(shù)據(jù)信號的數(shù)據(jù)驅(qū)動器電路。
      28.如權(quán)利要求27所述的收發(fā)機,其中,所述接收機數(shù)字電路包括被配置成當所述控制信號處于第一狀態(tài)時,用來從所述接收機模擬電路接受所述數(shù)據(jù)信號的至少一個數(shù)據(jù)接收機電路。
      29.如權(quán)利要求28所述的收發(fā)機,其中,所述時鐘信號包括有限帶寬差分電流信號。
      30.如權(quán)利要求29所述的收發(fā)機,其中,所述數(shù)據(jù)信號包括有限帶寬差分電流信號。
      31.如權(quán)利要求30所述的收發(fā)機,其中,所述接收機模擬電路包括被配置成用來響應(yīng)數(shù)據(jù)傳送時鐘,向所述數(shù)據(jù)驅(qū)動器電路提供數(shù)據(jù)信號的多路復(fù)用器電路。
      32.如權(quán)利要求31所述的收發(fā)機,其中,所述復(fù)用器電路進一步被配置成用來從所述接收機模擬電路內(nèi)的模數(shù)轉(zhuǎn)換器(ADC)電路接受一對輸出信號,以及在所述數(shù)據(jù)傳送時鐘交變躍遷時,將每個輸出信號提供作為所述數(shù)據(jù)信號。
      33.如權(quán)利要求32所述的收發(fā)機,其中,所述接收機模擬電路從由所述接收機數(shù)字電路提供的所述時鐘信號導(dǎo)出所述數(shù)據(jù)傳送時鐘。
      34.一種用于連接射頻(RF)裝置內(nèi)的接收機數(shù)字電路和接收機模擬電路的方法,包括提供具有可由控制信號配置的多條信號線的接收機模擬電路;利用所述接收機模擬電路來從模擬射頻信號產(chǎn)生至少一個數(shù)字接收信號;提供具有可由所述控制信號配置并耦合到所述接收機模擬電路的信號線的多條信號線的接收機數(shù)字電路;以及在所述接收機數(shù)字電路內(nèi),從接收機模擬電路接受所述至少一個數(shù)字接收信號。
      35.如權(quán)利要求34所述的方法,進一步包括當所述控制信號處于第一狀態(tài)時,將所述接收機模擬電路的信號線和所述接收機數(shù)字電路的信號線配置成一個數(shù)據(jù)和時鐘信號接口。
      36.如權(quán)利要求35所述的方法,進一步包括當所述控制信號處于第二狀態(tài)時,將所述接收機模擬電路的信號線和所述接收機數(shù)字電路的信號線配置成一個串行接口。
      37.如權(quán)利要求36所述的方法,進一步包括將所述串行接口配置成包括多個數(shù)據(jù)信號和多個控制信號。
      38.如權(quán)利要求37所述的方法,進一步包括在所述多個控制信號中提供時鐘信號,其中所述時鐘信號是有限帶寬電流信號。
      39.如權(quán)利要求38所述的方法,進一步包括在所述多個控制信號中提供串行接口使能信號,其中所述串行接口使能信號是有限帶寬電流信號。
      40.如權(quán)利要求39所述的方法,進一步包括在所述多個數(shù)據(jù)信號中提供串行數(shù)據(jù)輸入信號,其中所述串行數(shù)據(jù)輸入信號是有限帶寬電流信號。
      41.如權(quán)利要求40所述的方法,進一步包括在所述多個數(shù)據(jù)信號中提供串行數(shù)據(jù)輸出信號,其中所述串行數(shù)據(jù)輸出信號是有限帶寬電流信號。
      42.如權(quán)利要求41所述的方法,進一步包括在第一集成電路裝置內(nèi)提供所述接收機模擬電路;以及在第二集成電路裝置內(nèi)提供所述接收機數(shù)字電路。
      43.如權(quán)利要求36所述的方法,進一步包括在所述數(shù)據(jù)和時鐘接口中提供數(shù)據(jù)信號和時鐘信號。
      44.如權(quán)利要求43所述的方法,進一步包括將所述數(shù)據(jù)信號提供作為有限帶寬差分電流信號。
      45.如權(quán)利要求44所述的方法,進一步包括將所述時鐘信號提供作為有限帶寬差分電流信號。
      46.如權(quán)利要求45所述的方法,進一步包括在第一集成電路裝置內(nèi)提供所述接收機模擬電路;以及在第二集成電路裝置內(nèi)提供所述接收機數(shù)字電路。
      47.一種用于連接射頻(RF)收發(fā)機內(nèi)的接收機數(shù)字電路和接收機模擬電路的方法,包括在第一集成電路裝置中提供具有可由控制信號配置的多條信號線的接收機模擬電路;利用所述接收機模擬電路來從模擬射頻信號產(chǎn)生至少一個數(shù)字接收信號;在第二集成電路裝置中提供具有可由所述控制信號配置并耦合到所述接收機模擬電路的所述信號線的多條信號線的接收機數(shù)字電路;以及在所述接收機數(shù)字電路內(nèi)從所述接收機模擬電路接受所述至少一個數(shù)字接收信號。
      48.如權(quán)利要求47所述的方法,進一步包括當所述控制信號處于第一狀態(tài)時,將所述接收機模擬電路的信號線和所述接收機數(shù)字電路的信號線配置成一個數(shù)據(jù)和時鐘信號接口。
      49.如權(quán)利要求48所述的方法,進一步包括當所述控制信號處于第二狀態(tài)時,將所述接收機模擬電路的信號線和所述接收機數(shù)字電路的信號線配置成一個串行接口。
      50.如權(quán)利要求49所述的方法,進一步包括將所述串行接口配置成包括多個數(shù)據(jù)信號和多個控制信號。
      51.如權(quán)利要求50所述的方法,進一步包括在所述多個控制信號內(nèi)提供時鐘信號和串行接口使能信號。
      52.如權(quán)利要求51所述的方法,進一步包括在所述多個數(shù)據(jù)信號內(nèi)提供串行數(shù)據(jù)輸入信號和串行數(shù)據(jù)輸出信號。
      53.如權(quán)利要求52所述的方法,進一步包括在所述接收機數(shù)字電路內(nèi)提供多個信號驅(qū)動器電路,其中當所述控制信號處于所述第二狀態(tài)時,將所述多個信號驅(qū)動器電路配置成將所述串行接口的所述多個數(shù)據(jù)信號和所述多個控制信號提供給所述接收機模擬電路。
      54.如權(quán)利要求53所述的方法,進一步包括在所述接收機模擬電路內(nèi)提供多個數(shù)據(jù)接收機電路,其中當所述控制信號處于所述第二狀態(tài)時,將所述多個數(shù)據(jù)接收機電路配置成從所述接收機數(shù)字電路接受所述多個數(shù)據(jù)信號和所述多個控制信號。
      55.如權(quán)利要求54所述的方法,進一步包括在所述接收機數(shù)字電路內(nèi)提供接口控制器電路,其中所述接口控制器電路被配置成使來自所述接收機模擬電路的串行數(shù)據(jù)輸出在所述接收機數(shù)字電路內(nèi)被接收,以及其中將所述接口控制器電路配置成使所述接收機數(shù)字電路內(nèi)的串行數(shù)據(jù)輸出有選擇地被提供給耦合到所述第二集成電路的基帶處理器電路。
      56.如權(quán)利要求55所述的方法,進一步包括將所述多個數(shù)據(jù)信號和所述多個控制信號提供作為有限帶寬電流信號。
      57.如權(quán)利要求49所述的方法,進一步包括將所述數(shù)據(jù)和時鐘接口配置成包括數(shù)據(jù)信號和時鐘信號。
      58.如權(quán)利要求57所述的方法,進一步包括在所述接收機數(shù)字電路內(nèi)提供時鐘驅(qū)動器電路,其中當所述控制信號處于所述第一狀態(tài)時,所述時鐘驅(qū)動器電路被配置成提供所述時鐘信號。
      59.如權(quán)利要求58所述的方法,進一步包括在所述接收機模擬電路內(nèi)提供時鐘接收機電路,其中當所述控制信號處于所述第一狀態(tài)時,所述時鐘接收機電路被配置成從所述接收機數(shù)字電路接收所述時鐘信號。
      60.如權(quán)利要求59所述的方法,進一步包括在所述接收機模擬電路內(nèi)提供數(shù)據(jù)驅(qū)動器電路,其中當所述控制信號處于第一狀態(tài)時,所述數(shù)據(jù)驅(qū)動器電路被配置成提供所述數(shù)據(jù)信號。
      61.如權(quán)利要求60所述的方法,進一步包括在所述接收機數(shù)字電路內(nèi)提供數(shù)據(jù)接收機電路,其中當所述控制信號處于第一狀態(tài)時,所述數(shù)據(jù)接收機電路被配置成從所述接收機模擬電路接受所述數(shù)據(jù)信號。
      62.如權(quán)利要求61所述的方法,進一步包括將所述時鐘信號提供作為有限帶寬差分電流信號。
      63.如權(quán)利要求62所述的方法,進一步包括將所述數(shù)據(jù)信號提供作為有限帶寬差分電流信號。
      64.如權(quán)利要求63所述的方法,進一步包括在所述接收機模擬電路內(nèi)提供多路復(fù)用器電路,其中所述多路復(fù)用器電路被配置成響應(yīng)數(shù)據(jù)傳送時鐘,將所述數(shù)據(jù)信號提供給所述數(shù)據(jù)驅(qū)動器電路。
      65.如權(quán)利要求64所述的方法,進一步包括在所述接收機模擬電路內(nèi)提供被配置成提供一對輸出信號的模數(shù)轉(zhuǎn)換器電路(ADC);以及使用所述多路復(fù)用器電路以在所述數(shù)據(jù)傳送時鐘的交變躍遷時,將所述模數(shù)轉(zhuǎn)換器電路的每個輸出信號提供作為數(shù)據(jù)信號。
      66.如權(quán)利要求65所述的方法,進一步包括在所述接收機模擬電路內(nèi),從由所述接收機數(shù)字電路提供的所述時鐘信號導(dǎo)出所述數(shù)據(jù)傳送時鐘。
      全文摘要
      提供一種射頻(RF)裝置,包括接收RF信號并向接收機數(shù)字電路提供至少一個數(shù)字信號的接收機模擬電路,該接收機數(shù)字電路與該接收機模擬電路協(xié)作操作。根據(jù)一個控制信號的狀態(tài),該接收機模擬電路和該接收機數(shù)字電路間的接口包括充當串行接口,或充當數(shù)據(jù)和時鐘信號接口的可配置信號線。
      文檔編號H04B1/28GK1507698SQ02804854
      公開日2004年6月23日 申請日期2002年1月10日 優(yōu)先權(quán)日2001年1月12日
      發(fā)明者G·D·維沙克哈達塔, 杰弗里·W·斯考特, G·T·圖特爾, 維什努·S·斯里尼瓦桑, 阿斯拉馬利·A·拉菲, S 斯里尼瓦桑, W 斯考特, G D 維沙克哈達塔, 圖特爾, 馬利 A 拉菲 申請人:硅谷實驗室公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1