專利名稱:低功率的調(diào)制的制作方法
背景技術(shù):
諸如計(jì)算機(jī)等數(shù)字電子系統(tǒng)都必須在它們各元器件之間以越來越高的速率來傳輸數(shù)據(jù),以利于它們的各個(gè)元器件能以更高的速度工作。例如,計(jì)算機(jī)可以包括一個(gè)或多個(gè)以吉赫茲(GHz)或更高頻率工作的處理器。這些處理器的數(shù)據(jù)吞吐量以一個(gè)明顯的富余程度超過常規(guī)系統(tǒng)的數(shù)據(jù)傳遞帶寬。
通信信道的數(shù)字帶寬(BW)的表示式為BW=FsNs式中,F(xiàn)s是在信道中傳輸碼元的頻率,Ns是在每個(gè)時(shí)鐘周期每個(gè)碼元所能傳輸?shù)奈粩?shù)(“碼元密度”)。信道是指通信的基本單元,例如,在單端信令中的電路板跡線或者在差分信令中的兩個(gè)互補(bǔ)的跡線。
提供BW的一般策略一直是集中在增加參數(shù)Fs和Ns中的一個(gè)或兩個(gè)。然而,這些參數(shù)是不能無限制增加的。例如,在信號(hào)的波長變得可與總線的尺寸相比擬的頻率上,傳輸線總線的跡線類似于傳輸線。
在這種頻率的范圍中,總線的電氣性能就必須小心地來處理。這在標(biāo)準(zhǔn)的多點(diǎn)總線系統(tǒng)中是特別重要的,這樣的系統(tǒng)包括了三個(gè)或更多個(gè)的器件,這些器件又都是通過并聯(lián)的短線與各個(gè)總線跡線相互電氣連接。
BW參數(shù)之間的相互作用,特別是在高頻下的相互作用,也產(chǎn)生了實(shí)際BW的限制。例如,與高頻信令有關(guān)的較高的自感應(yīng)噪聲就限制了能分解該信號(hào)的可靠性。這也就限制了采用更高碼元密度的可能性。
在一些數(shù)字系統(tǒng)中采用調(diào)制技術(shù)來進(jìn)行各個(gè)傳輸碼元中的多個(gè)位的編碼,從而提高Ns。適用于任何一種調(diào)制方案的可分辨碼元的個(gè)數(shù)是以該調(diào)制方案每個(gè)周期中可編碼的位數(shù)成冪增加。這些技術(shù)的使用較多的限制了單點(diǎn)對單點(diǎn)的通訊系統(tǒng),特別是采用高信令頻率的通訊系統(tǒng)。因?yàn)樗鼈兙哂休^高的數(shù)據(jù)密度,因此,只能在相對較低的噪聲環(huán)境下才能可靠地分解所編碼的碼元。傳輸線效應(yīng)限制了在高頻通信中的調(diào)制應(yīng)用,特別是在多點(diǎn)環(huán)境中的使用。
圖1是說明一個(gè)電磁耦合總線系統(tǒng)的方框圖。
圖2是說明一個(gè)表示多位數(shù)據(jù)的碼元的示意圖。
圖3-6是說明可以用于調(diào)制的碼元的示意圖。
圖7A-7D顯示了電磁耦合的示意表示。
圖8A和8B是一個(gè)接口的方框圖。
圖9是一個(gè)收發(fā)器模塊的方框圖。
圖10A-10D是用于發(fā)射器的各種部件的電路圖。
圖11A-11E表示在一個(gè)電磁耦合總線系統(tǒng)的各數(shù)據(jù)發(fā)送級(jí)上的信號(hào)。
圖12A-12E接收模塊的各種部件的電路圖。
圖13是校驗(yàn)電路的框圖。
具體實(shí)施例方式
所采用的調(diào)制方案是使用不同的差分電壓來傳輸信息位。一般來說,用于編碼n位的幅度調(diào)制(AM)數(shù)據(jù)的電壓電平的數(shù)量為2n,如,編碼一個(gè)位需要兩個(gè)電壓電平,要編碼兩個(gè)位就需要四個(gè)電壓電平,等等。典型的是,可變化的差分電壓是采用不同的電壓源來產(chǎn)生的,同時(shí)將共模電壓保持在某個(gè)固定的電平上。然而,允許改變共模電壓來使得能夠用更少的電源電壓來產(chǎn)生若干差分電壓。例如,產(chǎn)生具有固定共模的一伏和兩伏的差分電壓是指將差分對驅(qū)動(dòng)至+1/2和-1/2伏或+1和-1伏。這四個(gè)電壓基準(zhǔn)也可以減少到只有兩個(gè)(即,+1和-1伏),只要在該對的兩個(gè)部分上±1/2的信號(hào)可以采用1伏和地電位來取代。
在以下所討論的實(shí)例假設(shè)中可以采用這類調(diào)制。
圖1是說明一個(gè)多點(diǎn)總線系統(tǒng)200實(shí)施例的示意圖。信號(hào)通過電磁耦合器240(1)電磁傳輸在,例如,器件220(2)與總線210之間。在以下的討論的中,電磁耦合是指通過與信號(hào)有關(guān)的電場或磁場來轉(zhuǎn)換信號(hào)的能量。一般來說,通過電磁耦合器240所轉(zhuǎn)換的信號(hào)被差分。例如,在電磁耦合器240總線側(cè)244上的正信號(hào)脈沖260可以變成為在電磁耦合器240器件側(cè)242上的正/負(fù)變換的脈沖270。選擇在系統(tǒng)200中所采用的調(diào)制方案,以容納與電磁耦合器240有關(guān)的幅度衰減和信號(hào)差分,而不會(huì)降低通信信道的可靠性。
在示范的實(shí)施例中,多點(diǎn)總線系統(tǒng)200包括一個(gè)計(jì)算機(jī)系統(tǒng)和對應(yīng)于各種系統(tǒng)部件的器件220,例如,處理器、存儲(chǔ)模塊、系統(tǒng)邏輯以及其它等等。
在以下的討論中,為了說明的目的,使用了各種時(shí)域調(diào)制方案。同樣,也可以使用其它時(shí)域調(diào)制方案,例如,波形調(diào)制(改變脈沖中的邊沿的個(gè)數(shù));窄帶和寬帶頻域調(diào)制方案,例如,頻率調(diào)制、相位調(diào)制和擴(kuò)頻;或者時(shí)域和頻域調(diào)制方案的組合(與高頻正弦波相重疊的脈沖)。
圖2是信號(hào)410的示意圖,它說明了在Fs、Ns和用于將多個(gè)數(shù)據(jù)位編碼進(jìn)碼元的各種調(diào)制方案之間的相互影響。信號(hào)410包括了在碼元周期(Fs-1)中所傳輸?shù)恼{(diào)制碼元420。為了說明的目的,顯示了可編碼的碼元420中的5位數(shù)據(jù)(Ns=5)的相位、脈沖寬度、上升時(shí)間以及幅度調(diào)制的方案??梢詥为?dú)或組合地使用上述及其它調(diào)制方案,以增加特定系統(tǒng)的帶寬。調(diào)制方案的選擇可以考慮位的間隔(見下文)、噪聲源以及可應(yīng)用于被考慮的各種調(diào)制方案電路限制,和適用于所給定頻率的碼元周期。
在以下的討論中,“脈沖”是指具有上升邊沿和下降邊沿的信號(hào)波形。對基于脈沖的信令來說,可以在,例如,其邊沿的位置上、邊沿的形狀(斜率)和在邊沿對之間的信號(hào)幅度上編碼信息。也可以實(shí)現(xiàn)其它信號(hào)波形,例如,基于邊沿的信令和各類幅度、相位,或者頻率調(diào)制的周期性波形。以下的討論主要集中于基于脈沖的信令調(diào)制方案,但是類似于以下所討論的針對基于脈沖信令的特性也可以適用于其它信號(hào)波形,以選擇一個(gè)適當(dāng)?shù)恼{(diào)制方案。
對于信號(hào)410來說,第一個(gè)比特位的數(shù)值(0或1)可以由碼元周期中所發(fā)生的碼元420的前沿位置(p0或p1)來表示(相位調(diào)制或PM)。第二和第三位的數(shù)值可以由具有4個(gè)可能寬度(w0,w1,w2,w3)中的哪一個(gè)來表示(脈沖寬度調(diào)制或PWM)。第四位可以由下降邊沿是具有大的(rt0)還是小的(rt1)斜率來表示(上升時(shí)間調(diào)制或RTM),第五位的數(shù)值可以由脈沖的幅度是正還是負(fù)(a0或a1)來表示(幅度調(diào)制或AM)。實(shí)線表示了碼元420的實(shí)際狀態(tài),而虛線則表示了所討論編碼方案的其它有效的狀態(tài)。在碼元周期中所表示的門脈沖提供了上升和下降邊沿位置可以與之進(jìn)行比較的參考時(shí)間。由上述討論的調(diào)制方案所編碼的位數(shù)只僅僅是用于說明的目的。此外,RTM可以適用于碼元420的上升和/或下降邊沿,而AM可以碼元420的幅度和/或符號(hào)來編碼元。
PM,PWM和RTM是時(shí)域調(diào)制方案的實(shí)例。各種時(shí)域調(diào)制方案都可以在一個(gè)碼元周期中所發(fā)生的一個(gè)或多個(gè)事件的時(shí)間點(diǎn)處來編碼一個(gè)或多個(gè)位,例如,上升邊沿或者在下降邊沿之后的一個(gè)上升邊沿。也就是說,不同位的狀態(tài)可以采用不同的事件時(shí)間或在碼元周期中的事件時(shí)間之間的差異來表示。與各個(gè)時(shí)域調(diào)制方案有關(guān)的位間隔表示了可靠區(qū)分方案的不同位狀態(tài)所必需的最小時(shí)間。適用于特定系統(tǒng)所選擇的調(diào)制方案,以及由所選擇調(diào)制方案表示的位數(shù)可以部分由候選調(diào)制方案的位間隔和能夠有效容納它們的時(shí)間(即,碼元周期)來確定。
在圖2中,t1表示了在相位調(diào)制方案中區(qū)分p0和p1所需的最小時(shí)間。在碼元周期中有一個(gè)長度t1位間隔,以允許脈沖的邊沿能可靠地分配到p0和p1。t1的數(shù)值取決于會(huì)干擾相位測量的噪聲和電路限制。例如,如果由時(shí)鐘脈沖來提供門脈沖,則時(shí)鐘的抖動(dòng)會(huì)使得門脈沖的位置(時(shí)間)不確定,這就會(huì)增加可靠區(qū)分p0和p1所需的最小間隔。
同樣,在碼元周期中有一個(gè)長度t3位間隔,以可靠區(qū)分兩個(gè)狀態(tài)(rt0,rt1)。t3的大小是由與上升時(shí)間測量有關(guān)的噪聲和電路限制所確定的。例如,上升時(shí)間通過耦合器240會(huì)產(chǎn)生差分。因此,t3必須足夠的長,以允許第二種引申的測量。
在碼元周期中有三個(gè)長度為t2的位間隔,以可靠區(qū)分四個(gè)狀態(tài)(w0,w1,w2,w3)。t2的大小是由與脈沖寬度測量有關(guān)的噪聲和電路限制所確定的。如果相對于時(shí)鐘門脈沖確定脈沖寬度,則要考慮與時(shí)鐘的抖動(dòng)有關(guān)的因素。如果相對于脈沖前沿確定脈沖寬度,則要考慮諸如在前沿和后沿測量之間的電源電壓變化等因素。
一般來說,在具有一個(gè)位間隔ti的時(shí)域調(diào)制方案(i)中,編碼n位數(shù)值所需的時(shí)間為(2n-1)ti。如果從噪聲或電路等原因考慮采用了不均勻的位間隔,則調(diào)制方案所占用的總的時(shí)間是它所有位間隔之和。當(dāng)采用了多種時(shí)域調(diào)制方案時(shí),碼元的周期應(yīng)該足夠長,使之能夠容納∑(2n(i)-1)ti,再加上任意其它的時(shí)間冗余。這里,總和是在所使用的所有時(shí)域調(diào)制方案上進(jìn)行的。在上述的實(shí)例中,碼元的周期應(yīng)該容納t1+t2+3t3,再加上任意其它冗余或定時(shí)。這些可以包括由信道的帶寬、殘余噪聲等所需要的最小脈沖寬度。
使用多個(gè)編碼方案減小了對碼元時(shí)間的約束。例如,僅使用脈沖寬度調(diào)制來編碼五位需要至少31·t2。如果t2足夠大,則使用單個(gè)編碼方案可能就需要比其它情況下所需碼元周期更大的碼元周期(更低的碼元頻率)。
最小分辨率的時(shí)間也可與幅度調(diào)制有關(guān)。不同于時(shí)域調(diào)制方案,幅度調(diào)制以基本上正交于邊沿位置的脈沖性能來編碼數(shù)據(jù)。于是,就不再需要直接附加到碼元周期所容納的總的位間隔。例如,幅度調(diào)制使用了電壓電平的符號(hào)或幅值來編碼數(shù)據(jù)。
然而,差分調(diào)制方案并不是完全正交的。在上述的實(shí)例中,兩個(gè)幅度狀態(tài)編碼一個(gè)位,并且與該間隔有關(guān)的最小時(shí)間可以由,例如,監(jiān)測電路對具有幅值(A)的電壓的響應(yīng)時(shí)間來確定。脈沖寬度應(yīng)該足夠長,以至少能確定A的符號(hào)。同樣,具有上升時(shí)間狀態(tài)tr1和寬度狀態(tài)w3特性的碼元會(huì)與具有相位狀態(tài)p0特性的下一個(gè)碼元相互影響。于是,在選擇調(diào)制方案時(shí),就必須考慮噪聲和電路限制(在位間隔中的部分總結(jié)了),調(diào)制方案的相互依賴關(guān)系以及各種其它因素。
圖3顯示了第一個(gè)差分脈沖碼元100和第二個(gè)差分脈沖碼元102,作為可以用于編碼幅度調(diào)制的一個(gè)位的示例性碼元(波形對)。給定電源電壓為A和-A,則第一碼元100可以具有2A的差分電壓電平,而第二碼元102可以具有-2A的差分電壓電平。對于這些碼元來說,共模電壓等于零。
圖4顯示了第三差分脈沖碼元104和第四差分脈沖碼元105,作為可以用于編碼幅度調(diào)制的一個(gè)位的示例性碼元。第三碼元104具有2B的差分電壓電平,其中在該實(shí)例中B等于A的一半,而第四碼元106具有-2B的差分電壓電平。第三碼元104和第四碼元106的共模電壓等于零。
圖3中的碼元(如,100和102)可以結(jié)合圖4中的碼元(如,104和106)用于編碼幅度調(diào)制的兩個(gè)位。在該實(shí)例中,兩個(gè)高度組之間的比例為2(圖3中的±A的電壓電平和圖4中的±B的電壓電平),就信噪比而言,這可以優(yōu)化地分配有效電壓范圍。也可以使用其它比例。如果主電源電壓所產(chǎn)生的A電壓電平可適用于電路進(jìn)行幅度調(diào)制,則可以從相同的電源中產(chǎn)生B電壓電平,或者它們需要通過附加電源、片內(nèi)生成或者其它方式來得到的一個(gè)B電源電壓產(chǎn)生或供給電路。
圖5顯示了第五差分脈沖碼元108和第六差分脈沖碼元110,作為可以用于替代碼元104(見圖4)所使用的等效差分電壓的示例性碼元,只要A等于2B,雖然變化了共模電壓。
在圖5中的電壓對驗(yàn)證了編碼數(shù)據(jù)所使用的碼元在調(diào)制中并不需要所有的電壓電平都是相等的或是相反的。例如,一個(gè)電壓對,碼元104,可以具有相等的和相反的電壓電平,B和-B,并且具有零共模電壓和A的差分電壓。另一等效的電壓對,碼元108和110,它們具有非零的共模電壓(分別為B和-B)以及A的差分電壓。
圖6顯示了第七差分脈沖碼元112和第八差分脈沖碼元114,作為用于替代碼元106(也見圖4)的示例性碼元,這類似于圖5所討論的替代。
圖5和圖6顯示了具有非零共模電壓的碼元,它們可以結(jié)合起來用于編碼幅度調(diào)制的一個(gè)位,或者與其它碼元對一起來編碼幅度調(diào)制的兩個(gè)位。在圖5和圖6中的碼元的差分電壓等于A(2B)。
在圖5和圖6中的電壓電平可以由A和-A的電壓電源提供或產(chǎn)生。于是,通過使用,例如,圖3的第一和第二碼元100和102采用一個(gè)導(dǎo)體連接A和另一個(gè)導(dǎo)體連接-A,圖5的第五和第六碼元108和110采用一個(gè)導(dǎo)體連接A和另一個(gè)連接著零,以及第七和第八碼元112和114也類似,兩個(gè)電壓電源可以用于編碼幅度調(diào)制的兩個(gè)位。
在圖3至6的實(shí)例中使用了脈沖信令。在幅度調(diào)制中和在其它類型的調(diào)制中也可以使用其它類型的信令,例如,邊沿和電平的信令。
當(dāng)電壓對具有非零和/或變化的共模電壓時(shí),可以使用共模抑止技術(shù)來避免混淆電壓電平的接收器,如,差分接收器,比較器,放大器,等等。進(jìn)行調(diào)制的系統(tǒng)可以任意適合于系統(tǒng)和能在系統(tǒng)中工作的任何方式來使用任何共模抑止技術(shù)。
當(dāng)電壓對具有非零共模電壓時(shí),碼元可以具有非平衡的電流要求。例如,在圖5和圖6中的碼元108和110分別同時(shí)從正的電源電壓A中汲取電流,但并沒有將電流輸入到地或-A。在多級(jí)信令對中可以使用電流平衡的方法,以減輕同時(shí)切換電源噪聲。
在一個(gè)將非零共模碼元應(yīng)用于總線環(huán)境進(jìn)行幅度調(diào)制的實(shí)例中,如果所選擇的各個(gè)輸出都表示成相互偏置的,則總的電流要求就可以平衡。例如,如果32寬的總線的所有32個(gè)輸出都需要在相同周期中輸出圖5所示的等效碼元108或110,則可以選擇十六個(gè)輸出來驅(qū)動(dòng)碼元108以及十六個(gè)輸出來驅(qū)動(dòng)碼元110,以此來獲得平衡的電流使用。可以通過改變圖5和圖6中所有發(fā)送碼元的輸出的電流使用來實(shí)現(xiàn)這一平衡。與單端信號(hào)相似,這一電流平衡不需要額外的位,在接收器上就不需要額外的解碼邏輯(如果接收器的共模抑止自動(dòng)進(jìn)行解碼),以及在進(jìn)行該變換的發(fā)送器上只需要很少的邏輯(與單端平衡技術(shù)相比)。如果進(jìn)行多種調(diào)制(例如,幅度調(diào)制,相位調(diào)制,脈沖寬度調(diào)制,上升時(shí)間調(diào)制,等等中的兩種或多種),則在相位、寬度和上升時(shí)間選擇等各項(xiàng)中分別進(jìn)行所需的電流平衡,否則電流平衡將只是在一個(gè)時(shí)鐘周期上是平均值而不再是相位移動(dòng)等等的瞬時(shí)值。
在使用圖1所示多點(diǎn)總線系統(tǒng)的實(shí)例中,電磁耦合器240具有使它們的耦合系數(shù)的受到器件側(cè)部件242和總線側(cè)部件244的相對位置的影響更小的幾何形狀。這些幾何形狀允許平衡耦合器240能將它們的耦合系數(shù)保持在所選擇的范圍內(nèi),而不管分別與器件和總線側(cè)部件242和244的水平或垂直方向上的分離變化。此外,采用穩(wěn)定的耦合系數(shù),可以減小共模電壓轉(zhuǎn)換成差分噪聲,并且也可以在難以抑止的非零共模電壓的電路中減小差分信令差分噪聲的負(fù)面影響(如果有的話)。
圖7A表示了一個(gè)平衡電磁耦合器240的實(shí)例300,它具有能夠在器件220和總線210之間提供相對穩(wěn)定耦合的幾何形狀。耦合器300是在相對于1所示的坐標(biāo)系統(tǒng)中從負(fù)的z方向來看的視圖(部分由圖7A來重新表示)。從這個(gè)方向來看,總線側(cè)的部件320呈現(xiàn)在電磁耦合器300的器件側(cè)部件330的上面??偩€和器件側(cè)的部件320,330的幾何形狀允許通過耦合器300所轉(zhuǎn)換的能量相對較小地受到總線和器件側(cè)的部件320,330的相對對準(zhǔn)的影響。
對于耦合器300來說,總線側(cè)的部件320在它端點(diǎn)所定義的縱向方向(沿著Y軸)上波動(dòng),以形成“之”字形圖形??偩€側(cè)的部件320包括四個(gè)縱向方向在正負(fù)X方向上變化的偏置范圍。所披露的縱向方向的變化偏置范圍的數(shù)量、大小和角度只是用于提供幾何形狀的說明。它們的數(shù)值是可以變化的,以滿足特殊實(shí)施例的約束條件。器件側(cè)的部件330具有與總線側(cè)的部件320互補(bǔ)的類似“之”字形圖形。
重復(fù)的交叉形成了耦合器300的并行板的區(qū)域340(1)-340(4)(統(tǒng)稱為,“并行板區(qū)域340”)和邊緣區(qū)域350(1)-350(4)(統(tǒng)稱為,“邊緣區(qū)域350”)。它們分別對耦合器300耦合系數(shù)提供不同的影響,這減輕了在各部件320和330相對對準(zhǔn)中的變化效應(yīng)。例如,板區(qū)域340的大小不會(huì)有明顯的變化,只要部件320和330在x和y平面上能稍微偏離它們的參考位置,而邊緣區(qū)域350的大小可以變化,使得當(dāng)各部件320和330在x和y平面上偏離它們的參考位置時(shí),相鄰區(qū)域中的變換大約地相互偏置。在耦合器300的實(shí)例中,S為0.125cm,δ=35°,W為5密爾,因?yàn)楦鞑考?20和330在x和/或y方向上偏離它們正常對準(zhǔn)位置±8密爾,Kc僅僅變化±2%。
也在耦合器300中減輕了在各部件320和330之間垂直分離中的變化效應(yīng)。在并行板區(qū)域340中的耦合與分離(z)成反比變化,而在邊緣區(qū)域350中變化隨著分離更慢地變化。節(jié)點(diǎn)效應(yīng)隨著耦合器300在z上的變化而減小。采用這種耦合器幾何尺寸的選擇,在耦合器分離(z)中±30%的變化會(huì)使得容性耦合系數(shù)的變化小于±15%。這與基于并行板的耦合器的幾何尺寸進(jìn)行比較,將顯示出在導(dǎo)體分離的相同范圍內(nèi)+40%/-30%的變化。
在耦合器300的實(shí)例中,各部件320和330具有圓角,以為沿著這兩個(gè)部件傳輸?shù)男盘?hào)提供相對均衡的阻抗環(huán)境。出于同樣的原因,部件320和330具有相對均勻的橫截部分??偟膩碚f,耦合器300在器件220和總線210之間提供了健壯的信號(hào)傳輸,而不會(huì)在這兩種環(huán)境下引入明顯的阻抗變化。
圖7B說明了平衡電磁耦合器240的另一實(shí)例304。在該實(shí)例中,一個(gè)部件324保持著波動(dòng)或“之”字形幾何形狀,它類似于上述對部件320的討論,同時(shí)第二部件334具有基本直線的幾何形狀。部件334可以形成耦合器304的總線側(cè)或器件側(cè),而部件324可形成其另一側(cè)。耦合器304包括并行板區(qū)域344和邊緣區(qū)域354,盡管后者小于在耦合器300中的邊緣區(qū)域350。從而,耦合器304可以比耦合器300對部件324和334的相對位置的變化更加敏感。
圖7C說明了另一個(gè)平衡電磁耦合器240的實(shí)例308。對該實(shí)施例來說,一個(gè)部件328窄于第二部件338,以提供并行板區(qū)域348和邊緣區(qū)域358。
圖7D說明了多點(diǎn)總線系統(tǒng)360與耦合器300結(jié)合的部分??偩€跡線380包括多個(gè)總線多個(gè)總線側(cè)的部件320,它沿著其長度方向間隔開。對應(yīng)的器件370通過它們各自對應(yīng)的器件側(cè)的部件330與總線跡線380相耦合。旋轉(zhuǎn)顯示了部件320和330,以表示其幾何形狀。耦合器300的實(shí)施例可以包括在部件320,330之間所選擇的介質(zhì)材料,以便于定位或調(diào)整其耦合系數(shù)。
并行板耦合器也容易產(chǎn)生噪聲問題,只要它們是以差分信令方案來實(shí)施的且互補(bǔ)信號(hào)是在一對總線跡線上被驅(qū)動(dòng)的。對于這些的系統(tǒng),一對耦合器向器件中的差分接收器發(fā)送互補(bǔ)的信號(hào)。并行板耦合器對它們部件位置變化的靈敏度增加了耦合器對具有失配耦合系數(shù)的可能性。這就產(chǎn)生了差分噪聲,它會(huì)破壞差分信號(hào)的優(yōu)越性。此外,除非耦合器相互分開地足夠遠(yuǎn)(增加需要支撐它們的電路板區(qū)域),互補(bǔ)信號(hào)將交叉耦合,使得信噪比受損。
這類差分噪聲的效應(yīng)可以通過一起移動(dòng)耦合器對的方式來減小,如,保持該對的兩邊緊密匹配。例如,可以選擇電磁耦合器240的幾何形狀(見圖1)來使得這些所選擇的耦合系數(shù)能相對于總線和器件側(cè)耦合部件242和244各自的相對位置的變化而維持不變。
圖8A是一個(gè)接口230實(shí)施例的方框圖,它可適用于處理器件220(2)-220(m)的多位碼元。例如,接口500可以被用來將從例如器件220(2)來的輸出比特位編碼進(jìn)一個(gè)相應(yīng)的碼元中,以在總線210上進(jìn)行發(fā)送,并可以被用來將在總線210上接收到的一個(gè)碼元解碼成輸入比特位,以供器件220(2)使用。
實(shí)例接口230包括收發(fā)器510和校準(zhǔn)電路520。圖8A中還顯示了電磁耦合器240的器件側(cè)部件242,它向收發(fā)器510提供轉(zhuǎn)換的波形。例如,該轉(zhuǎn)換的波形可以是通過發(fā)送脈沖420在電磁耦合器240兩端所產(chǎn)生的差分波形。器件側(cè)部件242是為各個(gè)信道所提供的,例如,總線跡線,在該總線跡線上接口230進(jìn)行通信。所表示的第二器件側(cè)部件242’適用于采用差分信號(hào)的情況。
收發(fā)器510包括接收器530和發(fā)送器540。接收器530恢復(fù)在電磁耦合器240的器件側(cè)部件242上的轉(zhuǎn)換波形中編碼的位,并且向與接口230有關(guān)的器件提供所恢復(fù)的位。接收器530的實(shí)施例可以包括一個(gè)放大器,以偏置通過電磁耦合器240的信號(hào)發(fā)送能量衰減。發(fā)送器540將相關(guān)器件所提供的數(shù)據(jù)位編碼成碼元并且驅(qū)動(dòng)碼元進(jìn)入到電磁耦合器240的器件側(cè)242上。
校準(zhǔn)電路520管理各種可以影響收發(fā)器510性能的參數(shù)。對于一個(gè)接口230的實(shí)施例來說,校準(zhǔn)電路520可以用于根據(jù)工藝、溫度、電壓和其它等等的變化來調(diào)整在收發(fā)器510中的終端阻抗、放大器增益或者信號(hào)延遲。
圖8B是一個(gè)接口230實(shí)施例504的方框圖,它可適用于直接連接通信信道的器件能處理編碼的碼元。例如,在系統(tǒng)200(圖1),器件220(1)可以表示一個(gè)計(jì)算機(jī)系統(tǒng)的系統(tǒng)邏輯或芯片集,它可以直接連接著存儲(chǔ)器總線(210);而器件220(2)-220(m)可以表示適用于計(jì)算機(jī)系統(tǒng)的存儲(chǔ)模塊。因此,提供了適用于各個(gè)信道或跡線的DC連接506,在信道或跡線上接口504進(jìn)行通信。第二DC連接506’(各個(gè)信道)表示著采用差分信號(hào)的情況。接口504可以包括時(shí)鐘同步電路560,來考慮從不同器件220(2)-220(m)和本地時(shí)鐘轉(zhuǎn)發(fā)信號(hào)中的時(shí)序差。
圖9是說明一個(gè)收發(fā)器510實(shí)施例600的方框圖,它可適用于處理波形,在該波形中使用了相位、脈沖寬度和/或幅度調(diào)制來編碼數(shù)據(jù)位,并且由時(shí)鐘信號(hào)提供門脈沖。收發(fā)器600支持差分信令,正如由數(shù)據(jù)點(diǎn)602,604所表示的,并且它可以通過控制信號(hào)608從諸如校準(zhǔn)電路520接收校準(zhǔn)信號(hào)。
在示例的收發(fā)器510中,發(fā)送器540包括了一個(gè)相位調(diào)制器640,一個(gè)脈沖寬度調(diào)制器630,一個(gè)幅度調(diào)制器620和一個(gè)輸出緩沖器610。輸出緩沖器610分別向數(shù)據(jù)點(diǎn)602,604提供了反相和同相的輸出,以提供差分信令。向相位調(diào)制器640提供時(shí)鐘信號(hào),以采用系統(tǒng)時(shí)鐘來同步收發(fā)器510。所披露的調(diào)制器620,630和640的配置只是提供說明的目的。相應(yīng)的調(diào)制方案可以不同順序應(yīng)用,或者并行使用兩個(gè)和多個(gè)方案。
在該實(shí)例中的接收器530包括一個(gè)放大器650,一個(gè)幅度解調(diào)器660,一個(gè)相位解調(diào)器670,以及脈沖寬度解調(diào)器680。解調(diào)器660,670和680的順序可以不同于所說明的。例如,各種解調(diào)器可以并行方式或者以不同于所說明的順序方式對信號(hào)進(jìn)行工作。
器件690(a)和690(b)(統(tǒng)稱為,“器件690”)具有片內(nèi)終端阻抗的作用,它可以在接口230接收的過程中工作。校準(zhǔn)電路520可以在諸如工藝、溫度和電壓變化等方面提高器件690的有效性。對于收發(fā)器600來說,器件690是以一個(gè)N型器件來顯示的,但是所要求的功能可以由串聯(lián)或并聯(lián)的多個(gè)N和/或P型器件來提供。校準(zhǔn)電路520所提供的控制可以采用數(shù)字或模擬的形式,并且可以是條件使能輸出。
圖10A是一個(gè)發(fā)送器540和它的部件620,630,640的實(shí)施例的電路框圖。也顯示了門脈沖發(fā)送器790,它可以適用于產(chǎn)生門脈沖信號(hào),該信號(hào)可通過總線210發(fā)送。對于該系統(tǒng)200來說,可以提供兩個(gè)分離的門脈沖。一個(gè)門脈沖可以被提供用于器件220(1)向器件220(2)至220(m)的通信,而另一個(gè)門脈沖可以被提供用于器件220(2)至220(m)向220(1)的反向通信。
示例的發(fā)送器540調(diào)制時(shí)鐘信號(hào)(CLK_PULSE),以在每一個(gè)碼元周期編碼四個(gè)輸出的位。在碼元的相位中編碼一個(gè)位(相位位),在碼元的寬度中編碼兩個(gè)位(寬度位)以及在碼元的幅度中編碼一個(gè)位(幅度位)。發(fā)送器540可以被用于在每個(gè)碼元周期產(chǎn)生一個(gè)差分碼元脈沖,而門脈沖發(fā)送器790可以用于在每個(gè)碼元周期產(chǎn)生一個(gè)差分時(shí)鐘脈沖。
相位調(diào)制器640包括MUX 710和延遲模塊(DM)712。MUX 710通過DM 712接收延遲的CLK_PULSE信號(hào)以及從輸入704接收未延遲的CLK_PULSE信號(hào)。MUX 710的控制輸入響應(yīng)于相位位的數(shù)值來發(fā)送CLK_PULSE的延遲或未延遲的第一邊沿。一般來說,編碼p個(gè)相位位的相位調(diào)制器640可以選擇經(jīng)過不同延遲的CLK PULSE的2p個(gè)信號(hào)中的一個(gè)信號(hào)。在該實(shí)例中,相位調(diào)制器640的輸出表示了碼元420的前沿邊沿并且用作為寬度調(diào)制器630產(chǎn)生后沿邊沿的時(shí)序基準(zhǔn)。延遲匹配模塊(DMB)714為寬度調(diào)制器630中的偏置電路提供延遲(例如,MUX 720的延遲),它可能會(huì)對碼元420的寬度產(chǎn)生不利的影響。DMB 714的輸出是啟動(dòng)信號(hào)(START),它提供給幅度調(diào)制器620,用于其它處理。
寬度調(diào)制器630包括DMs722,724,726,728和MUX 720,用于產(chǎn)生相對于第一邊沿被延遲了由寬度位所表示數(shù)量的第二邊沿。所延遲的第二邊沿產(chǎn)生停止信號(hào)(STOP),該信號(hào)輸入到幅度調(diào)制器620,用于其它處理。在實(shí)例的發(fā)送器540中,施加給MUX 720控制輸入的兩個(gè)位選擇了第二邊沿的四個(gè)不同延遲中的一個(gè)延遲,并且在MUX 720的輸出提供該信號(hào)。在經(jīng)過DMs722,724,726和728之后MUX 720的輸入a,b,c和d采樣輸入信號(hào),即,第一邊沿。如果寬度位指示輸入c,例如,由MUX 720所輸出的第二邊沿被DM 722+DM 724+DM 726相對于第一邊沿進(jìn)行延遲。
幅度調(diào)制器620使用START和_STOP來產(chǎn)生具有分別由相位、寬度和幅度位所表示的第一邊沿、寬度和極性的碼元脈沖,并且在給定的碼元周期中提供給發(fā)送器540。幅度調(diào)制器620包括開關(guān)740(a)和740(b),它們根據(jù)幅度位的狀態(tài)將START分別饋送至邊沿—脈沖發(fā)生器(EPG)730(a)和730(b)。例如,開關(guān)740可以是,例如,與門。_STOP信號(hào)提供給EPGs 730(a)和730(b)(統(tǒng)稱為,EPG 730)的第二輸入。一旦接收到START,EPG 730就初始化碼元脈沖,它可以中斷STOP信號(hào)的接收。根據(jù)哪一個(gè)EPG 730在工作,就通過差分輸出緩沖器610將正的或負(fù)的工作脈沖提供給發(fā)送器540的輸出。
門脈沖發(fā)送器790包括DM 750和匹配邏輯模塊780。DM 750延遲CLK_PULSE,以提供門脈沖信號(hào),它適用于解析碼元420的數(shù)據(jù)相位選擇p0和p1。在示例的門脈沖發(fā)送器790中,DM 750將選通信號(hào)對稱地定位在由p0和p1所表示的相位位狀態(tài)之間(見圖2)。例如,通過確定數(shù)據(jù)的前沿是在門脈沖之前還是之后到達(dá),門脈沖可被,例如,接收器530用來解調(diào)相位。于是,門脈沖發(fā)送器790的DM 750對應(yīng)于數(shù)據(jù)發(fā)送器540的相位調(diào)制器640。在DM750已經(jīng)固定了相對位置之后,匹配邏輯模塊780復(fù)制發(fā)送器540剩下的電路,使門脈沖的時(shí)序與數(shù)據(jù)保持一致。
一般來說,DM 750和匹配邏輯模塊780為門脈沖在物理布局層面的數(shù)據(jù)信號(hào)上復(fù)制發(fā)送器540的操作。因此,該延遲的匹配對工藝、溫度、電壓等等的變化是穩(wěn)定的。另外,從發(fā)送器540的輸出,經(jīng)過電路板的跡線,電磁耦合器240,在耦合器240的另一側(cè)的跡線,直至在接收器件中接收器530輸入的通信信道的其它部分可以在數(shù)據(jù)和門脈沖之間的延遲中進(jìn)行匹配,以便于能保持著所選擇的相對時(shí)序。然而,延遲的匹配僅僅是用于說明目的所討論的實(shí)例。例如,如果信道的電路和其它部分并不能保持著與門脈沖延遲所匹配的數(shù)據(jù),接收器可以校準(zhǔn)門脈沖的相對時(shí)序或者甚至通過從適當(dāng)編碼的數(shù)據(jù)中恢復(fù)時(shí)序以補(bǔ)償所缺乏的門脈沖。
圖10B是一個(gè)可編程延遲模塊(DM)770實(shí)施例的示意圖。例如,一個(gè)或多個(gè)DM770可以用于示例發(fā)送器540的DM 712,722,724,726,728和750中的任何一個(gè),以在START和STOP中引入可編程延遲。DM 770包括反相器772(a)和772(b),它們分別通過第一和第二晶體管組774(a)、774(b)和776(a)、776(b)耦合到參考電壓V1和V2。在一些實(shí)施例中,參考電壓V1和V2可以是數(shù)字電源電壓??删幊绦盘?hào),p1-pj和n1-nk,分別施加在晶體管組774(a)、774(b)和776(a)、776(b),它們改變反相器772(a)和772(b)所看到的電導(dǎo)率,并從而改變其速度。正如以下所詳細(xì)討論的,校準(zhǔn)電路520可以用于選擇可編程信號(hào),p1-pi和n1-nk,以適用于反相器772(a)和772(b)。
圖10C是EPG 730的一個(gè)實(shí)施例的示意圖。所示例的EPG 730包括晶體管732,734和736以及反相器738。START信號(hào)驅(qū)動(dòng)N型晶體管734的柵極。START的正向邊沿表示了碼元脈沖的起始。P和N型晶體管732和736的柵極分別由STOP驅(qū)動(dòng),對于圖10A中的EPG 730(a)和730(b),該_STOP信號(hào)是START經(jīng)反相和延遲的信號(hào)。_STOP的反向邊沿表示碼元脈沖的結(jié)束。當(dāng)STOP為高時(shí),晶體管732截止,而晶體管736導(dǎo)通。START的正向邊沿使晶體管734導(dǎo)通,將節(jié)點(diǎn)N下拉至低位并在EPG 730的輸出產(chǎn)生碼元脈沖的前沿邊沿。STOP的后續(xù)負(fù)向邊沿使晶體管736截止而晶體管732導(dǎo)通,并將節(jié)點(diǎn)N上拉為高位并中斷碼元脈沖。
對于所給定的碼元脈沖來說,可以在所對應(yīng)的_STOP被判定之前或之后刪除掉START。例如,示例的發(fā)送器540是采用CLK_PULSE來定時(shí)的,并且可以采用窄的CLK_PULSE來獲得更高碼元密度。于是,START和_STOP的寬度是CLK_PULSE寬度的函數(shù),而在START和_STOP之間的分離是寬度位的函數(shù)。START的結(jié)束和_STOP的起始的不同可能相對到達(dá)會(huì)對寬度位所產(chǎn)生的碼元420調(diào)制產(chǎn)生不利的影響。特別是,當(dāng)_STOP的負(fù)向邊沿中斷碼元脈沖時(shí),晶體管734可以是導(dǎo)通或截止的。于是,節(jié)點(diǎn)N可以通過晶體管734在節(jié)點(diǎn)P上呈現(xiàn)出寄生電容,或者沒有呈現(xiàn)出寄生電容。這種變化可以無意識(shí)的方式來影響通過EPG 730的后沿碼元邊沿。
圖10D是發(fā)送器540的另一實(shí)施例的示意圖,該發(fā)送器540包括附加的EPG 730(c)。EPG(c)重新整形START,以確保一致的時(shí)序,這就可以避免以上所討論的變化。即,加寬改進(jìn)的START,使之始終在_STOP起始之后結(jié)束。這可以通過產(chǎn)生新的START來完成,新的START的起始由原始的START來表示,而由_STOP的起始來表示它的結(jié)束,而不是CLK_PULSE的寬度。值得注意的是,在圖10D所示的另一實(shí)施例中,在寬度調(diào)制器630中通過延遲匹配模塊714和EPG 730(c)的總的延遲必須與無意識(shí)的延遲相匹配。
圖11A-11E分別顯示了一個(gè)適用于系統(tǒng)200實(shí)施例的CLK_PULSE,START,STOP,SYMBOL和TR_SYMBOL。其中,TR_SYMBOL表示通過電磁耦合器240傳輸之后的SYMBOL的波形。TR_SYMBOL相對于SYMBOL的更小幅度可由在圖11D和11E的波形之間的尺寸變化來大致表示。TR_SYMBOL表示由接口230解碼的信號(hào),用以提取器件220以后處理的數(shù)據(jù)位。四個(gè)輸出的位由各個(gè)SYMBOL編碼,由對應(yīng)的SYMBOL下面以(p,w1,w2,a)的順序來表示。
圖12A是一個(gè)接收器530實(shí)例的示意圖。所示例的接收器530處理差分?jǐn)?shù)據(jù)信號(hào)。圖12A也顯示了門脈沖接收器902,它可以適用于處理差分門脈沖信令。門脈沖接收器902可以對接收器530提供延遲匹配,類似于以上所討論的。接收器530和門脈沖接收器902可以用于,例如,結(jié)合了以上所討論的發(fā)送器540和門脈沖發(fā)送器790的實(shí)施例的系統(tǒng)200中。
示例的接收器530包括差分至單端放大器920(a)和920(b),它們可以補(bǔ)償與電磁耦合器240有關(guān)的能量衰減。放大器920(a)和920(b)響應(yīng)于被傳輸信號(hào)(圖11E中的TR_SYMBOL)中的正或負(fù)脈沖以及它的補(bǔ)充,如,在輸入602和604處的信號(hào),來產(chǎn)生數(shù)字脈沖。除了放大之外,放大器920可以將它們的輸出鎖定在適當(dāng)?shù)臅r(shí)序信號(hào)上,為后續(xù)的數(shù)字電路提供足夠的脈沖寬度。
匹配門脈沖接收器902同樣放大伴隨的差分門脈沖信令。在該示例中,所接收到的門脈沖用于解碼在數(shù)據(jù)碼元420中的相位信息。門脈沖接收器902包括差分-單端放大器920(c)和920(d)以及匹配電路904。匹配電路904可以復(fù)制在接收器530中的大部分保留電路,以匹配數(shù)據(jù)和門脈沖信令的延遲,類似于發(fā)送器540和門脈沖發(fā)送器790的匹配。一個(gè)示例的門脈沖接收器902包括對應(yīng)于相位解調(diào)器670和寬度解調(diào)器680的電路,只是作了部分少量的改動(dòng)。例如,門脈沖緩沖器990緩沖所接收到的門脈沖,用于根據(jù)如總線210中的信道數(shù)量分布至多個(gè)接收器530。門脈沖緩沖器990可以很大,這可取決于它所驅(qū)動(dòng)的接收器的數(shù)量。數(shù)據(jù)緩沖器980對應(yīng)于門脈沖緩沖器990。為了能節(jié)省面積,數(shù)據(jù)緩沖器980不需要額外地復(fù)制門脈沖的緩沖器990。這些延遲也可以通過相對于門脈沖接收器902相應(yīng)成比例地縮小數(shù)據(jù)緩沖器980及其負(fù)載。
或非門(UOR)940(a)組合放大器920(a)和920(b)的輸出,以恢復(fù)TR_SYMBOL的第一邊沿。名稱“或非”表示通過門940的傳輸延遲對于兩個(gè)輸入來說是均勻的。一個(gè)UOR 940的實(shí)施例如圖12C所示。類似地,與非門(UAND)930恢復(fù)TR_SYMBOL的第二邊沿。與非門(UAND)930的一個(gè)實(shí)施例如圖12B所示。
所示例的相位解調(diào)器670包括仲裁器950(b)(統(tǒng)稱為,“仲裁器950”)和數(shù)據(jù)緩沖器980。仲裁器950(b)將分別由UOR 940(a)從傳輸碼元中恢復(fù)的第一邊沿與由UOR 940(b)所恢復(fù)的門脈沖的對應(yīng)邊沿進(jìn)行比較,并且根據(jù)所恢復(fù)的碼元的第一邊沿是超前還是落后于門脈沖的第一邊沿來設(shè)置相位位。
圖12D顯示了一個(gè)仲裁器950的實(shí)施例。如果輸入956在輸入958之前變成為高,則輸出952就變成高。如果輸入958在輸入956之前成為高,則輸出954就變成高。
圖12E是說明一個(gè)放大器920實(shí)施例的電路圖。所示例的放大器920包括復(fù)位均衡器件922,增益控制器件924,以及預(yù)充電鎖存器928。復(fù)位均衡器件922在監(jiān)測到脈沖之后會(huì)加速放大器920的復(fù)位,為下一個(gè)碼元周期作準(zhǔn)備。增益控制器件924為工藝、電壓、溫度等等變化補(bǔ)償放大器920的增益??刂菩盘?hào)926可以由校準(zhǔn)電路520提供。更具體的說,器件924可以是多個(gè)以串聯(lián)或并聯(lián)方式連接的器件,并且信號(hào)926可以是一些由校準(zhǔn)電路520所產(chǎn)生的信號(hào)(模擬或數(shù)字)。預(yù)充電鎖存器928重新整形所接收到的信號(hào),以便于后續(xù)的電路處理。最終的輸出脈沖寬度是由時(shí)序信號(hào),_RST,所確定。對于一個(gè)放大器920的實(shí)施例來說,RST是由DM 916(見圖12A)所產(chǎn)生,同時(shí)還產(chǎn)生用于接收器530的其它時(shí)序信號(hào)。由于上電的順序和噪聲,預(yù)充電鎖存器928和信號(hào)RST可能處于不一致的狀態(tài)??梢圆捎闷渌娐穪肀O(jiān)測和校正這類情況。
所示例的幅度解調(diào)器660包括一個(gè)仲裁器950(a),它接收來自放大器920(a)和920(b)所放大的傳輸信號(hào)。仲裁器950(a)根據(jù)是放大器920(a)還是920(b)的輸出先起脈沖來設(shè)置幅度位。
所示例的寬度解調(diào)器680包括延遲模塊(DMs)910,912,914,仲裁器950(c),950(d),950(e)以及解碼邏輯960。所恢復(fù)的第一碼元邊沿是通過DMs 910,912和914來設(shè)置的,以產(chǎn)生一系列具有與不同碼元寬度有關(guān)的延遲相同延遲的邊沿信號(hào)。DMs 910,912和914可以采用可編程延遲模塊(圖10B)來實(shí)現(xiàn)。仲裁器950(c),950(d),和950(e)確定了相對于所產(chǎn)生的邊沿信號(hào)的第二邊沿(暫時(shí))位置。解碼邏輯960將該位置映射成一對寬度位。
鎖存器970(a),970(b),970(c)和970(d)分別在各自輸入接收第一和第二寬度位,相位位,以及幅度位,并且當(dāng)采用時(shí)鐘信號(hào)來定時(shí)時(shí),將所提取(輸入)的位轉(zhuǎn)換成它們的輸出。對示例的接收器530來說,通過從寬度解調(diào)器680的延遲鏈到DM 916的額外延遲中采樣信號(hào)來定時(shí)鎖存器。該鎖存器將解調(diào)位與伴隨的門脈沖時(shí)序相同步。另外,器件220也可以要求數(shù)據(jù)與本地時(shí)鐘(如,圖8B中的時(shí)鐘同步電路560)相同步。
接口230的實(shí)例中的各個(gè)部件包括了多個(gè)電路元件,它們可以被調(diào)整以補(bǔ)償工藝、電壓、溫度變化以及其它等等。例如,所承擔(dān)的補(bǔ)償可以調(diào)整由可編程延遲模塊(DM 770)所提供的延遲,由放大器(放大器920)所提供的增益,或者終端阻抗(器件組690(a)和690(b))。
圖13顯示了一個(gè)校準(zhǔn)電路520的實(shí)施例。校準(zhǔn)的目的是使用反饋來測量和補(bǔ)償變化的工藝、溫度、電壓和其它等等。圖13所示的示例校準(zhǔn)電路520是一個(gè)延遲鎖定環(huán)路(DLL)。時(shí)鐘信號(hào)(CLK_PULSE)是由串聯(lián)的DM1000(1)-1000(m)所延遲。DM的數(shù)量是可選擇的,從而可以將總的延遲設(shè)置成與CLK_PULSE的一個(gè)周期相匹配。
仲裁器950可用于監(jiān)測通過DM 1000的總的延遲何時(shí)小于、等于或大于一個(gè)時(shí)鐘周期。DLL控制1010使延遲控制的設(shè)置循環(huán),直至總的延遲與一個(gè)時(shí)鐘周期相匹配。
所建立的控制設(shè)置反映了在DM 1000的延遲過程中的工藝、溫度、電壓等等的影響。當(dāng)條件(溫度、電壓,等等)變化時(shí),或者根據(jù)多種其它策略中的任意一種策略,校準(zhǔn)電路520可以連續(xù)地、周期性地工作。
相同的校準(zhǔn)控制設(shè)置可以分發(fā)到在接口230中所使用的DM,例如,DM712,DM 910等等。在接口230中的DM所需要的延遲可通過為每個(gè)這樣的DM選擇多個(gè)可編程延遲模塊770來獲得,這些可編程延遲模塊770與所有DM1000中所包括的延遲模塊770的總數(shù)量的比例相同于所需延遲與時(shí)鐘周期的比例。例如,如果在總的DM 1000和中有20個(gè)總的延遲模塊770,則可以通過為接口230中所使用的任一特定DM使用兩個(gè)延遲模塊770來選擇十分之一時(shí)鐘周期的延遲。另外,也可以通過在構(gòu)成該DM的被選延遲模塊770的輸出上插入額外小負(fù)載,來為任何特定DM選擇小數(shù)額外延遲。
由校準(zhǔn)電路520所獲得的校準(zhǔn)信息也可以用于針對變化條件來控制其它電路參數(shù)。這些其它參數(shù)也可以適用于與校準(zhǔn)電路520所校正的因素不相關(guān)的應(yīng)用,并且可以包括阻抗(如,終端器件690的阻抗)以及增益(如,放大器920的增益)。其它電路參數(shù)的控制可以通過關(guān)聯(lián)(平衡)工藝、溫度、電壓以及其它電路參數(shù)的類似條件與延遲控制設(shè)置中所包含的信息來完成。
其它實(shí)施例也都在下列權(quán)利要求的范圍內(nèi)。
權(quán)利要求
1.一種方法,它包括啟用一種調(diào)制方案,它使用具有可變共模電壓的差分電壓和使用兩個(gè)電壓基準(zhǔn)傳輸至少兩個(gè)比特位信息;和,抑止共模電壓。
2.如權(quán)利要求1所述方法,其特征在于,所述共模電壓具有非零數(shù)值。
3.如權(quán)利要求1所述方法,其特征在于,還包括啟用除了所述調(diào)制方案之外的一個(gè)正交調(diào)制方案。
4.如權(quán)利要求3所述方法,其特征在于,所述正交調(diào)制方案包括寬度調(diào)制方案。
5.如權(quán)利要求3所述方法,其特征在于,所述正交調(diào)制方案包括上升時(shí)間調(diào)制方案。
6.如權(quán)利要求1所述方法,其特征在于,所述調(diào)制方案使用附加的電壓基準(zhǔn)。
7.如權(quán)利要求1所述方法,其特征在于,所述差分電壓包括一個(gè)電壓對,在所述電壓對中有一個(gè)電壓等于零。
8.如權(quán)利要求1所述方法,其特征在于,還包括啟用將在電磁耦合的多點(diǎn)總線環(huán)境中所使用的信息。
9.一種物品,它包括一種機(jī)器可讀媒介,它包含機(jī)器可執(zhí)行指令,該指令使得機(jī)器進(jìn)行啟用一種調(diào)制方案,它使用具有可變共模電壓的差分電壓和使用兩個(gè)電壓基準(zhǔn)傳輸至少兩個(gè)比特位信息;和,抑止共模電壓。
10.如權(quán)利要求9所述技術(shù),其特征在于,所述共模電壓具有非零數(shù)值。
11.如權(quán)利要求9所述技術(shù),其特征在于,還包括啟用除了所述調(diào)制方案之外的一個(gè)正交調(diào)制方案。
12.如權(quán)利要求11所述技術(shù),其特征在于,所述正交調(diào)制方案包括寬度調(diào)制方。
13.如權(quán)利要求11所述技術(shù),其特征在于,所述正交調(diào)制方案包括上升時(shí)間調(diào)制方案。
14.如權(quán)利要求11所述技術(shù),其特征在于,所述調(diào)制方案使用附加的電壓基準(zhǔn)。
15.如權(quán)利要求11所述技術(shù),其特征在于,所述差分電壓包括一個(gè)電壓對,在所述電壓對中有一個(gè)電壓等于零。
16.如權(quán)利要求11所述技術(shù),其特征在于,還包括啟用將在電磁耦合的多點(diǎn)總線環(huán)境中所使用的信息。
17.一種裝置,它包括一個(gè)發(fā)送器,它被配置成能發(fā)送具有可變共模電壓的差分電壓;一個(gè)電壓發(fā)生機(jī)構(gòu),它被配置成向所述發(fā)送器提供兩個(gè)電壓基準(zhǔn);和,一個(gè)接收器,它被配置成接收差分電壓并執(zhí)行一種解調(diào)方案,所述解調(diào)方案使用差分電壓傳輸至少兩個(gè)比特位信息。
18.如權(quán)利要求17所述裝置,其特征在于,所述發(fā)送器還被配置成接收來自所述裝置外部的源的電壓基準(zhǔn)。
19.如權(quán)利要求17所述裝置,其特征在于,還包括一個(gè)電磁耦合總線,和,一個(gè)“之”字形耦合器,它與所述電磁耦合總線有關(guān),并且被配置成通過用“之”字行耦合器形狀來傳輸所述差分電壓,以穩(wěn)定與所述差分電壓有關(guān)的耦合系數(shù)。
20.如權(quán)利要求17所述裝置,其特征在于,還包括一個(gè)電磁耦合總線,和,一個(gè)耦合器,它與所述電磁耦合總線有關(guān),并且被配置成減小共模噪聲到差分噪聲的轉(zhuǎn)換。
21.如權(quán)利要求17所述裝置,其特征在于,所述接收器還被配置成使用共模抑止技術(shù)。
22.一種系統(tǒng),其特征在于,它包括一個(gè)總線;一個(gè)器件;一個(gè)接口,它被配置成使用兩個(gè)電壓基準(zhǔn)將至少兩個(gè)比特位編碼進(jìn)碼元,用于從總線發(fā)送至器件,并將碼元解碼成至少兩個(gè)比特位,用于從器件發(fā)送至總線,所述碼元包括具有可變共模電壓的差分電壓。
23.如權(quán)利要求22所述系統(tǒng),其特征在于,所述總線包括多點(diǎn)總線。
24.如權(quán)利要求22所述系統(tǒng),其特征在于,所述接口包括電磁耦合器。
25.如權(quán)利要求22所述系統(tǒng),其特征在于,所述接口還被配置成抑止共模電壓。
26.一種方法,其特征在于,它包括以第一電壓電平提供第一電壓;以不同于第一電壓電平的第二電壓電平提供第二電壓,所述第一電壓電平和所述第二電壓電平具有可變的共模電壓;使用兩個(gè)電壓基準(zhǔn)和使用所述第一電壓電平和所述第二電壓電平之間的差異來編碼數(shù)據(jù)的至少兩個(gè)比特位;和,抑止所述共模電壓。
27.如權(quán)利要求26所述方法,其特征在于,還包括以第三電壓電平提供第三電壓;以不同于第三電壓電平的第四電壓電平提供第四電壓,所述第三電壓電平和所述第四電壓電平具有可變的共模電壓;還使用所述第一電壓電平和所述第二電壓電平之間的差異來編碼所述數(shù)據(jù)。
28.如權(quán)利要求26所述方法,其特征在于,還包括提供至少一個(gè)附加的電壓對,各個(gè)對都包括在不同電壓電平上的兩個(gè)電壓并且具有可變的共模電壓,和,還使用在各個(gè)對的電壓電平之間的差異來編碼所述數(shù)據(jù)。
29.如權(quán)利要求26所述方法,其特征在于,還包括在一個(gè)器件和一個(gè)電磁耦合的總線之間發(fā)送所述數(shù)據(jù)。
全文摘要
進(jìn)行低功率調(diào)制,它是一種能夠使用具有可變共模電壓的差分電壓和使用兩個(gè)電壓基準(zhǔn)來傳輸至少兩個(gè)比特位信息,并且抑止了共模電壓的調(diào)制方案。
文檔編號(hào)H04L25/49GK1509033SQ200310119950
公開日2004年6月30日 申請日期2003年11月26日 優(yōu)先權(quán)日2002年11月26日
發(fā)明者T·D·西蒙, R·阿密斯拉加, T D 西蒙, 芩估 申請人:英特爾公司