專利名稱:具有行讀取電路修補(bǔ)功能的圖像傳感器及其相關(guān)方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種具有行讀取電路修補(bǔ)功能的圖像傳感器及其相關(guān)方法, 特別是涉及一種藉由平移方式并以群組為單位,對(duì)行讀取電路進(jìn)行修補(bǔ)的圖 像傳感器及其相關(guān)方法。
背景技術(shù):
隨著數(shù)字相機(jī)、行動(dòng)電話等電子商品不斷的開發(fā)與成長(zhǎng),消費(fèi)市場(chǎng)對(duì)圖 像感測(cè)元件的需求亦持續(xù)的增加。
一般而言,目前常用的圖像感測(cè)元件,包
括了電荷耦合感測(cè)元件〈Charge Coupled Device, CCD〉以及互補(bǔ)式金屬氧 化物半導(dǎo)體導(dǎo)體圖像感測(cè)元件〈CM0S Image Sensor, CIS〉兩大類。其中, 由于CMOS圖像感測(cè)元件具有低操作電壓、低功率消耗與高操作效率及其可根 據(jù)需要進(jìn)行隨機(jī)存取〈Random Access 〉等特性,再加上其可整合于目前的半 導(dǎo)體技術(shù)來大量制造,因此受到極廣泛的應(yīng)用。
請(qǐng)參考圖1,圖1為一現(xiàn)有CMOS圖像傳感器10的示意圖。CM0S圖像傳 感器10包含有一像素陣列11、 一行讀取電路陣列12、 一列解碼器13、 一行 解碼器14以及一模擬/數(shù)字轉(zhuǎn)換器15。像素陣列11是由設(shè)置為矩陣形式的 像素單元Pll Pmn所組成,其中,每一像素單元具有一感光區(qū)域以及一外圍 電路區(qū)域〈未示出在圖1中〉。感光區(qū)域可以感應(yīng)入射光線,并累積入射光線 所產(chǎn)生的光電荷,而外圍電路則根據(jù)列解碼器13及行解碼器14所輸出的控 制信號(hào),依序輸出感光區(qū)域所產(chǎn)生的信號(hào)。行讀取電路陣列12設(shè)置在像素陣 列11的下側(cè),由行讀取電路120_1 ~ 120-n所組成,其中,每一行讀取電路 120耦接于像素陣列11的每一行,用來接收像素陣列11的每一行所輸出的 信號(hào)。模擬/數(shù)字轉(zhuǎn)換器15設(shè)置在像素陣列11的側(cè)邊,用來依序?qū)π凶x取電 路120_1 ~ 12(Ln輸出的信號(hào)進(jìn)行信號(hào)處理,并轉(zhuǎn)換為數(shù)字形式的信號(hào)。
如本領(lǐng)域具有通常知識(shí)者所知,行讀取電路120可以是一簡(jiǎn)單的電壓或 電荷放大器,或是更進(jìn)一步以關(guān)if關(guān)雙取樣(Correlation Double Sampling, CDS〉電路實(shí)現(xiàn)圖像。然而,在CM0S圖像傳感器制造的過程中,因微粒掉入或工藝的偏移導(dǎo)致行讀取電路陣列12中某一行讀取電路或某局部行讀取電 路產(chǎn)生缺陷〈Defect〉時(shí),例如短路、開路或電路不匹配,將造成該行讀取 電路或該局部行讀取電路所輸出的信號(hào)錯(cuò)誤或偏移,如此一來,像素陣列11 中相對(duì)應(yīng)的整行像素單元將無法正確地輸出信號(hào),使得圖像品質(zhì)降低,進(jìn)而 增加后段圖像處理的難度,甚至產(chǎn)生芯片失效的情形。
因此,針對(duì)上述問題,美國專利公開號(hào)第20060261255號(hào)「 IMAGE SENSOR J 中揭露一種圖像傳感器,其利用 一冗余行讀取電路作為 一具有缺陷的行讀取 電路的補(bǔ)償,然而這樣的方法需要龐大的解碼電路〈Decoder)以對(duì)該具有缺 陷的行讀取電路進(jìn)行定位,導(dǎo)致電路面積的增加及生產(chǎn)成本的提高。另一方 面,由于需修補(bǔ)的行讀取電路所耦接的行像素單元是切換耦接至位于行讀取 電路陣列最外側(cè)的該冗余行讀取電路,因此該行像素單元的輸出負(fù)載將大幅 地增加,使得像素陣列中行與行之間的差異變大,造成操作的困難。
發(fā)明內(nèi)容
因此,本發(fā)明的主要目的即在于提供一種具有行讀取電路修補(bǔ)功能的圖 像傳感器及其相關(guān)方法。
本發(fā)明披露一種具有行讀取電路修補(bǔ)功能的圖像傳感器,包含有一像素 陣列,包含有多個(gè)行群組; 一行讀取電路陣列,包含有多個(gè)行讀取電路群組, 沿一第一方向設(shè)置在一列,該多個(gè)行讀取電路群組的每一行讀取電路群組依 序耦接于該像素陣列的一行群組,由一特定數(shù)量的行讀取電路所組成,用來 讀取該行群組的每一行的像素值;以及一冗余行讀取電路群組,沿該第一方 向設(shè)置在該多個(gè)行讀取電路群組的一第一側(cè)邊,由多個(gè)冗余行讀取電路所組 成,該多個(gè)冗余行讀取電路的數(shù)量等于該特定數(shù)量; 一尋址單元,用來當(dāng)該 多個(gè)行讀取電路群組的--第一行讀取電路群組中的行讀取電路具有缺陷時(shí), 根據(jù)該第一行讀取電路群組的位置,產(chǎn)生一修補(bǔ)控制信號(hào);以及一修補(bǔ)單元, 設(shè)置在該像素陣列及該行讀取電路陣列之間,用來根據(jù)該修補(bǔ)控制信號(hào),將 該第一行讀取電路群組起沿該第一方向的所有行讀取電路群組所耦接的所有 行群組,依序耦接至一第二行讀取電路群組起延該第一方向的所有行讀取電 路群組及該冗余行讀取電路群組,其中,該第二行讀取電路群組是該多個(gè)行 讀取電路群組中該第 一行讀取電路群組沿該第 一方向的下一行讀取電路群 組。本發(fā)明另披露一種用來修補(bǔ)一 圖像傳感器的方法,該圖像傳感器包含有 一像素陣列, 一行讀取電路陣列,該行讀取電路陣列包含有多個(gè)行讀取電路 群組,沿一第一方向設(shè)置在一列,該多個(gè)行讀取電路群組的每一行讀取電路 群組依序耦接于該像素陣列的一行群組,由一特定數(shù)量的行讀取電路所組成, 用來讀取該行群組的每一行的像素值,該方法包含有沿該第一方向在該多個(gè) 行讀取電路群組的一第一側(cè)邊,形成一冗余行讀取電路群組,該冗余行讀取 電路群組由多個(gè)冗余行讀取電路所組成,該多個(gè)冗余行讀取電路的數(shù)量等于
該特定數(shù)量;在該多個(gè)行讀取電路群組的一第一行讀取電路群組中的行讀取 電路具有缺陷時(shí),根據(jù)該第一行讀取電路群組的位置,產(chǎn)生一修補(bǔ)控制信號(hào); 以及根據(jù)該修補(bǔ)控制信號(hào),將該第 一行讀取電路群組起沿該第 一方向的所有 行讀取電^各群組所耦接的所有行群組,依序耦接至一第二行讀取電路群組起 延該第 一方向的所有行讀取電路群組及該冗余行讀取電路群組,其中,該第 二行讀取電路群組是該多個(gè)行讀取電路群組中該第 一行讀取電路群組沿該第 一方向的下一行讀取電路群組。
圖1為一現(xiàn)有CMOS圖像傳感器的示意圖。
圖2為本發(fā)明一具有行讀取電路修補(bǔ)功能的圖像傳感器的示意圖。 圖3為本發(fā)明用來修補(bǔ)一圖像傳感器的一流程的示意圖。 圖4及圖5為本發(fā)明實(shí)施例一具有行讀取電路修補(bǔ)功能的圖像傳感器的 示意圖。
圖6為圖2中尋址單元的一實(shí)施例示意圖。
圖7及圖8為本發(fā)明實(shí)施例另一具有行讀取電路修補(bǔ)功能的圖像傳感器 的示意圖。
附圖符號(hào)說明
10、 20、 40、 70 圖像傳感器
11、 21、 41、 71 像素陣列
12、 22、 42、 72 行讀取電路陣列 120-1 - 120—n 4亍讀取電^各
13 列解碼器
14 行解,器15 模擬/數(shù)字轉(zhuǎn)換器
Pll Pmn 像素單元
23、 43、 73 尋址單元
24、 44、 74 修補(bǔ)單元 PG—l~PG-n 行群組 CG_1~CG—n 行讀取電路群組 DG_1、 DG_2 冗余行讀取電3各群組 Dl、 D2 方向
SW-CTRL 修補(bǔ)控制信號(hào)
30 流程 300、 310、 320、 330、 340 步驟
231 使能端
EN 使能信號(hào)
A—0~A—2 地址l敘入端
SW_0~SW_7 輸出端
SEC-1 第一部份
SEC—2 第二部分。
具體實(shí)施例方式
請(qǐng)參考圖2,圖2為本發(fā)明一具有行讀取電路修補(bǔ)功能的圖像傳感器20 的示意圖。圖像傳感器20包含有一像素陣列21、 一行讀取電路陣列22、 一 尋址單元"及一修補(bǔ)單元24。像素陣列21是由設(shè)置為矩陣形式的像素單元 所組成,其可分成行群組PG-l PG-n。行讀取電路陣列22包含有行讀取電 路群組CG-1 ~ CG_n及一冗余行讀取電路群組DG—1。行讀取電路群組CG-1 ~ CG—n是沿一方向Dl設(shè)置在一列,依序耦接于行群組PG-1-PG—n,其中,每 一行讀取電路群組由一特定數(shù)量的行讀取電路所組成,用來讀取所耦接的行 群組中每一行的4象素值。冗余行讀取電3各群組DG_1設(shè)置在行讀取電3各群組 CG一l CG—n的一側(cè),由等于該特定數(shù)量的冗余行讀取電路所組成。尋址單元 23用來在行讀取電路群組CG-1 ~ CG_n的一行讀取電路群組CG_x中的行讀取 電路具有缺陷時(shí),根據(jù)行讀取電路群組CG—x的位置,產(chǎn)生一修補(bǔ)控制信號(hào) SW-CTRL,其中,x代表介于1-n之間的一數(shù)字。修補(bǔ)單元24設(shè)置在像素陣列21及行讀取電路陣列22之間,用來根據(jù)修補(bǔ)控制信號(hào)SW-CTRL,將行讀 取電路群組CG_x所耦接的一行群組PG_x起沿方向Dl的所有行群組〈亦即行 群組PG_x ~ PG-n〉,依序耦接至下一行讀取電路群組起延方向Dl的所有行讀 取電路群組〈亦即行讀取電路群組CG-(x+l) ~CG-n〉及冗余行讀取電路群組 DG丄
請(qǐng)繼續(xù)參考圖3,圖3為本發(fā)明用來修補(bǔ)一圖像傳感器的一流程30的示 意圖。流程30是用來實(shí)現(xiàn)圖像傳感器20,其包含有下列步驟 步驟300:開始。
步驟310:沿方向Dl在行讀取電路群組CG-1 CG-n的一側(cè),形成冗余 行讀耳又電^各群組DGJ。
步驟3M:當(dāng)行讀取電路群組CG_1 ~ CG_n的一行讀取電路群組CG_x中 的行讀取電路具有缺陷時(shí),根據(jù)行讀取電路群組CG-x的位置,產(chǎn)生修補(bǔ)控制 4言號(hào)SW_CTRL。
步驟330:根據(jù)修補(bǔ)控制信號(hào)SW丄TRL,將行讀取電路群組CG—x所耦接 的行群組PG—x起沿方向Dl的所有行群組,依序耦接至下一行讀取電路群組 起延方向Dl的所有行讀取電路群組及冗余行讀取電路群組DG-1。
步驟340:結(jié)束。
因此,本發(fā)明是—藉由形成冗余行讀取電^各群組DG-1在行讀耳又電路群組 CG_1 ~ CG—n的一側(cè)邊,并推.據(jù)存在缺陷行讀取電路的行讀取電路群組CG_x 的位置,產(chǎn)生修補(bǔ)控制信號(hào)SW—CTRL,以將行讀取電3各群組CG—x所耦接的行 群組PG-x起沿方向Dl的所有行群組,依序耦接至下一行讀取電3各群組起延 方向Dl的所有行讀取電5備群組及冗余行讀取電路群組DG-1。也就是說,當(dāng) 圖像傳感器20存在具有缺陷的行讀取電路時(shí),本發(fā)明是以群組為單位對(duì)圖像 傳感器20的行讀取電路進(jìn)行修補(bǔ),并藉由平移方式,將需修補(bǔ)的行讀取電路 群組所耦接的行群組及其后的所有行群組,依序耦接至下一相鄰的行讀取電 路群組及冗余行讀取電路群組DG1 。如此一來,本發(fā)明不但可大幅簡(jiǎn)化尋址 單元23所需的電路,以,省生產(chǎn)成本外,更可避免由于像素陣列21中行與 行之間輸出負(fù)載差異過大,導(dǎo)致操作困難的問題。
較佳地,圖像傳感器2G是一CM0S圖像傳感器,而每一行讀取電路可以 是一筒單的電壓或電荷放大器,或是更進(jìn)一步以關(guān)聯(lián)雙取樣(Correlation Double Sampling, CDS 〉電路實(shí)現(xiàn)圖像。此外,值得注意的是,本發(fā)明是將像素陣列的所有行像素單元及所有行讀取電路分成若干群組,其較佳地可以
是2、 4、 8、 16、 32等2的次方,以利尋址單元的實(shí)現(xiàn)。因此,在本發(fā)明中, 每一行讀取電路群組所包含行讀取電路的數(shù)量根據(jù)行讀取電路群組的數(shù)量而 改變,而不論同一群組中具有缺陷的行讀取電路的數(shù)量多少,本發(fā)明皆可藉 由一冗余行讀取電路群組來進(jìn)行修補(bǔ)。當(dāng)然,若所分成的行讀取電路群組的 數(shù)量越多,尋址單元23所需的電路面積也越大;相對(duì)地,所需冗余行讀取電 路的數(shù)量也越少。
請(qǐng)參考圖4,圖4為本發(fā)明實(shí)施例一具有行讀取電路修補(bǔ)功能的圖像傳 感器40的示意圖。圖像傳感器40是圖像傳感器20的一實(shí)施例,其中,行讀 取電路陣列42包含有行讀取電路群組CG-l-CG-3及一冗余行讀取電路群組 DG_1;而修補(bǔ)單元44是由等于像素陣列41中行像素單元的數(shù)量的切換開關(guān) 所組成,用以分別將像素陣列41中對(duì)應(yīng)的行像素單元切換耦接在相鄰行讀取 電路群組的相對(duì)應(yīng)的行讀取電路之間。在此情形下,若行讀取電路群組CG2 中存在一損壞的行讀取電聘。此時(shí),尋址單元43將會(huì)根據(jù)行讀取電路群組 CG2的位置,產(chǎn)生修補(bǔ)控制信號(hào)SW-CTRL,以控制修補(bǔ)單元"啟動(dòng)對(duì)應(yīng)于行 群組PG—2及PG-3的開關(guān),將行群組PG—Z及PG-3中的行像素單元平移耦接 至行讀取電路群組CG—3及冗余行讀耳又電路群組DG-1中的行讀取電路。如此 一來,行讀取電路群組CG—3及冗余行讀取電路群組DG_1將依序取代行讀取 電路群組CG_2及行讀取電路群組CG_3的功能,其修補(bǔ)完成后的連接方式, 如圖5所示。請(qǐng)注意,本發(fā)明實(shí)施例僅用來作為一舉例說明,本領(lǐng)域具有通 常知識(shí)者當(dāng)可根據(jù)實(shí)際需求做適當(dāng)?shù)男薷模缧凶x取電路群組的數(shù)量等。
另 一方面,由于本發(fā)明尋址單元23是用來根據(jù)具有缺陷的行讀取電路群 組的位置,產(chǎn)生修補(bǔ)控制信號(hào)SICTRL,以控制》務(wù)補(bǔ)單元24進(jìn)行相對(duì)應(yīng)的修 補(bǔ)搡作,因此其較佳地可以一解碼器〈Decoder 〉形式實(shí)現(xiàn)。舉例來說,請(qǐng)參 考圖6,圖6為圖2中尋址單元23的一實(shí)施例示意圖。在圖6中,尋址單元 23用于一具有8個(gè)行讀取電路群組的圖像傳感器,其操作方式簡(jiǎn)述如下。一 使能端231用來接收一使能信號(hào)EN,當(dāng)使能信號(hào)EN為高電平時(shí),代表圖 像傳感器20將啟動(dòng)其修補(bǔ)機(jī)制;相反地,則代表圖像傳感器20將關(guān)閉行讀 取電路的修補(bǔ)功能。地址輸入端A-0 ~ A—2是用來輸入具有缺陷的行讀取電路 群組相對(duì)應(yīng)的地址,而輸出端S10-SW—7則用來輸出相對(duì)應(yīng)的信號(hào),以形成 修補(bǔ)控制信號(hào)SW-CTRL。舉例來說,當(dāng)?shù)刂份斎攵薃—0 ~ A_2所輸入的信號(hào)分
9別為〈1, 1, 0〉時(shí),代表圖像傳感器20中具有缺陷的行讀取電路群組是行 讀取電路陣列中沿方向Dl的第4個(gè)行讀取電路群組,此時(shí)輸出端SW—0~SW_7 將分別輸出信號(hào)〈1, 1, 1, 0, 0, 0, 0, 0〉,以形成修補(bǔ)控制信號(hào)SW-CTRL, 進(jìn)而控制修補(bǔ)單元24將第4個(gè)行群組之后的所有行群組,依序耦接至下一相 鄰行讀取電路群組及冗余行讀取電路群組DG1 。
此外,本發(fā)明亦可形成另 一冗余行讀取電路群組在行讀取電路陣列的另 一側(cè),以增加修補(bǔ)時(shí)的彈性。請(qǐng)參考圖7,圖7為本發(fā)明實(shí)施例另一具有行 讀取電路修補(bǔ)功能的圖像傳感器70的示意圖。圖像傳感器70大致與圖像傳 感器40類似,不同的地方在于圖像傳感器70的行讀取陣列72另包含一第二 冗余行讀取陣列群組DG-2,設(shè)置在行讀取電路陣列72的另一側(cè)。在實(shí)施方 式上,本發(fā)明可將圖像傳感器70分成一第一部份SEC-1及一第二部分SEC-2, 如圖7所示。在此情形下,本發(fā)明可藉由冗余行讀取電路群組DG-1來對(duì)第一 部分SEC-1中具有缺陷的行讀取電路群組進(jìn)行修補(bǔ);相反地,若具有缺陷的 行讀取電路群組位于第二部分SEC—2時(shí),本發(fā)明則藉由冗余行讀取電路群組 DG-2,沿方向Dl的一相反萬向D2以平移方式進(jìn)行^^補(bǔ),其^^補(bǔ)后的連接方 式如圖8所示。如此一來,本發(fā)明可分別對(duì)兩個(gè)行讀取電路群組進(jìn)行修補(bǔ), 大幅地增加操作上的彈性。
綜上所述,本發(fā)明是以群組為單位對(duì)圖像傳感器的行讀取電路進(jìn)行修補(bǔ), 并藉由平移方式,將需修補(bǔ)的行讀取電路群組所耦接的行群組及其后的所有 行群組,依序耦接至下一相鄰行讀取電路群組及冗余行讀取電路群組。如此 一來,本發(fā)明不但可大幅節(jié)省圖像傳感器的電路面積,以節(jié)省生產(chǎn)成本外, 更可避免由于像素陣列中行與行之間輸出負(fù)載差異過大,導(dǎo)致操作困難的問 題。
以上所述僅為本發(fā)明的較佳實(shí)施例,凡依本發(fā)明申請(qǐng)專利范圍所做的均 等變化與修飾,皆應(yīng)屬本發(fā)明的涵蓋范圍。
權(quán)利要求
1. 一種具有行讀取電路修補(bǔ)功能的圖像傳感器,包含有一像素陣列,包含有多個(gè)行群組;一行讀取電路陣列,包含有多個(gè)行讀取電路群組,沿一第一方向設(shè)置在一列,該多個(gè)行讀取電路群組的每一行讀取電路群組依序耦接于該像素陣列的一行群組,由一特定數(shù)量的行讀取電路所組成,用來讀取該行群組的每一行的像素值;以及一冗余行讀取電路群組,沿該第一方向設(shè)置在該多個(gè)行讀取電路群組的一第一側(cè)邊,由多個(gè)冗余行讀取電路所組成,該多個(gè)冗余行讀取電路的數(shù)量等于該特定數(shù)量;一尋址單元,用來當(dāng)該多個(gè)行讀取電路群組的一第一行讀取電路群組中的行讀取電路具有缺陷時(shí),根據(jù)該第一行讀取電路群組的位置,產(chǎn)生一修補(bǔ)控制信號(hào);以及一修補(bǔ)單元,設(shè)置在該像素陣列及該行讀取電路陣列之間,用來根據(jù)該修補(bǔ)控制信號(hào),將該第一行讀取電路群組起沿該第一方向的所有行讀取電路群組所耦接的所有行群組,依序耦接至一第二行讀取電路群組起延該第一方向的所有行讀取電路群組及該冗余行讀取電路群組,其中,該第二行讀取電路群組是該多個(gè)行讀取電路群組中該第一行讀取電路群組沿該第一方向的下一行讀取電路群組。
2. 如權(quán)利要求1所述的圖像傳感器,其中,該行讀取電路陣列另包含一 第二冗余行讀取電路群組,設(shè)置在該多個(gè)行讀取電路群組的一第二側(cè)邊,由 多個(gè)冗余行讀取電路所組成,該多個(gè)冗余行讀取電路的數(shù)量是等于該特定數(shù) 量。
3. 如權(quán)利要求l所述的圖像傳感器,其中,該行讀取電路是一關(guān)聯(lián)雙取 樣電路。
4. 如權(quán)利要求1所述的圖像傳感器,其中,該行讀取電路是一放大器。
5. 如權(quán)利要求1所述的圖像傳感器,其中,該修補(bǔ)單元包含多個(gè)修補(bǔ)群 組,分別對(duì)應(yīng)于該像素陣列的該多個(gè)行群組,該多個(gè)修補(bǔ)群組的每一修補(bǔ)群 組由多個(gè)開關(guān)所組成,該多個(gè)開關(guān)的數(shù)量等于該特定數(shù)量。
6. 如權(quán)利要求1所述的圖像傳感器,其中,該尋址單元是一解碼器。
7. 如權(quán)利要求1所述的圖像傳感器,該圖像傳感器是一互補(bǔ)金屬氧化物 半導(dǎo)體導(dǎo)體圖像傳感器。
8. —種用來修補(bǔ)一圖像傳感器的方法,該圖像傳感器包含有一像素陣列, 一行讀取電路陣列,該行讀取電路陣列包含有多個(gè)行讀取電路群組,沿一第 一方向設(shè)置在一列,該多個(gè)行讀取電路群組的每一行讀取電路群組依序耦接 于該像素陣列的一行群組,由一特定數(shù)量的行讀取電路所組成,用來讀取該 行群組的每一行的像素值,該方法包含有沿該第 一方向在該多個(gè)行讀取電路群組的一第 一側(cè)邊,形成一冗余行讀 取電路群組,該冗余行讀取電路群組由多個(gè)冗余行讀取電路所組成,該多個(gè) 冗余行讀取電路的數(shù)量等于該特定數(shù)量;當(dāng)該多個(gè)行讀取電路群組的一第一行讀取電路群組中的行讀取電路具有 缺陷時(shí),根據(jù)該第一行讀取電路群組的位置,產(chǎn)生一修補(bǔ)控制信號(hào);以及根據(jù)該修補(bǔ)控制信號(hào),將該第一行讀取電路群組起沿該第一方向的所有 行讀取電路群組所耦接的所有行群組,依序耦接至一第二行讀取電路群組起二行讀取電路群組是該多個(gè)行讀取電路群組中該第 一行讀取電路群組沿該第一方向的下 一行讀取電^各群組。
9. 如權(quán)利要求8所述的方法,其另包含在該多個(gè)行讀取電路群組的一第 二側(cè)邊形成一第二冗余行讀取電路群組,該冗余行讀取電路群組由多個(gè)冗余 行讀取電路所組成,該多個(gè)冗余行讀取電路的數(shù)量等于該特定數(shù)量。
10. 如權(quán)利要求8所述的方法,其中,該行讀取電路是一關(guān)聯(lián)雙取樣電路。
11. 如權(quán)利要求8所述的方法,其中,該行讀取電路是一放大器。
12. 如權(quán)利要求8所述的方法,其中,該修補(bǔ)控制信號(hào)是由一尋址單元所 產(chǎn)生。
13. 如權(quán)利要求12所述的方法,其中,該尋址單元是一解碼器。
14. 如權(quán)利要求8所述的方法,其中,該圖像傳感器是一互補(bǔ)金屬氧化物 半導(dǎo)體導(dǎo)體圖像傳感器。
全文摘要
一種具有行讀取電路修補(bǔ)功能的圖像傳感器,包含一像素陣列、一行讀取電路陣列、一尋址單元及一修補(bǔ)單元。該行讀取電路陣列包含有多個(gè)行讀取電路群組及一冗余行讀取電路群組,該冗余行讀取電路群組設(shè)置在該多個(gè)行讀取電路群組的一側(cè)邊,由一特定數(shù)量的冗余行讀取電路所組成。該修補(bǔ)單元用來當(dāng)該多個(gè)行讀取電路群組的一第一行讀取電路群組中的行讀取電路具有缺陷時(shí),根據(jù)一修補(bǔ)控制信號(hào),將由該第一行讀取電路群組起所耦接的所有行群組,依序平移耦接至下一行讀取電路群組起的所有行讀取電路群組及該冗余行讀取電路群組。
文檔編號(hào)H04N5/335GK101431618SQ200710185059
公開日2009年5月13日 申請(qǐng)日期2007年11月6日 優(yōu)先權(quán)日2007年11月6日
發(fā)明者周國煜 申請(qǐng)人:聯(lián)詠科技股份有限公司