專利名稱:Dvb-t數(shù)字電視解碼模塊的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及電視技術(shù)領(lǐng)域,具體涉及一種DVB-T數(shù)字電視機解碼模塊。
背景技術(shù):
數(shù)字電視相對于傳統(tǒng)的模擬電視來講,具有收視效果好,圖像清晰度高, 音頻質(zhì)量高,抗干擾能力強,傳輸效率高,兼容現(xiàn)有模擬電視機等優(yōu)點,因此, 世界各國都在加快數(shù)字廣播電視節(jié)目的進程,數(shù)字電視市場近幾年取得了飛速 發(fā)展,支持DVB-T的電視產(chǎn)品也越來越多,然而目前大多數(shù)DVB-T數(shù)字電視解 碼模塊集成度差,性能不好,設(shè)計復(fù)雜且不成熟,兼容性和加工工藝差,從而 影響數(shù)字機的普及。
實用新型內(nèi)容
本實用新型針對目前DVB-T數(shù)字電視解碼模塊存在的集成度差,性能不好 的技術(shù)問題,提供了一種集成度好、兼容性高、成本低、高性能的DVB-T數(shù)字 電視機解碼模塊。
本實用新型是通過如下技術(shù)手段來實現(xiàn)發(fā)明目的
一種DVB-T數(shù)字電視解碼模塊,其特征是包括數(shù)字圖像解碼芯片、高頻頭、 模擬信號解調(diào)器和數(shù)字信號解調(diào)器,其中,所述高頻頭分別通過所述模擬信號 解調(diào)器、所述數(shù)字信號解調(diào)器與所述數(shù)字圖像解碼芯片相連接。
優(yōu)選的,所述高頻頭的I2C總線通過所述數(shù)字信號解調(diào)器、所述模擬信號解調(diào)器與所述數(shù)字圖像解碼芯片相連接。
優(yōu)選的,所述模擬信號解調(diào)器和所述數(shù)字信號解調(diào)器在同一個I2C總線 上與所述數(shù)字圖像解碼芯片相連接。
優(yōu)選的,所述圖像解碼芯片為基于MIPS構(gòu)架的HiDTVPR0-FX/CX芯片。 優(yōu)選的,所述圖像解碼芯片HiDTVPRO-FX/CX采用4層單PCB電路板設(shè)計。 優(yōu)選的,所述數(shù)字圖^^解碼芯片分別與MCU、 DDR、 Flash相連接。 優(yōu)選的,所述高頻頭為數(shù)模一體化高頻頭TD1318AF。 優(yōu)選的,所述數(shù)字信號解調(diào)器為數(shù)字解調(diào)器CE6353。 優(yōu)選的,所述模擬信號解調(diào)器為中放TDA9886TS。
優(yōu)選的,所述數(shù)字圖像解碼芯片通過I2C總線和I2S總線連接Audio Processer。
與現(xiàn)有技術(shù)相比,本實用新型具有很多的優(yōu)點,通過上述電路系統(tǒng)的設(shè)計, 實現(xiàn)DVB-T數(shù)字信號和模擬數(shù)字信號接收,解調(diào)處理;通過HiDTVPR0_FX/CX 主芯片釆用多種數(shù)字技術(shù)進行圖像信號處理和數(shù)字信號解碼,支持HDMI解碼; 通過系統(tǒng)MCU設(shè)計來降低待機功耗;通過兼容性設(shè)計來提高系統(tǒng)的應(yīng)用;通過 單板設(shè)計降低成本、提高加工工藝。
圖1為優(yōu)選實施例的數(shù)字圖像解碼芯片HiDTVPR0-FX/CX及其外圍電路系 統(tǒng)構(gòu)架示意圖。
圖2為優(yōu)選實施例的信號流程圖。
具體實施方式
以下結(jié)合附圖和具體實施方式
對本實用新型作進一步的說明 圖1所示為基于MIPS構(gòu)架數(shù)字圖像解碼芯片HiDTVPR0-FX/CX,該芯片為 本實用新型的主芯片,該芯片單片集成MPEG-2解碼、3D C0MB、 7代DCRE才莫 擬碎見頻處理、才莫擬碎見頻復(fù)用開關(guān)、PIP、 P0P、 MIPS 250MCPU、 Deinterlace和 SCALER, 8/10bits LVDS豐銀出、HDMI2. Q receiver, AC3/MPEG2/MP3/AAC decoder, OSD引擎;支持ATSC/DVB/ISDB解碼和全制式模擬信號解碼;支持120Hz和8bit 一14bit LVDS輸出等。其中,7th DCRE具備1920 xl080P De-interlacer; ME/MC運動圖像補償、數(shù)字膚色校正、SRC(Scan Rate Conversion)增強、ACR 彩色銳度再現(xiàn)、動態(tài)對比度等技術(shù)使圖像畫質(zhì)進一步大大提升。此外,該主芯 片還支持分量信號(Y PB PR), VGA信號,色差(S)信號輸入。
圖1所示的主芯片HiDTVPRO-FX/CX及其外圍電路中,30畫Hz 12腿B的DDR 作為圖像信號處理緩存器,實現(xiàn)插幀算法以及3D等技術(shù)解決圖像抖動和斜線鋸 齒等問題。此電路設(shè)計了 16M的Flash與主芯片進4亍并行地址尋址和數(shù)據(jù)通信, 解決OSD切換以及切換通道和頻道慢的問題。通過4M Flash進行Boot load, 承載這系統(tǒng)的啟動和部分數(shù)據(jù)信息的存儲。MCU通過I2C總線來與主芯片通信, 進行待機啟動控制、上電時序控制以及遙控按鍵信號的接收,此設(shè)計為降低整 機待機功率,節(jié)省電能。該系統(tǒng)的伴音部分也是通過I2C總線受控于主芯片, YPBPR, VGA,以及AV視頻通道的伴音信號CVBS輸入到Audio Processer芯片后, 進行通道切換,伴音解調(diào)和音效處理后輸出給伴音功方文Audio AMP和耳機功放 Earphone AMP。 Switch是用作3路HDMI信號切換為1路HDMI信號輸 出到主芯片進行解碼,解碼后的12S伴音信號輸入l會Audio Processer芯片進行處理。
參見圖2,該數(shù)字圖像解碼模塊包括主芯片數(shù)字圖像解碼芯片
HiDTVPR0—FX/CX、高頻頭TD1318AF、中放TDA9886TS和數(shù)字解調(diào)器CE6353,所 述高頻頭TD1318AF分別通過所述數(shù)字解調(diào)器CE6353、所述中放TDA9886T與所 述數(shù)字圖像解碼芯片HiDTVPR0—FX/CX相連接,其中,所述模擬信號解調(diào)器芯片 不限于此,但中放TDA9886TS是比較成熟的,其性價比很好,所述高頻 頭芯片和所述數(shù)字信號解調(diào)器芯片也不限于此,但目前這兩類芯片產(chǎn) 品比#交少。
電視整機電路主要采用Trident公司PBGA封裝的信號處理芯 片。機芯采用行4層PCB電路板設(shè)計。數(shù)字射頻和模擬射頻信號,主 要通過主板上的數(shù)才莫一體化高頻頭TD1318AF接收,通過TDA9886TS 和CE6 35 3分別進行模擬中頻和數(shù)字中頻信號的解調(diào)。Trident公司的 信號處理芯片接收到從TDA9886TS輸出的CVBS信號,以及從CE6 35 3 輸出的MPEG-2數(shù)字信號后進行數(shù)字圖像處理。
主芯片HiDTVPRO-FX/CX基于Lunix系統(tǒng)實現(xiàn)上述功能,軟件從底層到用 戶界面自主開發(fā)設(shè)計。本實用新型各信號的流程主要是數(shù)模一體化高頻頭 TD1318AF接收電視信號后,才莫擬信號通過中放TDA9886TS的RF—AGC進行控制, 模擬信號通過Broadband IF (寬帶中頻)輸出,到中放TDA9886TS進行解調(diào)為 CVBS信號后,輸入主芯片HiDTVPRO—FX/CX進行視頻圖像信號處理;數(shù)字信號 通過數(shù)字解調(diào)器CE6353的IF—AGC進行控制,數(shù)字信號通過Narrowband IF(窄 帶中頻)輸出,到數(shù)字解調(diào)器CE6353進行解調(diào)后,輸出MPEG-2數(shù)字信號到主芯片HiDTVPRO—FX/CX進行解碼。也就是說,此系統(tǒng)采用NXP公司的數(shù)模一體化高 頻頭TD1318AF和中放TDA9886TS配合進行模擬電視信號的解調(diào)。通過數(shù)模一體 化高頻頭TD1318AF和intel >司的數(shù)字解調(diào)器CE6353進行配合解DVB-T數(shù)字 信號。此外,該系統(tǒng)設(shè)計方案考慮通用化設(shè)計,從26寸到63寸LCD 或者PDP,由其尺寸和電路設(shè)計上考慮了兼容。
本實用新型通過采用上述簡單的電踏"沒計實現(xiàn)了實現(xiàn)DVB-T數(shù)字信號和 模擬數(shù)字信號接收,解調(diào)處理;通過HiDTVPRO —FX/CX主芯片采用多種數(shù) 字技術(shù)進行圖像信號處理和數(shù)字信號解碼,支持HDMI解碼;降低了待 機功耗,提高了兼容性和加工工藝,降低了成本,易于大規(guī)模推廣使用。
當(dāng)然,上述說明并非是對本實用新型的限制,本實用新型也不僅局限于上 述舉例,本技術(shù)領(lǐng)域的普通技術(shù)人員在本實用新型的實質(zhì)范圍內(nèi)所做出的變化、 改型、添加或替換,也應(yīng)屬于本實用新型的保護范圍。
權(quán)利要求1. 一種DVB-T數(shù)字電視解碼模塊,其特征是包括數(shù)字圖像解碼芯片、高頻 頭、模擬信號解調(diào)器和數(shù)字信號解調(diào)器,其中,所述高頻頭分別通過所述模 擬信號解調(diào)器、所述數(shù)字信號解調(diào)器與所述數(shù)字圖像解碼芯片相連接。
2. 根據(jù)權(quán)利要求1所述的DVB-T數(shù)字電視解碼模塊,其特征是所述高頻頭 的I2C總線通過所述數(shù)字信號解調(diào)器、所述模擬信號解調(diào)器與所述 數(shù)字圖像解碼芯片相連接。
3. 根據(jù)權(quán)利要求1所述的DVB-T數(shù)字電視解碼模塊,其特征是所述模擬信 號解調(diào)器和所述數(shù)字信號解調(diào)器在同 一 個12C總線上與所述數(shù)字圖像解 碼芯片相連接。
4. 根據(jù)權(quán)利要求1所述的DVB-T數(shù)字電視解碼模塊,其特征是所述圖像解 碼芯片為基于MIPS構(gòu)架的HiDTVPR0_FX/CX芯片。
5. 根據(jù)權(quán)利要求1所述的DVB-T數(shù)字電視解碼模塊,其特征是所述圖像解 碼芯片HiDTVPR0_FX/CX采用4層單PCB電路板設(shè)計。
6. 根據(jù)權(quán)利要求1或4或5所述的DVB-T數(shù)字電視解碼模塊,其特征是所 述數(shù)字圖像解碼芯片分別與MCU、 DDR、 Flash相連接。
7. 根據(jù)取利要求1所述的DVB-T數(shù)字電視解碼模塊,其特征是所述高頻 頭為數(shù)模一體化高頻頭TD1318AF。
8. 根據(jù)權(quán)利要求1所述的DVB-T數(shù)字電視解碼模塊,其特征是所述數(shù)字 信號解調(diào)器為數(shù)字解調(diào)器CE6353。
9. 根據(jù)權(quán)利要求1所述的DVB-T數(shù)字電視解碼模塊,其特征是所述模擬信號 解調(diào)器為中放TDA9886TS。
10. 根據(jù)權(quán)利要求1所述的DVB-T數(shù)字電視解碼模塊,其特征是所述數(shù)字圖像 解碼芯片通過I2C總線和I2S總線連接音頻處理器。
專利摘要本實用新型涉及一種DVB-T數(shù)字電視機解碼模塊,是為了解決目前大多數(shù)DVB-T數(shù)字電視解碼模塊集成度差,性能不好,兼容性和加工工藝差的技術(shù)問題。為了解決上述技術(shù)問題,本實用新型包括數(shù)字圖像解碼芯片、高頻頭、模擬信號解調(diào)器和數(shù)字信號解調(diào)器,其中,所述高頻頭分別通過所述模擬信號解調(diào)器、所述數(shù)字信號解調(diào)器與所述數(shù)字圖像解碼芯片相連接。通過上述電路系統(tǒng)設(shè)計,實現(xiàn)DVB-T數(shù)字信號和模擬數(shù)字信號接收,解調(diào)處理;通過數(shù)字圖像解碼芯片采用多種數(shù)字技術(shù)進行圖像信號處理和數(shù)字信號解碼,支持HDMI解碼;降低了成本、提高了加工工藝。
文檔編號H04N5/44GK201156780SQ200720158289
公開日2008年11月26日 申請日期2007年12月11日 優(yōu)先權(quán)日2007年12月11日
發(fā)明者唐順忠 申請人:青島海信電器股份有限公司