国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      通信系統(tǒng)、數(shù)據(jù)傳送器、數(shù)據(jù)接收器及其測試方法

      文檔序號:7745642閱讀:229來源:國知局
      專利名稱:通信系統(tǒng)、數(shù)據(jù)傳送器、數(shù)據(jù)接收器及其測試方法
      技術(shù)領(lǐng)域
      本公開涉及能夠使用重復(fù)固定位序列的循環(huán)模式執(zhí)行測試的通信系統(tǒng)。本公開還 涉及適于構(gòu)建數(shù)據(jù)通信系統(tǒng)的數(shù)據(jù)傳送器和數(shù)據(jù)接收器。本公開進一步涉及對通信系統(tǒng)進 行測試的方法,以及傳送和接收測試信號的方法。
      背景技術(shù)
      根據(jù)國際電信聯(lián)盟遠程通信標準化組(ITU-T)的建議而被標準化的偽隨機位序 列模式(PRBS模式)被廣泛用于測試通信系統(tǒng)。圖5是示出能夠使用PRBS模式執(zhí)行測試的傳統(tǒng)通信系統(tǒng)的示例性結(jié)構(gòu)的示意圖。 圖5所示的通信系統(tǒng)100包括數(shù)據(jù)傳送器110和數(shù)據(jù)接收器120。數(shù)據(jù)傳送器110包括PRBS模式生成電路111,其生成與時鐘信號CLK同步的m位 并行PRBS模式。數(shù)據(jù)傳送器110還包括串行器112,其將PRBS模式生成電路111所生成的 并行PRBS模式轉(zhuǎn)換為串行數(shù)據(jù)SD。數(shù)據(jù)接收器120包括時鐘數(shù)據(jù)恢復(fù)電路121,其接收從串行器112所傳送的串行 數(shù)據(jù)SD,生成與所接收的串行數(shù)據(jù)SD同步的時鐘信號,使用所生成的時鐘信號獲取串行數(shù) 據(jù)SD,并且輸出m位并行數(shù)據(jù)。數(shù)據(jù)接收器120還包括PRBS模式生成電路122,其具有與 數(shù)據(jù)傳送器110中的PRBS模式生成電路111的結(jié)構(gòu)相同結(jié)構(gòu)。PRBS模式生成電路122生 成基準PRBS模式,所述基準PRBS模式要與時鐘數(shù)據(jù)恢復(fù)電路121所輸出的并行數(shù)據(jù)進行 比較。數(shù)據(jù)接收器120進一步包括比較和檢查電路123。所述比較和檢查電路123將從 時鐘數(shù)據(jù)恢復(fù)電路121輸出的并行數(shù)據(jù)與PRBS模式生成電路122所生成的基準PRBS模式 進行比較,并且檢查傳送器110所傳送的串行數(shù)據(jù)SD是否被數(shù)據(jù)接收器120正確接收。在由此構(gòu)造的通信系統(tǒng)100中,可以以下列步驟來執(zhí)行用于檢查從數(shù)據(jù)傳送器 110所傳送的串行數(shù)據(jù)SD是否被數(shù)據(jù)接收器120所正確接收的測試。(步驟1)數(shù)據(jù)傳送器110使用串行器112將PRBS模式生成電路111所生成的并 行PRBS模式轉(zhuǎn)換為串行數(shù)據(jù)SD,并且將所述串行數(shù)據(jù)SD傳送到數(shù)據(jù)接收器120。(步驟2)數(shù)據(jù)接收器120使用時鐘數(shù)據(jù)恢復(fù)電路121接收從數(shù)據(jù)傳送器110所傳 送的串行數(shù)據(jù)SD。時鐘數(shù)據(jù)恢復(fù)電路121基于所接收的串行數(shù)據(jù)SD生成并行數(shù)據(jù),并且將 所生成的并行數(shù)據(jù)輸出到PRBS模式生成電路122以及比較和檢查電路123。當從時鐘數(shù)據(jù) 恢復(fù)電路121輸入所述并行數(shù)據(jù)的第一個m位時,PRBS模式生成電路122使用所述第一個 m位作為初始值開始生成基準PRBS模式。(步驟3)比較和檢查電路123將從時鐘數(shù)據(jù)恢復(fù)電路121所接收的并行數(shù)據(jù)與從 PRBS模式生成電路122所接收的基準PRBS模式進行比較。(步驟4)當所述并行數(shù)據(jù)不與基準PRBS模式相匹配時,比較和檢查電路123檢 測出從數(shù)據(jù)傳送器所傳送的串行數(shù)據(jù)SD沒有被數(shù)據(jù)接收器120正確接收,并且生成位失敗 確認信號ERR。因此,用于檢測從數(shù)據(jù)傳送器110所傳送的串行數(shù)據(jù)SD是否被數(shù)據(jù)接收器
      6120正確接收的測試得以執(zhí)行。美國專利申請No. 2008/0114562和2008/0240212公開了能夠執(zhí)行上述測試的示
      例性數(shù)據(jù)通信裝置。

      發(fā)明內(nèi)容
      所要解決的問題圖5為示出利用數(shù)據(jù)傳送器和數(shù)據(jù)接收器之間的第一通信機制的示例性通信系 統(tǒng)的示意圖。在所述第一通信機制中,數(shù)據(jù)傳送器傳送具有嵌入其中的時鐘的串行數(shù)據(jù),并 且數(shù)據(jù)接收器恢復(fù)與串行數(shù)據(jù)同步的時鐘信號。存在另一種通信機制(第二通信機制),其 中通過單獨的傳輸線路傳送所述串行數(shù)據(jù)和時鐘信號。圖6為示出利用第二通信機制的示例性通信系統(tǒng)的示意圖。例如,圖6所示的數(shù) 據(jù)傳輸系統(tǒng)200可用在包括數(shù)據(jù)傳送器210和數(shù)據(jù)接收器220的液晶顯示面板中。數(shù)據(jù)傳送器210包括低壓差分信號傳送器(LVDS-TX) 211。三組并行數(shù)據(jù)PD1、PD2、 PD3以及時鐘信號CLK被輸入到LVDX-Tx 211。LVDX-Tx 211將這些并行數(shù)據(jù)PD1、PD2和 PD3轉(zhuǎn)換為與時鐘信號CLK同步的串行數(shù)據(jù)SD1、SD2和SD3。經(jīng)轉(zhuǎn)換的串行數(shù)據(jù)SD1、SD2 和SD3與時鐘信號一起被傳送到數(shù)據(jù)接收器220。數(shù)據(jù)接收器220包括低壓差分信號接收器(LVDX-Rx) 221。來自LVDX-Tx 211的 串行數(shù)據(jù)SD1、SD2和SD3和時鐘信號被LVDX-Tx 211所接收。LVDX-Tx 211使用時鐘信號 CLK獲取串行數(shù)據(jù)SD1、SD2和SD3,并且將這些數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù)PD11、PD12和PD13。圖7示出了數(shù)據(jù)接收器220所接收的串行數(shù)據(jù)SD1和時鐘信號CLK之間的示例性 時序關(guān)系。串行數(shù)據(jù)SD2和SD3與時鐘信號CLK之間的時序關(guān)系與串行數(shù)據(jù)SD1與時鐘信 號CLK之間的關(guān)系相同。圖7為示出圖6所示的數(shù)據(jù)接收器所接收的串行數(shù)據(jù)和時鐘信號之間的示例性時 序關(guān)系。圖7示出了數(shù)據(jù)接收器220所接收的串行數(shù)據(jù)SD1和時鐘信號CLK。圖7還示出 了從接收器220獲取的串行數(shù)據(jù)所轉(zhuǎn)換的并行數(shù)據(jù)PD11。如圖7所示,串行數(shù)據(jù)SD1可包 括位流,所述位流包括位...A [3],A [2],A [ 1],A ,B [6],B [5],B [4],B [3],B [2],B [ 1], B
      ,C[6],C[5],C[4],C[3],C[2],…。數(shù)據(jù)接收器220與時鐘信號CLK的每個上升沿同步地連續(xù)獲取串行數(shù)據(jù)SD1中的 7位,并且以獲取順序?qū)⑺@取的串行數(shù)據(jù)轉(zhuǎn)換為7位并行數(shù)據(jù)PD11。在數(shù)據(jù)接收器220中,依據(jù)應(yīng)用確定數(shù)據(jù)和時鐘信號之間的關(guān)系。例如,數(shù)據(jù)接收 器220獲取串行數(shù)據(jù)與具有串行數(shù)據(jù)的位A[2]和A[l]之間的上升沿的時鐘信號同步的7 個連續(xù)位A [6],. . .,A 。這些位被轉(zhuǎn)換為7位并行數(shù)據(jù)A [6 0],其中A [6]形成所述7位 并行數(shù)據(jù)的最高有效位(MSB),并且位A
      形成所述7位并行數(shù)據(jù)的最低有效位(LSB)。類似地,數(shù)據(jù)接收器220獲取串行數(shù)據(jù)與具有位B[2]和B[l]之間的下一個上升 沿的時鐘信號同步的接下來的7個連續(xù)位B[6],. . .,B
      。數(shù)據(jù)接收器220進一步獲取串 行數(shù)據(jù)的后續(xù)位并轉(zhuǎn)換為并行數(shù)據(jù)流。之前所描述的使用PRBS模式的測試還可以根據(jù)第二通信機制在數(shù)據(jù)通信系統(tǒng)中 執(zhí)行。圖8為示出依據(jù)能夠使用PRBS模式執(zhí)行測試的第二通信機制的數(shù)據(jù)通信系統(tǒng)的示 例性結(jié)構(gòu)的示意圖。
      7
      圖8所示的示例性數(shù)據(jù)傳輸系統(tǒng)300包括數(shù)據(jù)傳送器310和數(shù)據(jù)接收器320。數(shù) 據(jù)接收器320可以是待測試產(chǎn)品,并且數(shù)據(jù)傳送器310可以是用于測試數(shù)據(jù)接收器320的 裝置。所述產(chǎn)品和用于測試的裝置之間的關(guān)系可以互換。數(shù)據(jù)傳送器310包括PRBS模式生成電路311和串行器312。PRBS模式生成電路 311生成與時鐘信號CLK同步的8位并行PRBS模式。PRBS模式生成電路311可通過以每 8位對每循環(huán)具有7個位的循環(huán)模式進行劃分來生成8位并行PRBS模式。串行器312將 PRBS模式生成電路311所生成的8位并行PRBS模式轉(zhuǎn)換為與時鐘信號CLK同步的串行數(shù) 據(jù)SD,并且與時鐘信號一起傳送到數(shù)據(jù)接收器。數(shù)據(jù)接收器320包括去串行器321、PRBS模式生成電路322以及比較和檢查電路 323。去串行器321將數(shù)據(jù)傳送器310所傳送的串行數(shù)據(jù)SD轉(zhuǎn)換為與時鐘信號CLK同步的 8位并行數(shù)據(jù)。也就是說,數(shù)據(jù)接收器320通過使用去串行器321接收8位并行數(shù)據(jù)。在從 去串行器321接收到第一個8位并行數(shù)據(jù)(初始值)之后,PRBS模式生成電路322開始生 成處于所述初始值之后的PRBS模式,所述PRBS模式被用作基準模式。比較和檢查電路323將去串行器321所輸出的并行數(shù)據(jù)與PRBS模式生成電路322 所生成的基準PRBS模式進行比較。由此,比較和檢查電路323試圖檢查數(shù)據(jù)傳送器310所 傳送的串行數(shù)據(jù)SD是否被數(shù)據(jù)接收器320正確接收而沒有任何錯誤。然而,本發(fā)明公開了 通信系統(tǒng)300具有難以檢測“位移位(bit-shift),,的問題,這是可能在所接收的并行數(shù)據(jù) 流中發(fā)生的一類錯誤。圖9示出了用于解釋位移位的示例性并行數(shù)據(jù)流。圖9A示出了數(shù)據(jù)傳送器310 中所生成的示例性8位并行數(shù)據(jù)流,其可以是用于測試的正確PRBS模式。所述示例性的8 位并行數(shù)據(jù)通過以每8位對串行PRBS模式進行劃分而生成。圖9A的每一行示出了構(gòu)成所 述8位并行數(shù)據(jù)流的每個字。串行器312將所述字中的數(shù)據(jù)連續(xù)轉(zhuǎn)換為串行數(shù)據(jù),并且傳送到數(shù)據(jù)接收器320。 在圖9所示的示例中,每個字中的位以串行數(shù)據(jù)SD進行排列并且以向左的箭頭所指示的從 最低有效位(LSB)到最高有效位(MSB)的順序傳送到數(shù)據(jù)接收器320。圖9A所示的PRBS為循環(huán)中具有7位的循環(huán)模式,即具有7位的模式長度。換句 話說,如圖9A中向左的箭頭所示,所述串行數(shù)據(jù)中的PRBS模式為重復(fù)具有7位長度的單位 隨機模式的循環(huán)模式。出于簡要,所述7位隨機數(shù)據(jù)的位由符號a至g表示,其中每個符號具有1和0的 值。在圖9A所示的示例中,第一行中的8位并行數(shù)據(jù)的最低有效位(LSB)由“a”表示。相 同8位并行數(shù)據(jù)的第二位由“b”表示。類似地,相同8位并行數(shù)據(jù)的第三到第七位分別由 “c”到“g”表示。并且相同并行數(shù)據(jù)的最高有效位(MSB)由“a”表示,這與最低有效位相 同。接下來,第二行中的8位并行數(shù)據(jù)的第一到第六位由“b”到“g”表示。并且相同 并行數(shù)據(jù)的第七和第八位分別由“a”和“b”表示。第八位與第一位相同。此外,第三行中的8位并行數(shù)據(jù)的第一到第五位由“c”到“g”表示。并且相同并 行數(shù)據(jù)的第六到第八位由“a”到“c”表示。如以上所解釋的,圖9A所示的構(gòu)成正確PRBS模式的8位并行數(shù)據(jù)從LSB到MSB 的位表示為
      第一行a,b,c, d, e, f, g, a ;第二行:b,c, d, e, f, g, a, b ;第三行c,d,e,f,g,a,b,C。也就是說,通過對a,b,c, d,e, f,g所表示的7位數(shù)據(jù)向較高方向移位一位來形成 作為所述PRBS模式的循環(huán)單位的8位并行數(shù)據(jù)。數(shù)據(jù)傳送器310的串行器312將圖9A所示的8位并行數(shù)據(jù)轉(zhuǎn)換為具有每個循環(huán) 7位的循環(huán)模式的串行數(shù)據(jù)SD,并且將所述串行數(shù)據(jù)SD傳送到數(shù)據(jù)接收器320。數(shù)據(jù)接收 器320的去串行器321通過與時鐘信號同步在每個8位獲取串行數(shù)據(jù)SD而將所述串行數(shù) 據(jù)SD轉(zhuǎn)換為8位并行數(shù)據(jù)。當串行數(shù)據(jù)SD的時序相對于時鐘信號CLK的時序較正常有所移位時,與時鐘信號 同步獲取的串行數(shù)據(jù)的8位的開始位置會較正常位置有所移位。結(jié)果,如圖9B所示,在所 述8位并行數(shù)據(jù)流中發(fā)生了 “位移位”。圖9B示出了在發(fā)生位移位時數(shù)據(jù)接收器320中的去串行器321所轉(zhuǎn)換的示例性8 位并行數(shù)據(jù)流。與圖9A所示的正確的8位并行數(shù)據(jù)相比,在圖9B所示的8位并行數(shù)據(jù)的 每個字中,每位向較高方向移位了一位。此外,之前從數(shù)據(jù)傳送器310所傳送的圖9A的第 一行所示的字之前的字的MSB作為圖9B的第一行所示的字的LSB被獲取,而在未發(fā)生位移 位時是無法被獲取的。也就是說,圖9B中所示的8位并行數(shù)據(jù)從LSB到MSB的位被表示為第一行g(shù),a,b, c, d, e, f, g ;第二行a, b, c, d, e, f, g, a ;

      第三行:b,c,d,e,f, g, a, b ;等。當發(fā)生位移位時,如圖9B所示,數(shù)據(jù)接收器無法正確接收數(shù)據(jù)。然而,數(shù)據(jù)接收器 320中的PRBS模式生成電路322生成與后續(xù)所接收的數(shù)據(jù)相匹配的基準模式。圖9C示出了從PRBS生成電路322輸出的8位并行數(shù)據(jù)流。圖9C的第一行示出 了從去串行器321所輸入的8位并行數(shù)據(jù),其與圖9B的第一行所示的8位并行數(shù)據(jù)相同。 PRBS模式生成電路322使用從輸入并行數(shù)據(jù)的第二到第八位作為循環(huán)單位生成循環(huán)模式。 圖9C的第二和后續(xù)行示出了通過以每8位對所述循環(huán)模式進行劃分而生成的8位并行數(shù) 據(jù)流。例如,當去串行器321所生成的第一個8位并行數(shù)據(jù)從LSB開始由g,a, b,c, d, e,f, g所表示時,由PRBS模式生成電路322所生成的后續(xù)的8位模式由a,b,c, d,e, f,g, a所表示,如圖9C的第二行所示。在比較和檢查電路323中被用作基準模式的該模式與圖 9B的第二行中所示的由數(shù)據(jù)接收器320所接收的第二個8位并行數(shù)據(jù)相匹配。如圖9C的第三行所示,PRBS模式生成電路322進一步生成由b,c,d,e,f,g,a,b 所表示的PRBS模式,其處于圖9C的第二行中所示的基準PRBS模式之后。該基準PRBS模 式與圖9B的第三行中所示的在第二行中所示數(shù)據(jù)之后接收的數(shù)據(jù)b,c, d,e, f,g,a, b相 匹配。對于圖9B和9C中第四和后續(xù)行中所示的數(shù)據(jù)和基準模式而言,情況是相同的。因此,盡管數(shù)據(jù)接收器由于位移位而無法正確接收數(shù)據(jù)的事實,但是PRBS模式生 成電路322所生成的基準模式與所接收的并行數(shù)據(jù)流持續(xù)匹配。結(jié)果,難以檢測到并行數(shù) 據(jù)流中由于位移位所導(dǎo)致的數(shù)據(jù)的不正確接收。
      本公開內(nèi)容的示例性目標是提供能夠檢查從數(shù)據(jù)傳送器所傳送的數(shù)據(jù)是否被數(shù) 據(jù)接收器正確接收的數(shù)據(jù)通信系統(tǒng)。本公開內(nèi)容的另一個示例性目標是提供能夠構(gòu)造可以 檢查數(shù)據(jù)是否被正確接收的數(shù)據(jù)通信系統(tǒng)的數(shù)據(jù)傳送器和數(shù)據(jù)接收器。本公開內(nèi)容的又一 個示例性目標是提供測試通信系統(tǒng)的方法以及傳送和接收測試信號的方法。解決問題的手段
      為了解決以上問題,各個示例性實施例提供了包括數(shù)據(jù)傳送器和數(shù)據(jù)接收器的通 信系統(tǒng)。所述數(shù)據(jù)傳送器包括傳送器循環(huán)模式生成電路、傳送器位序列改變電路和串行器。 所述傳送器循環(huán)模式生成電路生成具有N位模式長度的傳送器循環(huán)模式,并且將所述傳送 器循環(huán)模式轉(zhuǎn)換為M位傳送器并行數(shù)據(jù)流。N和M均為大于1的整數(shù),并且N和M彼此不 同。所述傳送器位序列改變電路通過執(zhí)行傳送器改變處理來改變所述傳送器并行數(shù)據(jù)流的 每個字中的位序列,從而生成位序列改變的傳送器并行數(shù)據(jù)流,所述傳送器改變處理包括 將所述傳送器并行數(shù)據(jù)流的每個字中的指定位彼此替換。所述串行器將所述位序列改變的 傳送器并行數(shù)據(jù)流轉(zhuǎn)換為與時鐘信號同步的串行數(shù)據(jù),并且將所述串行數(shù)據(jù)與時鐘信號一 起進行傳送。所述數(shù)據(jù)接收器包括去串行器、接收器位序列改變電路、接收器循環(huán)模式生成電 路、可選的第二位序列改變電路以及比較和檢查電路。所述去串行器接收所述串行數(shù)據(jù)和 時鐘信號,并且將所述串行數(shù)據(jù)轉(zhuǎn)換為與所述時鐘信號同步的M位接收器并行數(shù)據(jù)流。所 述接收器位序列改變電路通過執(zhí)行與所述傳送器改變處理相反的接收器改變處理來改變 所述接收器并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列恢復(fù)的并行數(shù)據(jù)流。所述接 收器循環(huán)模式生成電路具有與傳送器循環(huán)模式生成電路相同的結(jié)構(gòu)。接收器循環(huán)模式生成 電路通過使用所述位序列恢復(fù)的并行數(shù)據(jù)流中的位序列作為初始值來生成基準循環(huán)模式, 并且將所述基準循環(huán)模式轉(zhuǎn)換為M位基準并行數(shù)據(jù)流。所述可選的第二位序列改變電路通 過執(zhí)行與傳送器改變處理相同的第二改變處理來改變所述基準并行數(shù)據(jù)流的每個字中的 位序列,從而生成位序列改變的基準并行數(shù)據(jù)流。所述比較和檢查電路進行以下比較之一 (i)將接收器并行數(shù)據(jù)流與位序列改變的基準并行數(shù)據(jù)流進行比較,和(ii)將位序列恢復(fù) 的并行數(shù)據(jù)流與基準并行數(shù)據(jù)流進行比較。根據(jù)各個示例性實施例,所述被用作初始值的位序列可以是所述位序列恢復(fù)的并 行數(shù)據(jù)流的第一個字中的位序列。根據(jù)各個其它示例性實施例,所述指定位可包括最高有效位和最低有效位中的至 少一個。根據(jù)各個其它示例性實施例,所述傳送器改變處理可包括在每個字中對位序列從 最高有效位向最低有效位進行反轉(zhuǎn)。為了解決以上問題,各示例性實施例提供了數(shù)據(jù)接收器,所述數(shù)據(jù)接收器包括去 串行器、接收器位序列改變電路、接收器循環(huán)模式生成電路、可選的第二位序列改變電路以 及比較和檢查電路。所述去串行器接收串行數(shù)據(jù)和時鐘信號,并且將所述串行數(shù)據(jù)轉(zhuǎn)換為 與所述時鐘信號同步的M位接收器并行數(shù)據(jù)流。所述接收器位序列改變電路通過執(zhí)行第一 改變處理來改變所述接收器并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列恢復(fù)的并行 數(shù)據(jù)流,所述第一改變處理包括將所述接收器并行數(shù)據(jù)流的每個字中的指定位彼此替換。 所述接收器循環(huán)模式生成電路通過使用所述位序列恢復(fù)的并行數(shù)據(jù)流中的位序列作為初 始值來生成具有N位模式長度的基準循環(huán)模式。所述接收器循環(huán)模式生成電路進一步將所述接收器循環(huán)模式轉(zhuǎn)換為M位基準并行數(shù)據(jù)流。所述可選的第二位序列改變電路通過執(zhí)行 與所述第一改變處理相反的第二改變處理來改變所述基準并行數(shù)據(jù)流的每個字中的位序 列,從而生成位序列改變的基準并行數(shù)據(jù)流。所述比較和檢查電路進行以下比較之一 (i) 將接收器并行數(shù)據(jù)流與位序列改變的基準并行數(shù)據(jù)流進行比較,和(ii)將位序列恢復(fù)的 并行數(shù)據(jù)流與基準并行數(shù)據(jù)流進行比較。根據(jù)各個示例性實施例,所述串行數(shù)據(jù)可具有循環(huán)模式,所述循環(huán)模式可具有不 等于N位的經(jīng)改變的模式長度。根據(jù)各個示例性實施例,所述串行數(shù)據(jù)可具有循環(huán)模式,所 述循環(huán)模式可具有NXM位的經(jīng)改變的模式長度。 為了解決以上問題,各個示例性實施例提供了數(shù)據(jù)傳送器,所述數(shù)據(jù)傳送器包括 傳送器循環(huán)模式生成電路、傳送器位序列改變電路和串行器。為了解決以上問題,各個示例性實施例提供了測試通信系統(tǒng)的方法。所述方法包括使用傳送器循環(huán)模式生成電路生成具有N位模式長度的傳送器循 環(huán)模式,并且將所述傳送器循環(huán)模式轉(zhuǎn)換為M位傳送器并行數(shù)據(jù)流;通過執(zhí)行傳送器改變 處理來改變所述傳送器并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列改變的傳送器并 行數(shù)據(jù)流,所述傳送器改變處理包括將所述傳送器并行數(shù)據(jù)流的每個字中的指定位彼此替 換;并且將所述位序列改變的傳送器并行數(shù)據(jù)流轉(zhuǎn)換為與時鐘信號同步的串行數(shù)據(jù)并將所 述串行數(shù)據(jù)與時鐘信號一起進行傳送。所述方法進一步包括接收所述串行數(shù)據(jù)和時鐘信號,并且將所述串行數(shù)據(jù)轉(zhuǎn)換 為與所述時鐘信號同步的M位接收器并行數(shù)據(jù)流;通過執(zhí)行與傳送器改變處理相反的接收 器改變處理來改變所述接收器并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列恢復(fù)的并 行數(shù)據(jù)流;在具有與所述傳送器循環(huán)模式生成電路相同結(jié)構(gòu)的接收器循環(huán)模式生成電路 中,通過使用所述位序列恢復(fù)的并行數(shù)據(jù)流中的位序列作為初始值來生成基準循環(huán)模式, 并且將所述基準循環(huán)模式轉(zhuǎn)換為M位基準并行數(shù)據(jù)流;可選地,通過執(zhí)行與所述傳送器改 變處理相同的第二改變處理來改變所述基準并行數(shù)據(jù)流的每個字中的位序列,從而生成位 序列改變的基準并行數(shù)據(jù)流;并且進行以下比較之一 (i)將接收器并行數(shù)據(jù)流與位序列 改變的基準并行數(shù)據(jù)流進行比較,和(ii)將位序列恢復(fù)的并行數(shù)據(jù)流與基準并行數(shù)據(jù)流 進行比較。為了解決以上問題,各個示例性實施例提供了用于接收測試數(shù)據(jù)的方法,所述方 法包括接收串行數(shù)據(jù)和時鐘信號,并且將所述串行數(shù)據(jù)轉(zhuǎn)換為與所述時鐘信號同步的M 位接收器并行數(shù)據(jù)流;通過執(zhí)行第一改變處理來改變所述接收器并行數(shù)據(jù)流的每個字中的 位序列,從而生成位序列恢復(fù)的并行數(shù)據(jù)流,所述第一改變處理包括將所述接收器并行數(shù) 據(jù)流的每個字中的指定位彼此替換;通過使用所述位序列恢復(fù)的并行數(shù)據(jù)流中的位序列 作為初始值來生成具有N位模式長度的基準循環(huán)模式,并且將所述基準循環(huán)模式轉(zhuǎn)換為M 位基準并行數(shù)據(jù)流;可選地,通過執(zhí)行與所述第一改變處理相反的第二改變處理來改變所 述基準并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列改變的基準并行數(shù)據(jù)流;并且進 行以下比較之一 (i)將接收器并行數(shù)據(jù)流與位序列改變的基準并行數(shù)據(jù)流進行比較,和 (ii)將位序列恢復(fù)的并行數(shù)據(jù)流與基準并行數(shù)據(jù)流進行比較。為了解決以上問題,各個示例性實施例提供了傳送測試數(shù)據(jù)的方法,所述方法包 括生成具有N位模式長度的循環(huán)模式,并且將傳送器循環(huán)模式轉(zhuǎn)換為M位傳送器并行數(shù)據(jù)流;通過執(zhí)行傳送器改變處理來改變所述傳送器并行數(shù)據(jù)流的每個字中的位序列,從而生 成位序列改變的傳送器并行數(shù)據(jù)流,所述傳送器改變處理包括將所述傳送器并行數(shù)據(jù)流的 每個字中的指定位彼此替換;并且將所述位序列改變的傳送器并行數(shù)據(jù)流轉(zhuǎn)換為與時鐘信 號同步的串行數(shù)據(jù),并且將所述串行數(shù)據(jù)與時鐘信號一起進行傳送。本發(fā)明的效果各種示例性通信系統(tǒng)和測試通信系統(tǒng)的方法使得能夠測試數(shù)據(jù)接收器是否正確 接收了數(shù)據(jù)傳送器所傳送的數(shù)據(jù)??稍谒鍪纠酝ㄐ畔到y(tǒng)以及所述測試通信系統(tǒng)的方法 中合適地采用各種示例性數(shù)據(jù)傳送器、數(shù)據(jù)接收器、傳送測試數(shù)據(jù)的方法以及接收測試數(shù) 據(jù)的方法。


      圖1示出第一示例性通信系統(tǒng)的結(jié)構(gòu)的示意圖。圖2示出圖1所示的示例性PRBS模式生成電路的結(jié)構(gòu)的示意圖。圖3A示出圖1所示的PRBS模式生成電路11所生成的示例性并行PRBS模式的 圖表。圖3B示出圖1所示的并行數(shù)據(jù)位序列反轉(zhuǎn)電路12所生成的示例性位序列反轉(zhuǎn) 的并行數(shù)據(jù)流的圖表。圖3C示出在發(fā)生位移位時圖1所示的去串行器21所輸出的示例性并行數(shù)據(jù)流 的圖表。圖3D示出在發(fā)生位移位時圖1所示的并行數(shù)據(jù)位序列反轉(zhuǎn)電路22所生成的示 例性并行數(shù)據(jù)流的圖表。圖4示出第二示例性通信系統(tǒng)的結(jié)構(gòu)的示意圖。圖5示出能夠使用PRBS模式執(zhí)行測試的傳統(tǒng)通信系統(tǒng)的結(jié)構(gòu)的示意圖。圖6示出利用第二通信機制的示例性通信系統(tǒng)的示意圖。圖7示出圖6所示的數(shù)據(jù)接收器所接收的串行數(shù)據(jù)和時鐘信號之間的示例性時 序關(guān)系的時序圖。圖8示出根據(jù)能夠使用PRBS模式執(zhí)行測試的第二通信機制的示例性通信系統(tǒng) 的結(jié)構(gòu)的示意圖。圖9A示出圖8所示的數(shù)據(jù)傳送器中的PRBS模式生成電路所生成的示例性并行 PRBS模式的圖表。圖9B示出在發(fā)生位移位時圖1所示的數(shù)據(jù)接收器所接收的并行數(shù)據(jù)的示例性 模式的圖表。圖9C示出在發(fā)生位移位時PRB S模式生成電路所生成的示例性并行PRBS模式 的圖表。附圖標記1,2通信系統(tǒng)10數(shù)據(jù)傳送器11,23,33PRBS模式生成電路11_1移位寄存器
      ll_la,ll_lb,ll_lc 觸發(fā)器11_2 異或門11_3串行/并行轉(zhuǎn)換單元12,22,24,32并行數(shù)據(jù)位序列反轉(zhuǎn)電路13串行器 20,30數(shù)據(jù)接收器21,31去串行器25,34比較和檢查電路
      具體實施例方式以下參考附圖對通信系統(tǒng)、數(shù)據(jù)傳送器、數(shù)據(jù)接收器、測試通信系統(tǒng)的方法、傳送 測試數(shù)據(jù)的方法以及接收測試數(shù)據(jù)的方法的各種示例性細節(jié)進行描述。圖1是示出第一通信系統(tǒng)的示例性結(jié)構(gòu)的示意圖。圖1所示的示例性通信系統(tǒng)1包括數(shù)據(jù)傳送器10和數(shù)據(jù)接收器20,所述數(shù)據(jù)傳 送器10將M位并行數(shù)據(jù)連續(xù)轉(zhuǎn)換為串行數(shù)據(jù)并且傳送經(jīng)轉(zhuǎn)換的串行數(shù)據(jù),所述數(shù)據(jù)接收器 20連續(xù)接收所述串行數(shù)據(jù)。示例性通信系統(tǒng)1具有測試從數(shù)據(jù)傳送器10所傳送的數(shù)據(jù)是 否被數(shù)據(jù)接收器20正確接收的功能。這里,M為大于1的正整數(shù),并且例如在示例性通信 系統(tǒng)1中可以為8。數(shù)據(jù)接收器20可以為待測試的產(chǎn)品,并且數(shù)據(jù)傳送器10可以是用于測試所述產(chǎn) 品的測試裝置。所述產(chǎn)品和用于測試的裝置之間的關(guān)系可以互換。數(shù)據(jù)傳送器10包括PRBS模式生成電路11。PRBS模式生成電路11生成循環(huán)模式, 所述循環(huán)模式重復(fù)作為循環(huán)單位的預(yù)先確定的N位長度的位序列。這里,N為大于1的整 數(shù)并且不等于M。例如,在示例性模式生成電路11中N可以為7。特別地,PRBS模式生成 電路11基于偽隨機二進制序列(PRBS)生成所述循環(huán)模式。圖2是示出圖1所示的示例性PRBS模式生成電路的示例性結(jié)構(gòu)的示意圖。PRBS模式生成電路11包括用三個觸發(fā)器11_1A、11_1B、和11_1C以及異或門11_2 構(gòu)造的移位寄存器。PRBS模式生成電路11進一步包括串行/并行轉(zhuǎn)換單元11_3。在向移 位寄存器11_1輸入初始值之后,提供時鐘信號CLK以生成PRBS模式。通常,PRBS模式生成電路所生成的PRBS模式的模式長度被表示為2n_l,其中η為 所述移位寄存器的階數(shù),其在示例性PRBS模式生成電路11中為3。因此,PRBS模式生成電 路11所生成的PRBS模式具有23-1 = 7位的模式長度。也就是說,PRBS模式在每7位重復(fù) 預(yù)先確定的位序列。所述預(yù)先確定的位序列由初始值和異或門11_2的輸入側(cè)連接所確定。移位寄存器11_1輸出具有在每7位進行重復(fù)的PRBS模式的串行數(shù)據(jù)SD,其被輸 入到串行/并行轉(zhuǎn)換單元11_3。該串行/并行轉(zhuǎn)換單元11_3通過在每8位對串行數(shù)據(jù)SD 進行劃分而將輸入串行數(shù)據(jù)SD轉(zhuǎn)換為8位并行數(shù)據(jù)PD。因此,PRBS模式生成電路11從串 行/并行轉(zhuǎn)換單元11_3輸出具有如圖9Α所示的PRBS模式的8位并行數(shù)據(jù)流。圖1所示的數(shù)據(jù)傳送器10還包括并行數(shù)據(jù)位序列反轉(zhuǎn)電路12。并行數(shù)據(jù)位序列 反轉(zhuǎn)電路12對通過在每8位對PRBS模式進行劃分而生成的并行數(shù)據(jù)的每個字中的位序列 進行反轉(zhuǎn),所述PRBS模式為PRBS模式生成電路11所生成的循環(huán)模式。特別地,8位并行數(shù)據(jù)的每個字中從MSB到LSB的位序列被替換為從LSB到MSB的反轉(zhuǎn)序列。由此,利用多個 位序列反轉(zhuǎn)的并行數(shù)據(jù)的字生成具有位序列反轉(zhuǎn)模式的位序列反轉(zhuǎn)的并行數(shù)據(jù)流。圖3示出了在發(fā)生位移位時圖1所示的通信系統(tǒng)1中各種信號的位序列。 圖3A示出了具有用于測試的正確PRBS模式的示例性8位并行數(shù)據(jù)流。圖3B示 出了并行數(shù)據(jù)位序列反轉(zhuǎn)電路12所生成的示例性位序列反轉(zhuǎn)的并行數(shù)據(jù)流。具有正確的 位序列反轉(zhuǎn)模式的示例性位序列反轉(zhuǎn)并行數(shù)據(jù)流由圖3B的各行所示的多個位序列反轉(zhuǎn)的 8位并行數(shù)據(jù)的字所構(gòu)成。如圖3A和3B所示,圖3A所示的每個8位并行數(shù)據(jù)從MSB到LSB 的位序列被圖3B所示的每個8位并行數(shù)據(jù)從LSB到MSB的反轉(zhuǎn)位序列所替代。例如,圖3A的第一行所示的PRBS模式的第一部分的位序列從LSB開始被表示為 a, b,c, d,e, f,g,a。該序列被圖3B的第一行所示的位序列反轉(zhuǎn)模式的第一部分的從LSB 開始被表示為a,g,f,e, d,c, b,a的位序列所替代。圖3A的第二行所示的PRBS模式的第 二部分的位序列從LSB開始被表示為b,c, d,e, f,g,a,b。該序列被圖3B的第二行所示的 位序列反轉(zhuǎn)模式的第二部分的從LSB開始被表示為b,a, g,f,e, d,c, b的位序列所替代。 圖3A的第三和后續(xù)行所示的PRBS模式的第三和后續(xù)部分的位序列也被圖3B的第三和后 續(xù)行所示的位序列反轉(zhuǎn)模式的相應(yīng)部分所替代。圖1所示的數(shù)據(jù)傳送器10包括串行器13。串行器13將并行數(shù)據(jù)位序列反轉(zhuǎn)電路 12所生成的位序列反轉(zhuǎn)模式轉(zhuǎn)換為串行數(shù)據(jù)SD。接著,數(shù)據(jù)傳送器10將經(jīng)轉(zhuǎn)換的串行數(shù) 據(jù)SD與時鐘信號CLK 一起進行傳送。時鐘信號CLK用于獲取構(gòu)成所述位序列反轉(zhuǎn)模式的 8位并行數(shù)據(jù)。數(shù)據(jù)接收器20包括去串行器21、第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22、PRBS模式生 成電路23、第二并行數(shù)據(jù)位序列反轉(zhuǎn)電路24以及比較和檢查電路25。去串行器21與時鐘信號CLK同步接收和獲取數(shù)據(jù)傳送器10所傳送的串行數(shù)據(jù) SD,并且將所獲取的串行數(shù)據(jù)SD轉(zhuǎn)換為8位并行數(shù)據(jù)流。第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22從去串行器21接收所述并行數(shù)據(jù)流,并且執(zhí)行 與數(shù)據(jù)傳送器10中的并行數(shù)據(jù)位序列反轉(zhuǎn)電路12所執(zhí)行的處理相反的處理。由此,第一 并行數(shù)據(jù)位序列反轉(zhuǎn)電路22試圖恢復(fù)并行數(shù)據(jù)位序列反轉(zhuǎn)電路12對位序列進行反轉(zhuǎn)之前 的原始模式。特別地,第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22以從LSB到MSB的反轉(zhuǎn)序列替代每個8 位并行數(shù)據(jù)中從MSB到LSB的8位序列。第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22所生成的位序 列反轉(zhuǎn)的并行數(shù)據(jù)被輸入到PRBS模式生成電路23。PRBS模式生成電路23具有與圖2所示的數(shù)據(jù)傳送器10中的PRBS模式生成電路 11相同的結(jié)構(gòu)。例如,PRBS模式生成電路23可包括具有與數(shù)據(jù)傳送器10的PRBS模式生 成電路11中所包括的移位寄存器相同階數(shù)的移位寄存器。PRBS模式生成電路23可進一步 包括具有與PRBS模式生成電路11中所包括的異或門相同連接的異或門。PRBS模式生成電路23在從第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22輸入第一個8位并行 數(shù)據(jù)時開始使用所述輸入數(shù)據(jù)作為初始值而生成PRBS模式。特別地,PRBS模式生成電路 23在移位寄存器中輸入所述輸入數(shù)據(jù)的最后三位,并且開始生成處于所述輸入數(shù)據(jù)的位序 列之后的循環(huán)PRBS。此外,PRBS模式生成電路23在每個8位劃分所述PRBS模式并且生成 8位的并行數(shù)據(jù)流。
      第二并行數(shù)據(jù)位序列反轉(zhuǎn)電路24以與數(shù)據(jù)傳送器10中的并行數(shù)據(jù)位序列反轉(zhuǎn)電 路12對PRBS模式生成電路11所生成的PRBS模式進行處理的相同方式對PRBS模式生成 電路23所生成的循環(huán)模式進行處理。由此,第二并行數(shù)據(jù)位序列反轉(zhuǎn)電路生成位序列反轉(zhuǎn) 的基準模式。比較和檢查電路25將去串行器21所提供的并行數(shù)據(jù)流與第二并行數(shù)據(jù)位序列 反轉(zhuǎn)電路24所生成的位序列反轉(zhuǎn)的基準模式進行比較,并且檢查串行數(shù)據(jù)SD是否被正確 接收。當檢測出串行數(shù)據(jù)SD沒有被正確接收時,比較和檢查電路25輸出位錯誤檢測信號ERR。如以上所解釋的,圖3A示出了 PRBS模式生成電路11所生成的示例性并行數(shù)據(jù) 流。圖3B示出了在并行數(shù)據(jù)位序列反轉(zhuǎn)電路12中通過對圖3A所示的示例性并行數(shù)據(jù)流 的位序列進行反轉(zhuǎn)所生成的正確的位序列反轉(zhuǎn)并行數(shù)據(jù)流。當串行數(shù)據(jù)SD的時序例如由于數(shù)據(jù)接收器中所包括的去串行器21中的延遲而相 對于時鐘信號CLK有所移位時,數(shù)據(jù)接收器20無法正確獲取串行數(shù)據(jù)SD。結(jié)果,去串行器 21輸出與圖3B所示的并行數(shù)據(jù)流不同的并行數(shù)據(jù)流。換句話說,在去串行器21所輸出的 并行數(shù)據(jù)流中發(fā)生了位移位。圖3C示出了在發(fā)生位移位時去串行器21所輸出的示例性并 行數(shù)據(jù)流。圖3C中所示的與圖3B所示的位有所移位的示例性8位并行數(shù)據(jù)流從LSB開始的 位被表示為第一行g(shù),a,g,f,e,d,c,b;第二行a,b,a,g,f,e,d,c;第三行b,c,b,a,g,f,e,d;第四行c,d,c,b,a,g,f,e;第五行d,e,d,c,b,a,g,f;等。也就是說,與圖3B所示的正確的串行數(shù)據(jù)流相比,所述串行數(shù)據(jù)的每個字中的每 一位向較高方向移位了一位,并且每個字的LSB被之前字的MSB所替代。因此,如圖3D所 示,在第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22中反轉(zhuǎn)了位序列之后,從LSB開始的位被表示為第一行b,c,d,e,f,g,a,g;第二行c,d,e,f,g,a,b,a;第三行d,e,f,g,a,b,c,b;第四行e,f,g,a,b,c,d,c;第五行f,g,a,b,c,d,e,d;等。PRBS模式生成電路23接收b,c,d,e, f,g,a, g所表示的第一個8位數(shù)據(jù),并且生 成處于所接收數(shù)據(jù)之后的循環(huán)模式。結(jié)果,PRBS模式生成電路23所生成循環(huán)模式的位序 列并不與圖3A所示的原始循環(huán)模式的位序列相匹配。如以上所解釋的,具有如圖2所示的三階移位寄存器的示例性PRBS模式生成電路 11所生成的PRBS模式的模式長度為23-1 = 7位。如圖3B所示,在數(shù)據(jù)傳送器10中,并行 數(shù)據(jù)位序列反轉(zhuǎn)電路12利用從LSB到MSB的反轉(zhuǎn)位序列替換每個8位并行數(shù)據(jù)中從MSB 到LSB的位序列,所述8位并行數(shù)據(jù)是通過在每個8位對PRBS模式進行劃分而生成的。從 位序列反轉(zhuǎn)的8位并行數(shù)據(jù)所輸出的串行數(shù)據(jù)的模式長度為(23-1) X8 = 56位。
      當未發(fā)生位移位時,數(shù)據(jù)接收器20中的第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22能夠正 確恢復(fù)數(shù)據(jù)傳送器10中的PRBS模式生成電路11所生成的原始PRBS模式。數(shù)據(jù)接收器20 中的PRBS模式生成電路23接收正確恢復(fù)的PRBS模式的第一個8位,并且通過使用所接收 位的最后3位序列作為初始值生成處于所接收位之后的PRBS模式。因此,數(shù)據(jù)接收器20 中的PRBS模式生成電路23生成與數(shù)據(jù)傳送器10中的PRBS模式生成電路11所生成的相 同I3RBS模式。PRBS模式生成電路23在每8位對所生成的PRBS模式進行劃分并且生成8位并行 數(shù)據(jù)流。此外,第二并行數(shù)據(jù)位序列反轉(zhuǎn)電路24對所述8位并行數(shù)據(jù)流中的每個8位并行 數(shù)據(jù)的位序列進行反轉(zhuǎn)。因此,第二并行數(shù)據(jù)位序列反轉(zhuǎn)電路24生成與去串行器21所輸 出的8位并行數(shù)據(jù)流的模式相匹配的模式。結(jié)果。比較和檢查電路25確定未發(fā)生位移位。另一方面,在發(fā)生位移位時,在第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22中對每個8位并 行數(shù)據(jù)的位序列進行反轉(zhuǎn)無法恢復(fù)數(shù)據(jù)傳送器10中的PRBS模式生成電路11所生成的原 始PRBS模式。相反,第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22生成具有與所述原始PRBS模式不同 模式長度的模式。在圖3D所示的示例性位序列反轉(zhuǎn)模式中,模式長度為56位。

      當輸入第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22所生成的位序列反轉(zhuǎn)的模式的第一個8 位時,PRBS模式生成電路23通過使用輸入位的最后3位序列作為初始值生成具有7位模 式長度的PRBS模式。PRBS模式生成電路23所生成的模式并不與第一并行數(shù)據(jù)位序列反轉(zhuǎn) 電路22所生成的模式相匹配,原因在于其模式長度有所不同。因此,對PRBS模式生成電路23所提供的并行數(shù)據(jù)流中每個8位并行數(shù)據(jù)的位序 列進行反轉(zhuǎn)并不會生成與去串行器21所輸出的模式相匹配的模式。結(jié)果,比較和檢查電路 25檢測到發(fā)生位移位。如以上所解釋的,在第一示例性通信系統(tǒng)1的數(shù)據(jù)傳送器10中,PRBS模式生成電 路11生成循環(huán)模式,所述循環(huán)模式重復(fù)作為循環(huán)單位的7位長度的預(yù)先確定的模式。所 述PRBS模式生成電路進一步生成由通過在每8位劃分所述循環(huán)模式所生成的多個并行數(shù) 據(jù)字所構(gòu)成的并行數(shù)據(jù)流。并行數(shù)據(jù)位序列反轉(zhuǎn)電路12對所述位序列進行反轉(zhuǎn),即利用從 LSB到MSB的反轉(zhuǎn)位序列替代所述并行數(shù)據(jù)的每個字從MSB到LSB的位序列。由此,并行數(shù) 據(jù)位序列反轉(zhuǎn)電路12生成具有位序列改變模式的位序列改變的并行數(shù)據(jù)流,所述位序列 改變模式具有多個位序列改變的并行數(shù)據(jù)字。數(shù)據(jù)傳送器10進一步將所述位序列改變的 并行數(shù)據(jù)流轉(zhuǎn)換為串行數(shù)據(jù)SD,并且將所述串行數(shù)據(jù)SD與時鐘信號CLK 一起傳送到數(shù)據(jù)接 收器20。在數(shù)據(jù)接收器20中,去串行器21將所接收的串行數(shù)據(jù)SD轉(zhuǎn)換為8位并行數(shù)據(jù)流。 第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22對經(jīng)轉(zhuǎn)換的8位并行數(shù)據(jù)流執(zhí)行與數(shù)據(jù)傳送器10中的并 行數(shù)據(jù)位序列反轉(zhuǎn)電路12所執(zhí)行的處理相反的處理。由此,第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路 22試圖恢復(fù)在傳送器10的并行數(shù)據(jù)位序列反轉(zhuǎn)電路12中對位序列進行反轉(zhuǎn)之前的原始模 式。PRBS模式生成電路23具有與數(shù)據(jù)傳送器10的PRBS模式生成電路11相同的結(jié) 構(gòu)。PRBS模式生成電路23生成處于第一并行數(shù)據(jù)位序列反轉(zhuǎn)電路22所處理的模式的第一 個8位之后的PRBS模式。第二并行數(shù)據(jù)位序列反轉(zhuǎn)電路24執(zhí)行與數(shù)據(jù)傳送器10中的并 行數(shù)據(jù)位序列反轉(zhuǎn)電路12所執(zhí)行的相同處理來生成位序列改變的基準模式。此外,比較和檢查電路25將來自去串行器21的并行數(shù)據(jù)流與位序列改變的基準模式進行比較。當例如由于串行數(shù)據(jù)SD的時序相對于時鐘信號CLK的時序有所移位而發(fā)生位移位時,基準模式就不與所述并行數(shù)據(jù)流相匹配。因此,圖1所示的第一示例性通信系統(tǒng)1能夠檢測到所述位移位。結(jié)果,可能測試 數(shù)據(jù)傳送器所傳送的數(shù)據(jù)是否被數(shù)據(jù)接收器正確接收。圖4是示出第二示例性通信系統(tǒng)的結(jié)構(gòu)的示意圖。在圖4中,圖1所示的第一示 例性通信系統(tǒng)中所包括的相同組件被提供以相同的附圖標記。在圖4所示的第二示例性通信系統(tǒng)中,圖1所示的第一示例性通信系統(tǒng)中所包括 的數(shù)據(jù)接收器20被第二數(shù)據(jù)接收器30所替代。第二數(shù)據(jù)接收器30包括去串行器31、并行 數(shù)據(jù)位序列反轉(zhuǎn)電路32、PRBS模式生成電路33以及比較和檢查電路34。去串行器31獲取從數(shù)據(jù)傳送器10所傳送的與時鐘信號CLK同步的串行數(shù)據(jù)SD, 并且將所獲取的串行數(shù)據(jù)SD轉(zhuǎn)換為8位并行數(shù)據(jù)流。并行數(shù)據(jù)位序列反轉(zhuǎn)電路32執(zhí)行與數(shù)據(jù)傳送器10中的并行數(shù)據(jù)位序列反轉(zhuǎn)電路 12所執(zhí)行的處理相反的處理。也就是說,并行數(shù)據(jù)位序列反轉(zhuǎn)電路32對去串行器31所轉(zhuǎn) 換的每個并行數(shù)據(jù)中的位序列進行反轉(zhuǎn),并且生成位序列反轉(zhuǎn)的并行數(shù)據(jù)流。所生成的位 序列反轉(zhuǎn)的并行數(shù)據(jù)流被輸入到PRBS模式生成電路33以及比較和檢查電路34。PRBS模式生成電路33生成基準PRBS模式。特別地,當從并行數(shù)據(jù)位序列反轉(zhuǎn)電 路32輸入第一個8位并行數(shù)據(jù)時,PRBS模式生成電路33生成處于所述輸入數(shù)據(jù)之后的循 環(huán)I3RBS模式。PRBS模式生成電路33可具有與圖2所示的數(shù)據(jù)傳送器10中的PRBS模式生成電 路11相同的結(jié)構(gòu)。也就是說,PRBS模式生成電路33可包括具有與PRBS模式生成電路11 中的移位寄存器11_1相同階數(shù)的移位寄存器。PRBS模式生成電路33可進一步包括與PRBS 模式生成電路11中所包括的異或門相同連接的異或門。PRBS模式生成電路23輸入所述移 位寄存器中的輸入數(shù)據(jù)的最后3位序列作為初始值,并且開始生成處于所述輸入數(shù)據(jù)的位 序列之后的循環(huán)PRBS模式。比較和檢查電路34將并行數(shù)據(jù)位序列反轉(zhuǎn)電路32所提供的并行數(shù)據(jù)流和PRBS 模式生成電路33所生成的基準PRBS模式進行比較,并且檢查接收器30是否正確接收了所 述數(shù)據(jù)。當檢測出接收器30沒有正確接收所述數(shù)據(jù)時,比較和檢查電路34輸出位錯誤檢 測信號ERR。如以上所解釋的,從數(shù)據(jù)傳送器所傳送的串行數(shù)據(jù)SD的模式長度為56位。當未發(fā)生位移位時,數(shù)據(jù)接收器30中的并行數(shù)據(jù)位序列反轉(zhuǎn)電路32正確恢復(fù)數(shù) 據(jù)傳送器10中的PRBS模式生成電路11所生成的原始PRBS模式。數(shù)據(jù)接收器20中的PRBS 模式生成電路33接收所恢復(fù)的PRBS模式的第一個8位,并且生成處于所接收數(shù)據(jù)之后的 PRBS模式。相應(yīng)地,數(shù)據(jù)接收器30中的PRBS模式生成電路33生成與數(shù)據(jù)傳送器中的PRBS 模式生成電路11所生成的相同PRBS模式。結(jié)果,比較和檢查電路34確定未發(fā)生位移位。另一方面,在發(fā)生位移位時,在并行數(shù)據(jù)位序列反轉(zhuǎn)電路32中對每個8位并行數(shù) 據(jù)的位序列進行反轉(zhuǎn)無法恢復(fù)數(shù)據(jù)傳送器10中的PRBS模式生成電路11所生成的原始 PRBS模式。相反,并行數(shù)據(jù)位序列反轉(zhuǎn)電路32生成具有與所述原始PRBS模式不同模式長度的模式。 然而,PRBS模式生成電路33生成處于從并行數(shù)據(jù)位序列反轉(zhuǎn)電路32所輸入數(shù)據(jù) 之后的具有7位模式長度的PRBS模式。PRBS模式生成電路33所生成的模式并不與并行數(shù) 據(jù)位序列反轉(zhuǎn)電路32所生成的模式相匹配,原因在于其模式長度有所不同。結(jié)果,比較和 檢查電路34檢測到發(fā)生位移位。根據(jù)第二示例性通信系統(tǒng)2,數(shù)據(jù)傳送器10與第一示例性數(shù)據(jù)通信系統(tǒng)1中的數(shù) 據(jù)傳送器10類似地進行操作。也就是說,數(shù)據(jù)傳送器10生成位序列改變的模式,將所生成 的模式轉(zhuǎn)換為串行數(shù)據(jù)SD,并且將所述串行數(shù)據(jù)SD與時鐘信號CLK 一起進行發(fā)送。在根據(jù)第二示例性通信系統(tǒng)2的數(shù)據(jù)接收器30中,去串行器31接收串行數(shù)據(jù)SD 并且將所接收的串行數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù)流。并行數(shù)據(jù)位序列反轉(zhuǎn)電路32對每個并行數(shù) 據(jù)的位序列進行反轉(zhuǎn)以生成位序列反轉(zhuǎn)的并行數(shù)據(jù)流。由此,并行數(shù)據(jù)位序列反轉(zhuǎn)電路32 試圖恢復(fù)數(shù)據(jù)傳送器中位序列反轉(zhuǎn)之前的原始模式。PRBS模式生成電路33可具有與數(shù)據(jù)傳送器10中的PRBS模式生成電路11相同的 結(jié)構(gòu)。PRBS模式生成電路生成處于從并行數(shù)據(jù)位序列反轉(zhuǎn)電路32所輸入的初始值之后的 循環(huán)模式,其被用作基準模式。比較和檢查電路34將位序列反轉(zhuǎn)的并行數(shù)據(jù)流和PRBS模 式生成電路所生成的循環(huán)模式進行比較。相應(yīng)地,例如由于串行數(shù)據(jù)SD的時序相對于時鐘信號CLK的時序有所移位而在所 接收并行數(shù)據(jù)中發(fā)生的位移位會被檢測到,原因在于基準模式并不與包括位移位的并行數(shù) 據(jù)流的模式相匹配。結(jié)果,可能測試數(shù)據(jù)接收器30是否正確接收到從數(shù)據(jù)傳送器10所傳 送的數(shù)據(jù)。在各個示例性實施例中,具有偽隨機二進制序列的循環(huán)模式的PRBS模式被用作 循環(huán)模式。然而,只要循環(huán)單位中所包括的位數(shù)N不等于并行數(shù)據(jù)的寬度M,也可以使用各 種其它類型的循環(huán)模式。在各種示例性實施例中,數(shù)據(jù)接收器中的PRBS模式生成電路接收在試圖恢復(fù)原 始模式之后的并行數(shù)據(jù)流,或“位序列恢復(fù)的并行數(shù)據(jù)流”,中的第一個字中的位.PRBS模 式生成電路通過使用所接收的位作為初始值來生成基準循環(huán)模式。特別地,被以3階移位 寄存器構(gòu)造的示例性PRBS模式生成電路通過使用所接收位的最后3位序列作為初始值來 生成基準循環(huán)模式。然而,PRBS模式生成電路可通過使用位序列恢復(fù)的并行數(shù)據(jù)流的任意 連續(xù)3位序列作為初始值來生成基準循環(huán)模式,所述基準循環(huán)模式處于被用作初始值的位 之后。通常,數(shù)據(jù)接收器可包括需要各種數(shù)量的位作為初始值的各種類型的循環(huán)模式生 成電路。所述循環(huán)模式生成電路可接收位序列恢復(fù)的并行數(shù)據(jù)流中包括所需數(shù)量的位的一 部分,并且通過使用位序列恢復(fù)的并行數(shù)據(jù)流的所接收的部分中的位序列作為初始值來生 成基準循環(huán)模式。由此,循環(huán)模式生成電路可生成基準循環(huán)模式,所述基準循環(huán)模式處于被 用作初始值的位之后。在各個示例性實施例中,對并行數(shù)據(jù)的每個字中從MSB到LSB的8位序列進行反 轉(zhuǎn)。換句話說,每個字中從MSB到LSB的位序列被從LSB到MSB的反轉(zhuǎn)位序列所替代。由 此,利用多個位序列改變的字生成具有位序列改變模式的位序列改變的并行數(shù)據(jù)流。然而, 只要位序列改變模式具有與原始循環(huán)模式的模式長度N不同的模式長度,也可以通過各種其它方式來生成具有位序列改變模式的位序列改變的并行數(shù)據(jù)流。 例如,每個M位并行數(shù)據(jù)中的至少兩個指定位可以彼此替換。優(yōu)選地,每個M位并 行數(shù)據(jù)中的MSB和LSB中的至少一個可以被同一并行數(shù)據(jù)中的另一個指定位所替代。進一 步優(yōu)選地,每個M位并行數(shù)據(jù)中的MSB和LSB可彼此替換。在各個示例性實施例中,數(shù)據(jù)接收器可以是待測試的產(chǎn)品,而數(shù)據(jù)傳送器可以是 用于測試所述產(chǎn)品的裝置。所述產(chǎn)品和用于測試的裝置之間的關(guān)系可以互換。從數(shù)據(jù)傳送 器10所傳送的串行數(shù)據(jù)SD的時序可例如由于數(shù)據(jù)傳送器10中的串行器13中的延遲而相 對于時鐘信號CLK的時序而有所移位。結(jié)果,數(shù)據(jù)接收器20或30無法正確獲取串行數(shù)據(jù) SD0數(shù)據(jù)接收器20或30能夠檢查數(shù)據(jù)接收器是否正確接收了數(shù)據(jù)傳送器10所傳送的數(shù) 據(jù)。
      權(quán)利要求
      一種通信系統(tǒng),包括數(shù)據(jù)傳送器,包括傳送器循環(huán)模式生成電路,其生成具有N位模式長度的傳送器循環(huán)模式,并且將所述傳送器循環(huán)模式轉(zhuǎn)換為M位傳送器并行數(shù)據(jù)流,其中N和M均為大于1的整數(shù),并且N和M彼此不同;傳送器位序列改變電路,其通過執(zhí)行傳送器改變處理來改變所述傳送器并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列改變的傳送器并行數(shù)據(jù)流,所述傳送器改變處理包括將所述傳送器并行數(shù)據(jù)流的每個字中的指定位彼此替換;串行器,其將所述位序列改變的傳送器并行數(shù)據(jù)流轉(zhuǎn)換為與時鐘信號同步的串行數(shù)據(jù),并且將所述串行數(shù)據(jù)與所述時鐘信號一起進行傳送;和數(shù)據(jù)接收器,包括去串行器,其接收所述串行數(shù)據(jù)和所述時鐘信號,并且將所述串行數(shù)據(jù)轉(zhuǎn)換為與所述時鐘信號同步的M位接收器并行數(shù)據(jù)流;接收器位序列改變電路,其通過執(zhí)行與所述傳送器改變處理相反的接收器改變處理來改變所述接收器并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列恢復(fù)的并行數(shù)據(jù)流;接收器循環(huán)模式生成電路,其具有與所述傳送器循環(huán)模式生成電路相同的結(jié)構(gòu),所述接收器循環(huán)模式生成電路通過使用所述位序列恢復(fù)的并行數(shù)據(jù)流中的位序列作為初始值來生成基準循環(huán)模式,并且將所述基準循環(huán)模式轉(zhuǎn)換為M位基準并行數(shù)據(jù)流;可選的第二位序列改變電路,其通過執(zhí)行與所述傳送器改變處理相同的第二改變處理來改變所述基準并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列改變的基準并行數(shù)據(jù)流;和比較和檢查電路,其進行以下比較之一(i)將所述接收器并行數(shù)據(jù)流與所述位序列改變的基準并行數(shù)據(jù)流進行比較,和(ii)將所述位序列恢復(fù)的并行數(shù)據(jù)流與所述基準并行數(shù)據(jù)流進行比較。
      2.如權(quán)利要求1所述的系統(tǒng),其中被用作初始值的位序列是所述位序列恢復(fù)的并行數(shù) 據(jù)流的第一個字中的位序列。
      3.如權(quán)利要求1或2所述的系統(tǒng),其中所述指定位包括最高有效位和最低有效位中的 至少一個。
      4.如權(quán)利要求1或2所述的系統(tǒng),其中所述傳送器改變處理包括在每個字中對位序列 從最高有效位向最低有效位進行反轉(zhuǎn)。
      5.一種數(shù)據(jù)接收器,包括去串行器,其接收串行數(shù)據(jù)和時鐘信號,并且將所述串行數(shù)據(jù)轉(zhuǎn)換為與所述時鐘信號 同步的M位接收器并行數(shù)據(jù)流;接收器位序列改變電路,其通過執(zhí)行第一改變處理來改變所述接收器并行數(shù)據(jù)流的每 個字中的位序列,從而生成位序列恢復(fù)的并行數(shù)據(jù)流,所述第一改變處理包括將所述接收 器并行數(shù)據(jù)流的每個字中的指定位彼此替換;接收器循環(huán)模式生成電路,其通過使用所述位序列恢復(fù)的并行數(shù)據(jù)流中的位序列作為 初始值來生成具有N位模式長度的基準循環(huán)模式,其中N和M均為大于1的整數(shù),并且N和 M彼此不同,所述接收器循環(huán)模式生成電路進一步將所述基準循環(huán)模式轉(zhuǎn)換為M位基準并行數(shù)據(jù)流;可選的第二位序列改變電路,其通過執(zhí)行與所述第一改變處理相反的第二改變處理來 改變所述基準并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列改變的基準并行數(shù)據(jù)流; 禾口比較和檢查電路,其進行以下比較之一 (i)將所述接收器并行數(shù)據(jù)流與所述位序列 改變的基準并行數(shù)據(jù)流進行比較,和(ii)將所述位序列恢復(fù)的并行數(shù)據(jù)流與所述基準并 行數(shù)據(jù)流進行比較。
      6.如權(quán)利要求5所述的數(shù)據(jù)接收器,其中被用作初始值的位序列是所述位序列恢復(fù)的 并行數(shù)據(jù)流的第一個字中的序列。
      7.如權(quán)利要求5或6所述的數(shù)據(jù)接收器,其中所述串行數(shù)據(jù)具有循環(huán)模式,所述循環(huán)模 式具有不等于N位的經(jīng)改變的模式長度。
      8.如權(quán)利要求5或6所述的數(shù)據(jù)接收器,其中所述串行數(shù)據(jù)具有循環(huán)模式,所述循環(huán)模 式具有NXM位的經(jīng)改變的模式長度。
      9.如權(quán)利要求5或6所述的數(shù)據(jù)接收器,其中所述指定位包括最高有效位和最低有效 位中的至少一個。
      10.如權(quán)利要求5或6所述的數(shù)據(jù)接收器,其中所述第一改變處理包括在每個字中對位 序列從最高有效位向最低有效位進行反轉(zhuǎn)。
      11.一種數(shù)據(jù)傳送器,包括傳送器循環(huán)模式生成電路,其生成具有N位模式長度的傳送器循環(huán)模式,并且將所述 傳送器循環(huán)模式轉(zhuǎn)換為M位傳送器并行數(shù)據(jù)流,其中N和M均為大于1的整數(shù),并且N和M 彼此不同;傳送器位序列改變電路,其通過執(zhí)行傳送器改變處理來改變所述傳送器并行數(shù)據(jù)流的 每個字中的位序列,從而生成位序列改變的傳送器并行數(shù)據(jù)流,所述傳送器改變處理包括 將所述傳送器并行數(shù)據(jù)流的每個字中的指定位彼此替換;串行器,其將所述位序列改變的傳送器并行數(shù)據(jù)流轉(zhuǎn)換為與時鐘信號同步的串行數(shù) 據(jù),并且將所述串行數(shù)據(jù)與所述時鐘信號一起進行傳送。
      12.如權(quán)利要求11所述的數(shù)據(jù)傳送器,其中所述指定位包括最高有效位和最低有效位 中的至少一個。
      13.如權(quán)利要求11所述的數(shù)據(jù)傳送器,其中所述傳送器改變處理包括在每個字中對位 序列從最高有效位向最低有效位進行反轉(zhuǎn)。
      14.一種測試通信系統(tǒng)的方法,包括通過使用傳送器循環(huán)模式生成電路生成具有N位模式長度的傳送器循環(huán)模式,并且將 所述傳送器循環(huán)模式轉(zhuǎn)換為M位傳送器并行數(shù)據(jù)流,其中N和M均為大于1的整數(shù),并且N 和M彼此不同;通過執(zhí)行傳送器改變處理來改變所述傳送器并行數(shù)據(jù)流的每個字中的位序列,從而生 成位序列改變的傳送器并行數(shù)據(jù)流,所述傳送器改變處理包括將所述傳送器并行數(shù)據(jù)流的 每個字中的指定位彼此替換;將所述位序列改變的傳送器并行數(shù)據(jù)流轉(zhuǎn)換為與時鐘信號同步的串行數(shù)據(jù),并將所述 串行數(shù)據(jù)與所述時鐘信號一起進行傳送;接收所述串行數(shù)據(jù)和所述時鐘信號,并且將所述串行數(shù)據(jù)轉(zhuǎn)換為與所述時鐘信號同步的M位接收器并行數(shù)據(jù)流;通過執(zhí)行與所述傳送器改變處理相反的接收器改變處理來改變所述接收器并行數(shù)據(jù)流的每個字中的位序列,從而生成位序列恢復(fù)的并行數(shù)據(jù)流;在具有與所述傳送器循環(huán)模式生成電路相同結(jié)構(gòu)的接收器循環(huán)模式生成電路中,通過 使用所述位序列恢復(fù)的并行數(shù)據(jù)流中的位序列作為初始值來生成基準循環(huán)模式,并且將所 述基準循環(huán)模式轉(zhuǎn)換為M位基準并行數(shù)據(jù)流;可選地,通過執(zhí)行與所述傳送器改變處理相同的第二改變處理來改變所述基準并行數(shù) 據(jù)流的每個字中的位序列,從而生成位序列改變的基準并行數(shù)據(jù)流;并且進行以下比較之一 (i)將所述接收器并行數(shù)據(jù)流與所述位序列改變的基準并行數(shù)據(jù) 流進行比較,和(ii)將所述位序列恢復(fù)的并行數(shù)據(jù)流與所述基準并行數(shù)據(jù)流進行比較。
      15.如權(quán)利要求14所述的方法,其中被用作初始值的位序列是所述位序列恢復(fù)的并行 數(shù)據(jù)流的第一個字中的位序列。
      16.如權(quán)利要求14或15所述的方法,其中所述指定位包括最高有效位和最低有效位中 的至少一個。
      17.如權(quán)利要求14或15所述的方法,其中所述傳送器改變處理包括在每個字中對位序 列從最高有效位向最低有效位進行反轉(zhuǎn)。
      18.一種接收測試數(shù)據(jù)的方法,包括接收串行數(shù)據(jù)和時鐘信號,并且將所述串行數(shù)據(jù)轉(zhuǎn)換為與所述時鐘信號同步的M位接 收器并行數(shù)據(jù)流;通過執(zhí)行第一改變處理來改變所述接收器并行數(shù)據(jù)流的每個字中的位序列,從而生成 位序列恢復(fù)的并行數(shù)據(jù)流,所述第一改變處理包括將所述接收器并行數(shù)據(jù)流的每個字中的 指定位彼此替換;通過使用所述位序列恢復(fù)的并行數(shù)據(jù)流中的位序列作為初始值來生成具有N位模式 長度的基準循環(huán)模式,并且將所述基準循環(huán)模式轉(zhuǎn)換為M位基準并行數(shù)據(jù)流,其中N和M均 為大于1的整數(shù),并且N和M彼此不同;可選地,通過執(zhí)行與所述第一改變處理相反的第二改變處理來改變所述基準并行數(shù)據(jù) 流的每個字中的位序列,從而生成位序列改變的基準并行數(shù)據(jù)流;并且進行以下比較之一 (i)將所述接收器并行數(shù)據(jù)流與所述位序列改變的基準并行數(shù)據(jù) 流進行比較,和(ii)將所述位序列恢復(fù)的并行數(shù)據(jù)流與所述基準并行數(shù)據(jù)流進行比較。
      19.如權(quán)利要求18所述的方法,其中被用作初始值的位序列是所述位序列恢復(fù)的并行 數(shù)據(jù)流的第一個字中的位序列。
      20.如權(quán)利要求18或19所述的方法,其中所述串行數(shù)據(jù)具有循環(huán)模式,所述循環(huán)模式 具有不等于N位的經(jīng)改變的模式長度。
      21.如權(quán)利要求18或19所述的方法,其中所述串行數(shù)據(jù)具有循環(huán)模式,所述循環(huán)模式 具有NXM位的經(jīng)改變的模式長度。
      22.如權(quán)利要求18或19所述的方法,其中所述指定位包括最高有效位和最低有效位中 的至少一個。
      23.如權(quán)利要求18或19所述的方法,其中所述第一改變處理包括在每個字中對位序列從最高有效位向最低有效位進行反轉(zhuǎn)。
      24.一種傳送測試數(shù)據(jù)的方法,包括生成具有N位模式長度的傳送器循環(huán)模式,并且將所述傳送器循環(huán)模式轉(zhuǎn)換為M位傳 送器并行數(shù)據(jù)流,其中N和M均為大于1的整數(shù),并且N和M彼此不同;通過執(zhí)行傳送器改變處理來改變所述傳送器并行數(shù)據(jù)流的每個字中的位序列,從而生 成位序列改變的傳送器并行數(shù)據(jù)流,所述傳送器改變處理包括將所述傳送器并行數(shù)據(jù)流的 每個字中的指定位彼此替換;并且將所述位序列改變的傳送器并行數(shù)據(jù)流轉(zhuǎn)換為與時鐘信號同步的串行數(shù)據(jù),并且將所 述串行數(shù)據(jù)與所述時鐘信號一起進行傳送。
      25.如權(quán)利要求24所述的方法,其中所述指定位包括最高有效位和最低有效位中的至 少一個。
      26.如權(quán)利要求24或25所述的方法,其中所述傳送器改變處理包括在每個字中對位序 列從最高有效位向最低有效位進行反轉(zhuǎn)。
      全文摘要
      生成具有N位模式長度的傳送器循環(huán)模式并將其轉(zhuǎn)換為M位傳送器并行數(shù)據(jù)流,其中N≠M。通過執(zhí)行傳送器改變處理,生成位序列改變的傳送器并行數(shù)據(jù)流,并且其被轉(zhuǎn)換為串行數(shù)據(jù)并與時鐘信號一起傳送。接收所述串行數(shù)據(jù)并將其轉(zhuǎn)換為M位接收器并行數(shù)據(jù)流,并且通過執(zhí)行與所述傳送器改變處理相反的處理,生成位序列恢復(fù)的并行數(shù)據(jù)流。通過使用所述位序列恢復(fù)的并行數(shù)據(jù)流中的位序列作為初始值來生成接收器循環(huán)模式,并且將其轉(zhuǎn)換為M位基準并行數(shù)據(jù)流,并且通過執(zhí)行與所述傳送器改變處理相同的處理,生成位序列改變的基準并行數(shù)據(jù)流,并與所接收的并行數(shù)據(jù)進行比較以測試所述數(shù)據(jù)是否被正確接收。
      文檔編號H04L1/24GK101848073SQ20101014319
      公開日2010年9月29日 申請日期2010年3月24日 優(yōu)先權(quán)日2009年3月24日
      發(fā)明者森泉龍一 申請人:川崎微電子股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1