国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種雙接收機(jī)共享rssi監(jiān)控電路的裝置的制作方法

      文檔序號(hào):7915513閱讀:491來源:國(guó)知局
      專利名稱:一種雙接收機(jī)共享rssi監(jiān)控電路的裝置的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及光通信領(lǐng)域,尤其涉及CSFP封裝的OLT光模塊中,讓雙接收機(jī)共用一個(gè)RSSI監(jiān)控電路的裝置。
      背景技術(shù)
      GEPON (Gigabit Ethernet Passive Optical Network 吉比特以太無源光網(wǎng)絡(luò)) 是目前最具發(fā)展前景的一種光纖網(wǎng)絡(luò),由OLT (Optical Line Terminal光線路終端)、0ΝΤ (Optical Network Terminal光網(wǎng)絡(luò)終端)和光配線網(wǎng)絡(luò)構(gòu)成。GEPON的工作模式為異步的時(shí)分多址模式,在上行業(yè)務(wù)中,OLT系統(tǒng)給每個(gè)用戶一個(gè)傳輸數(shù)據(jù)的時(shí)隙,由ONT向OLT 發(fā)送上行數(shù)據(jù)。因時(shí)分多址的工作模式,故其上行數(shù)據(jù)是不連續(xù)的,是由一個(gè)個(gè)突發(fā)數(shù)據(jù)組成。GEPON系統(tǒng)由于各個(gè)ONT的位置不同、距離不同、光線路狀態(tài)不同,因此其光纖中的傳輸損耗就不同,由于各個(gè)數(shù)據(jù)包在光纖網(wǎng)絡(luò)中都是以光信號(hào)為載體,從而造成OLT接收到的各個(gè)數(shù)據(jù)包光功率大小各異。這就要求OLT對(duì)上行突發(fā)光信號(hào)進(jìn)行光功率的監(jiān)控,發(fā)現(xiàn)異常能夠告警。OLT設(shè)備可以分為光電模塊和系統(tǒng)上位機(jī)兩個(gè)部分,光電模塊完成光電信號(hào)的轉(zhuǎn)換,同時(shí)提供光電性能的監(jiān)控與告警?,F(xiàn)有技術(shù)對(duì)接收到的突發(fā)上行數(shù)據(jù)包的光功率大小進(jìn)行監(jiān)控而產(chǎn)生的監(jiān)控信號(hào)為RSSI (Received Signal Strength hdication接收端信號(hào)強(qiáng)度指示)信號(hào)??删幊踢壿嬯嚵蠵LA (Programmable Logic Array),于20世紀(jì)70年代中期出現(xiàn),它是由可編程的與陣列和可編程的或陣列組成。PLA的配置數(shù)據(jù)決定了 PLA內(nèi)部陣列的互連關(guān)系和邏輯功能,改變這些數(shù)據(jù),也就改變了器件的邏輯功能?,F(xiàn)在單片機(jī)技術(shù)的發(fā)展日新月益,功能越來越強(qiáng)大,很多微處理器產(chǎn)品系列中都增加了 PLA的功能。如圖1所示,為現(xiàn)有技術(shù)中OLT單通道光接收機(jī)的RSSI監(jiān)控電路結(jié)構(gòu)示意圖。當(dāng) ONT上行突發(fā)光信號(hào)輸入到OLT光接收機(jī)后,光接收機(jī)將光信號(hào)轉(zhuǎn)換為電信號(hào)作為數(shù)據(jù)向后續(xù)系統(tǒng)輸出,該電信號(hào)還同時(shí)作為RSSI信號(hào)輸出到RSSI監(jiān)控電路以供監(jiān)控和告警用。 RSSI監(jiān)控電路中的RSSI監(jiān)測(cè)單元將該電信號(hào)轉(zhuǎn)換為與輸入光功率大小成比例的模擬電壓;而后采樣保持電路將該模擬電壓保持,以供微處理器中的模數(shù)轉(zhuǎn)換器進(jìn)行采集;模數(shù)轉(zhuǎn)換器將該模擬電壓轉(zhuǎn)換為二進(jìn)制編碼的監(jiān)測(cè)光功率值,完成采集過程;最后該監(jiān)測(cè)光功率值儲(chǔ)存在存儲(chǔ)單元上供上位機(jī)讀取。由于ONT的發(fā)光時(shí)隙是OLT上位機(jī)決定的,故RSSI 監(jiān)控電路的控制信號(hào)RSSI Trigger (接收端信號(hào)強(qiáng)度指示觸發(fā)信號(hào))也由上位機(jī)給出,如此才能與ONT的工作狀態(tài)相對(duì)應(yīng)。RSSI Trigger發(fā)送到采樣保持電路,用于控制該采樣保持電路工作與否;RSSI Trigger還發(fā)送到微處理器的中斷輸入管腳,用于控制模數(shù)轉(zhuǎn)換器的工作與否。目前的光通信市場(chǎng)競(jìng)爭(zhēng)越來越激烈,通信設(shè)備要求的體積越來越小,接口板包含的接口密度越來越高。傳統(tǒng)的光接收機(jī)和光發(fā)射機(jī)分離的光模塊,因其體積較大,已經(jīng)很難適應(yīng)現(xiàn)代通信設(shè)備的要求。因此小封裝光收發(fā)模塊因其體積小、材料成本低、功耗低等特點(diǎn)代表了新一代光通信器件的發(fā)展趨勢(shì),是下一代高速網(wǎng)絡(luò)的基石。
      CSFP MSACCompact SmalI-Form-Factor Pluggable Multi Source Agreement 密集小封裝可插拔多源協(xié)議)國(guó)際聯(lián)盟定義了新的小型化可插拔封裝標(biāo)準(zhǔn)CSFP,通過利用高度集成的可接收也可發(fā)送光信號(hào)的雙向光學(xué)組件,大大減少了光模塊的元器件成本、體積以及功耗。雙通道的CSFP封裝的光模塊則更進(jìn)一步,同時(shí)使用兩個(gè)雙向光學(xué)組件來實(shí)現(xiàn)原來同一外型尺寸下兩個(gè)通道的雙向收發(fā),增加了端口密度,提高了數(shù)據(jù)吞吐量,從而降低了網(wǎng)絡(luò)設(shè)備成本。這些雙向收發(fā)的通道都需要RSSI監(jiān)測(cè)的功能。如圖2所示,為現(xiàn)有技術(shù)中雙接收機(jī)的RSSI監(jiān)控電路結(jié)構(gòu)示意圖。現(xiàn)有技術(shù)用兩套R(shí)SSI監(jiān)控電路來分別獨(dú)立的對(duì)雙接收機(jī)的不同通道進(jìn)行RSSI監(jiān)測(cè)。對(duì)于有體積要求的光模塊而言,這就浪費(fèi)了非常多的布板空間,同時(shí)增加了不小的功耗,易導(dǎo)致散熱問題,還容易導(dǎo)致端口有限的單片機(jī)的端口資源緊張。

      發(fā)明內(nèi)容
      針對(duì)上述問題,本發(fā)明的目的在于提供一種能夠讓雙接收機(jī)的不同通道共用一個(gè) RSSI監(jiān)控電路的裝置,從而更進(jìn)一步減小OLT光模塊的體積,減小功耗,降低生產(chǎn)成本。本發(fā)明的目的通過以下的技術(shù)方案來完成一種雙接收機(jī)共享RSSI監(jiān)控電路的裝置,包括至少部分的用于將光信號(hào)轉(zhuǎn)換為電信號(hào)的第一接收機(jī)、第二接收機(jī),至少部分的用于獲取該電信號(hào)并將該電信號(hào)轉(zhuǎn)換為模擬電壓的RSSI監(jiān)測(cè)單元,至少部分的用于保持該模擬電壓的采樣保持電路,至少部分的用于采集該模擬電壓并生成監(jiān)測(cè)光功率值的模數(shù)轉(zhuǎn)換器,至少部分的用于存儲(chǔ)該監(jiān)測(cè)光功率值得第一存儲(chǔ)單元、第二存儲(chǔ)單元,至少部分的用于讀取該監(jiān)測(cè)光功率值同時(shí)向RSSI監(jiān)控電路發(fā)送第一 RSSI Trigger與第二 RSSI Trigger的上位機(jī),還包括至少部分的用于根據(jù)第二 RSSI Trigger選擇光接收機(jī)的選擇開關(guān),至少部分的用于對(duì)第一 RSSI Trigger與第二 RSSI Trigger進(jìn)行或運(yùn)算的或門;
      第一光接收機(jī)輸出端連接到選擇開關(guān)一個(gè)輸入端,第二光接收機(jī)輸出端連接到選擇開關(guān)另一個(gè)輸入端;選擇開關(guān)輸出端連接到RSSI監(jiān)測(cè)單元輸入端;RSSI監(jiān)測(cè)單元輸出端連接到采樣保持電路輸入端;采樣保持電路輸出端連接到模數(shù)轉(zhuǎn)換器輸入端;模數(shù)轉(zhuǎn)換器輸出端同時(shí)分別連接到第一存儲(chǔ)單元輸入端、第二存儲(chǔ)單元輸入端;第一存儲(chǔ)單元輸出端與第二存儲(chǔ)單元輸出端同時(shí)連接到上位機(jī)輸入端;上位機(jī)第一 RSSI Trigger輸出端同時(shí)分別連接到或門一端輸入端、模數(shù)轉(zhuǎn)換器控制端,上位機(jī)第二 RSSI Trigger輸出端同時(shí)分別連接到選擇開關(guān)控制端、或門另一端輸入端、模數(shù)轉(zhuǎn)換器控制端;或門輸出端連接到采樣保持電路控制端。進(jìn)一步的,還包括電容C和電阻R ;電阻R—端接上位機(jī)第二 RSSI Trigger輸出端,電阻R另一端同時(shí)分別連接電容C 一端、選擇開關(guān)控制端;電容C另一端接地。增加電容和電阻,通過電容的充放電過程可以使第二 RSSI Trigger延緩進(jìn)入選擇開關(guān),這就給采樣保持電路和模數(shù)轉(zhuǎn)換器充分的時(shí)間去完成采集過程,減少選擇開關(guān)閉合時(shí)產(chǎn)生的噪音信號(hào)。又進(jìn)一步的,所述模數(shù)轉(zhuǎn)換器、第一存儲(chǔ)單元、第二存儲(chǔ)單元集成在微處理器中; 微處理器的第一中斷輸入管腳連接到上位機(jī)第一 RSSI Trigger輸出端,第二中斷輸入管腳連接到上位機(jī)第二 RSSI Trigger輸出端;微處理器用于根據(jù)第一 RSSI Trigger或第二RSSI Trigger控制模數(shù)轉(zhuǎn)換器工作。使用集成了模數(shù)轉(zhuǎn)換器和存儲(chǔ)單元的微處理器,比分離的模數(shù)轉(zhuǎn)換器和存儲(chǔ)單元更加節(jié)省面板空間,同時(shí)功耗與生產(chǎn)成本更低;通過微處理器的中斷管腳來作為模數(shù)轉(zhuǎn)換器的控制端,節(jié)約了端口資源。再進(jìn)一步的,所述或門集成在具有PLA的微處理器中;或門一端輸入端連接到第一中斷輸入管腳,或門另一端輸入端連接到第二中斷輸入管腳。將或門集成在具有PLA的微處理器中,節(jié)省了面板空間;中斷管腳在作為模數(shù)轉(zhuǎn)換器控制端的同時(shí)還作為或門的輸入端,節(jié)約了端口資源。本發(fā)明的有益效果在于本發(fā)明公開了一種雙接收機(jī)共享RSSI監(jiān)控電路的裝置, 通過增加選擇開關(guān)來選擇具體連接到哪一個(gè)光接收機(jī)進(jìn)行RSSI監(jiān)測(cè),通過增加或門來保證不論選擇哪個(gè)光接收機(jī)都能進(jìn)行光功率數(shù)據(jù)的采集過程,最終使雙接收機(jī)能夠共享一個(gè) RSSI監(jiān)控電路。如此,本裝置在現(xiàn)有技術(shù)的基礎(chǔ)上節(jié)省了一路RSSI監(jiān)控電路,簡(jiǎn)化了系統(tǒng)設(shè)計(jì)的復(fù)雜度增強(qiáng)了產(chǎn)品的穩(wěn)定性,節(jié)省了面板空間從而減小了 OLT光模塊的體積,降低了生產(chǎn)成本和功耗。


      圖1是現(xiàn)有技術(shù)中OLT單通道光接收機(jī)的RSSI監(jiān)控電路結(jié)構(gòu)示意圖; 圖2是現(xiàn)有技術(shù)中雙接收機(jī)的RSSI監(jiān)控電路結(jié)構(gòu)示意圖3是本發(fā)明具體實(shí)施例的雙接收機(jī)共享RSSI監(jiān)控電路的裝置的模塊示意圖; 圖4是本發(fā)明具體實(shí)施例的雙接收機(jī)共享RSSI監(jiān)控電路的裝置的電路結(jié)構(gòu)圖。
      具體實(shí)施例方式本說明書中公開的所有特征,或公開的所有方法或過程中的步驟,除了互相排斥的特征和/或步驟以外,均可以以任何方式組合。本說明書(包括任何權(quán)利要求、摘要和附圖)中公開的任一特征,除非特別敘述,均可被其他等效或具有類似目的的替代特征加以替換。即,除非特別敘述,每個(gè)特征只是一系列等效或類似特征中的一個(gè)例子而已。同時(shí)本說明書中對(duì)替代特征的描述是對(duì)等同技術(shù)特征的描述,不得視為對(duì)公眾的捐獻(xiàn)。本說明書(包括任何權(quán)利要求、摘要和附圖)中用語若同時(shí)具有一般含義與本領(lǐng)域特有含義的,如無特殊說明,均定義為本領(lǐng)域特有含義。如圖3所示,為本發(fā)明具體實(shí)施例的雙接收機(jī)共享RSSI監(jiān)控電路的裝置的模塊示意圖。該雙接收機(jī)共享RSSI監(jiān)控電路的裝置包括第一接收機(jī)、第二接收機(jī),RSSI監(jiān)測(cè)單元, 采樣保持電路,模數(shù)轉(zhuǎn)換器,第一存儲(chǔ)單元、第二存儲(chǔ)單元,上位機(jī),選擇開關(guān),或門、電容C 和電阻R組成。第一光接收機(jī)輸出端連接到選擇開關(guān)一個(gè)輸入端,第二光接收機(jī)輸出端連接到選擇開關(guān)另一個(gè)輸入端;選擇開關(guān)輸出端連接到RSSI監(jiān)測(cè)單元輸入端;RSSI監(jiān)測(cè)單元輸出端連接到采樣保持電路輸入端;采樣保持電路輸出端連接到模數(shù)轉(zhuǎn)換器輸入端;模數(shù)轉(zhuǎn)換器輸出端同時(shí)分別連接到第一存儲(chǔ)單元輸入端、第二存儲(chǔ)單元輸入端;第一存儲(chǔ)單元輸出端與第二存儲(chǔ)單元輸出端同時(shí)連接到上位機(jī)輸入端;上位機(jī)第一 RSSI Trigger輸出端同時(shí)分別連接到或門一端輸入端、模數(shù)轉(zhuǎn)換器控制端,上位機(jī)第二 RSSI Trigger輸出端同時(shí)分別連接到選擇開關(guān)控制端、或門另一端輸入端、模數(shù)轉(zhuǎn)換器控制端;或門輸出端連接到采樣保持電路控制端。阻R—端接上位機(jī)第二 RSSI Trigger輸出端,電阻R另一端同時(shí)分別連接電容C 一端、選擇開關(guān)控制端;電容C另一端接地。本發(fā)明中的選擇開關(guān)為單刀雙擲開關(guān),以第二 RSSI Trigger為控制信號(hào);在第二 RSSI Trigger為低電平時(shí),選擇開關(guān)連接到第一光接收機(jī);當(dāng)?shù)诙?RSSI Trigger為高電平時(shí),選擇開關(guān)連接到第二光接收機(jī)。RSSI監(jiān)測(cè)單元負(fù)責(zé)將對(duì)應(yīng)光接收機(jī)輸出的電信號(hào)轉(zhuǎn)換為與輸入光功率強(qiáng)度成比例的模擬電壓電平,具體的比例視器件選用不同而不同,選用阻性器件時(shí)為線性比例,選用容性器件時(shí)為非線性比例。采樣保持電路在或門的控制下保持該模擬電壓,以供模數(shù)轉(zhuǎn)換器采集?;蜷T的作用是不論選擇哪個(gè)光接收機(jī)都能保證采樣保持電路實(shí)時(shí)開啟,即不論第一 RSSI Trigger還是第二 RSSI Trigger為高電平時(shí),都啟動(dòng)采樣保持電路。電阻R和電容C組成一個(gè)延時(shí)電路,使選擇開關(guān)的閉合延后于采樣保持電路,避免選擇開關(guān)閉合時(shí)的噪聲對(duì)監(jiān)測(cè)結(jié)果的干擾。第一 RSSI Trigger與第二 RSSI Trigger均由上位機(jī)生成,上位機(jī)在決定ONT的發(fā)光時(shí)隙時(shí)也就決定了應(yīng)當(dāng)發(fā)送哪個(gè)RSSI Trigger.模數(shù)轉(zhuǎn)換器根據(jù)是第一 RSSI Trigger還是第二 RSSI Trigger,來使用第一存儲(chǔ)單元或第二存儲(chǔ)單元。根據(jù)本發(fā)明的一個(gè)實(shí)施例,所述模數(shù)轉(zhuǎn)換器、第一存儲(chǔ)單元、第二存儲(chǔ)單元、或門都集成在帶有PLA的微處理器中。微處理器的第一中斷輸入管腳連接到上位機(jī)第一 RSSI Trigger輸出端,第二中斷輸入管腳連接到上位機(jī)第二 RSSI Trigger輸出端;或門一端輸入端連接到第一中斷輸入管腳,或門另一端輸入端連接到第二中斷輸入管腳。微處理器用于根據(jù)第一 RSSI Trigger或第二 RSSI Trigger控制模數(shù)轉(zhuǎn)換器工作,當(dāng)接收到第一 RSSI Trigger即第一中斷輸入管腳為高電平時(shí),使模數(shù)轉(zhuǎn)換器開始工作,并使用第一存儲(chǔ)單元來存儲(chǔ)監(jiān)測(cè)光功率值;當(dāng)接收到第二 RSSI Trigger即第二中斷輸入管腳為高電平時(shí),使模數(shù)轉(zhuǎn)換器開始工作,并使用第二存儲(chǔ)單元來存儲(chǔ)監(jiān)測(cè)光功率值。同時(shí)微處理器還將第一 RSSI Trigger和第二 RSSI Trigger發(fā)送到或門,進(jìn)行或運(yùn)算。如此使用集成了模數(shù)轉(zhuǎn)換器和存儲(chǔ)單元的微處理器,比分離的模數(shù)轉(zhuǎn)換器和存儲(chǔ)單元更加節(jié)省面板空間,同時(shí)功耗與生產(chǎn)成本更低;中斷管腳在作為模數(shù)轉(zhuǎn)換器控制端的同時(shí)還作為或門的輸入端,節(jié)約了端口資源。如圖4所示,為本發(fā)明具體實(shí)施例的雙接收機(jī)共享RSSI監(jiān)控電路的裝置的電路結(jié)構(gòu)圖。選擇開關(guān)Wl為單刀雙擲開關(guān);RSSI監(jiān)測(cè)單元為型號(hào)為AD8317的芯片;采樣保持電路由單刀單擲開關(guān)W2和電容C4組成;電阻Rl和電容C3組成延遲電路;微處理器選用了美國(guó)ADI公司ADUC7020微處理器,該款微處理器功能齊全,自帶PLA、模數(shù)轉(zhuǎn)換器、存儲(chǔ)器等,能夠?qū)崿F(xiàn)模數(shù)轉(zhuǎn)換器、第一存儲(chǔ)單元、第二存儲(chǔ)單元以及或門的功能。當(dāng)?shù)诙?RSSI Trigger為低電平時(shí),選擇開關(guān)Wl連接到作為第一光接收機(jī)輸出端的電容Cl 一端;當(dāng)?shù)诙?RSSI Trigger為高電平時(shí),選擇開關(guān)Wl連接到作為第二光接收機(jī)輸出端的電容C2 —端。 芯片AD8317輸入端連接到Wl輸出端,將光接收機(jī)輸出的電信號(hào)轉(zhuǎn)換為與其接收光功率強(qiáng)度成對(duì)數(shù)比例的模擬電壓。開關(guān)W2和電容C4組成采樣保持電路,開關(guān)W2在ADUC7020的控制下開啟或關(guān)閉,電容C4將該模擬電壓進(jìn)行采樣和保持后送至ADuC7020。當(dāng)ADuC7020 第一中斷輸入管腳為高電平時(shí),ADuC7020利用其內(nèi)部的模數(shù)轉(zhuǎn)換器對(duì)模擬電壓做模擬數(shù)字轉(zhuǎn)換處理,并將轉(zhuǎn)換后的二進(jìn)制碼的監(jiān)測(cè)光功率值存儲(chǔ)在第一存儲(chǔ)單元內(nèi),供上位機(jī)讀?。划?dāng)ADuC7020第二中斷輸入管腳為高電平時(shí),ADUC7020利用其內(nèi)部的模數(shù)轉(zhuǎn)換器對(duì)模擬電壓做模擬數(shù)字轉(zhuǎn)換處理,并將轉(zhuǎn)換后的二進(jìn)制碼的監(jiān)測(cè)光功率值存儲(chǔ)在第二存儲(chǔ)單元內(nèi), 供上位機(jī)讀取。ADUC7020還將第一中斷輸入管腳與第二中斷輸入管腳的電平狀態(tài)做或運(yùn)算,并將運(yùn)算結(jié)果發(fā)送到采樣保持電路的開關(guān)W2。最后上位機(jī)讀取監(jiān)測(cè)光功率值,完成監(jiān)控和告警功能。
      權(quán)利要求
      1.一種雙接收機(jī)共享RSSI監(jiān)控電路的裝置,包括至少部分的用于將光信號(hào)轉(zhuǎn)換為電信號(hào)的第一接收機(jī)、第二接收機(jī),至少部分的用于獲取該電信號(hào)并將該電信號(hào)轉(zhuǎn)換為模擬電壓的RSSI監(jiān)測(cè)單元,至少部分的用于保持該模擬電壓的采樣保持電路,至少部分的用于采集該模擬電壓并生成監(jiān)測(cè)光功率值的模數(shù)轉(zhuǎn)換器,至少部分的用于存儲(chǔ)該監(jiān)測(cè)光功率值得第一存儲(chǔ)單元、第二存儲(chǔ)單元,至少部分的用于讀取該監(jiān)測(cè)光功率值同時(shí)向RSSI監(jiān)控電路發(fā)送第一 RSSI Trigger與第二 RSSI Trigger的上位機(jī),其特征在于還包括至少部分的用于根據(jù)第二RSSI Trigger選擇光接收機(jī)的選擇開關(guān),至少部分的用于對(duì)第一 RSSI Trigger與第二 RSSI Trigger進(jìn)行或運(yùn)算的或門;第一光接收機(jī)輸出端連接到選擇開關(guān)一個(gè)輸入端,第二光接收機(jī)輸出端連接到選擇開關(guān)另一個(gè)輸入端;選擇開關(guān)輸出端連接到RSSI監(jiān)測(cè)單元輸入端;RSSI監(jiān)測(cè)單元輸出端連接到采樣保持電路輸入端;采樣保持電路輸出端連接到模數(shù)轉(zhuǎn)換器輸入端;模數(shù)轉(zhuǎn)換器輸出端同時(shí)分別連接到第一存儲(chǔ)單元輸入端、第二存儲(chǔ)單元輸入端;第一存儲(chǔ)單元輸出端與第二存儲(chǔ)單元輸出端同時(shí)連接到上位機(jī)輸入端;上位機(jī)第一 RSSI Trigger輸出端同時(shí)分別連接到或門一端輸入端、模數(shù)轉(zhuǎn)換器控制端,上位機(jī)第二 RSSI Trigger輸出端同時(shí)分別連接到選擇開關(guān)控制端、或門另一端輸入端、模數(shù)轉(zhuǎn)換器控制端;或門輸出端連接到采樣保持電路控制端。
      2.根據(jù)權(quán)利要求1所述雙接收機(jī)共享RSSI監(jiān)控電路的裝置,其特征在于還包括電容C和電阻R ;電阻R —端接上位機(jī)第二 RSSI Trigger輸出端,電阻R另一端同時(shí)分別連接電容C 一端、選擇開關(guān)控制端;電容C另一端接地。
      3.根據(jù)權(quán)利要求1所述雙接收機(jī)共享RSSI監(jiān)控電路的裝置,其特征在于所述模數(shù)轉(zhuǎn)換器、第一存儲(chǔ)單元、第二存儲(chǔ)單元集成在微處理器中;微處理器的第一中斷輸入管腳連接到上位機(jī)第一RSSI Trigger輸出端,第二中斷輸入管腳連接到上位機(jī)第二 RSSI Trigger輸出端;微處理器用于根據(jù)第一 RSSI Trigger或第二 RSSI Trigger控制模數(shù)轉(zhuǎn)換器工作。
      4.根據(jù)權(quán)利要求1所述雙接收機(jī)共享RSSI監(jiān)控電路的裝置,其特征在于所述或門集成在具有PLA的微處理器中;或門一端輸入端連接到第一中斷輸入管腳, 或門另一端輸入端連接到第二中斷輸入管腳。
      全文摘要
      本發(fā)明公開了一種雙接收機(jī)共享RSSI監(jiān)控電路的裝置,通過增加選擇開關(guān)來選擇具體連接到哪一個(gè)光接收機(jī)進(jìn)行RSSI監(jiān)測(cè),通過增加或門來保證不論選擇哪個(gè)光接收機(jī)都能進(jìn)行光功率數(shù)據(jù)的采集過程,最終使雙接收機(jī)能夠共享一個(gè)RSSI監(jiān)控電路。如此,本裝置在現(xiàn)有技術(shù)的基礎(chǔ)上節(jié)省了一路RSSI監(jiān)控電路,簡(jiǎn)化了系統(tǒng)設(shè)計(jì)的復(fù)雜度增強(qiáng)了產(chǎn)品的穩(wěn)定性,節(jié)省了面板空間從而減小了OLT光模塊的體積,降低了生產(chǎn)成本和功耗。
      文檔編號(hào)H04B10/12GK102324965SQ201110280609
      公開日2012年1月18日 申請(qǐng)日期2011年9月21日 優(yōu)先權(quán)日2011年9月21日
      發(fā)明者周健, 宋巖, 賀詩(shī)東 申請(qǐng)人:成都優(yōu)博創(chuàng)技術(shù)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1