国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      單片機(jī)控制dds高速跳頻模塊的制作方法

      文檔序號:7556373閱讀:309來源:國知局
      專利名稱:單片機(jī)控制dds高速跳頻模塊的制作方法
      技術(shù)領(lǐng)域
      本實用新型涉及一種單片機(jī)控制DDS高速跳頻模塊。
      背景技術(shù)
      跳頻技術(shù)最早應(yīng)用于軍事通信,從上個世紀(jì)60年代開始,國外就一直在進(jìn)行新的擴(kuò)頻通信體制、理論和技術(shù)的研究。在跳頻通信中,收發(fā)雙方都按照預(yù)定的規(guī)律對傳輸信號的載波進(jìn)行離散變化,跳頻技術(shù)具有優(yōu)良的抗干擾性能,它可以有效的避開干擾,發(fā)揮通信效能?,F(xiàn)已成為軍用抗干擾通信技術(shù)的核心之一。近年來,跳頻通信在民用通信系統(tǒng)中的應(yīng)用也越來越受到重視,特別是在蜂窩移動電話系統(tǒng)和無線局域網(wǎng)中的應(yīng)用越來越受到重視。在未來的通信中,需要有抗干擾能力強(qiáng)和信息容量大的通信系統(tǒng),特別是要滿足高速數(shù)據(jù)通信的要求等等,為此,基于跳頻技術(shù)的數(shù)據(jù)通信系統(tǒng)的產(chǎn)生和發(fā)展就成為了一種必然。

      實用新型內(nèi)容本實用新型的目的在于克服現(xiàn)有技術(shù)的不足,提供一種采用低功耗的高速單片機(jī)作為主控MCU,主控MCU與直接數(shù)字頻率合成器DDS之間的接口電路為25M的串行接口電路,換頻速度快,誤差小,運行可靠,成本低,系統(tǒng)穩(wěn)定,滿足高速跳頻通信系統(tǒng)需求的單片機(jī)控制DDS高速跳頻模塊。本實用新型的目的是通過以下技術(shù)方案來實現(xiàn)的:單片機(jī)控制DDS高速跳頻模塊,它包括數(shù)據(jù)讀取接口、主控MCU、高速接口電路、直接數(shù)字頻率合成器DDS和低通濾波器,所述的數(shù)據(jù)讀取接口輸入端與并口相連接,數(shù)據(jù)讀取接口輸出端連接于主控MCU輸入端,主控MCU輸出端與高速接口電路輸入端相連接,高速接口電路連接于直接數(shù)字頻率合成器DDS輸入端,直接數(shù)字頻率合成器DDS輸出端與低通濾波器相連接,所述的主控MCU為8051內(nèi)核混合信號微控制器 C8051F120,高速接口電路為25M的串行接口電路。本實用新型的有益效果是:本實用新型采用低功耗的高速單片機(jī)作為主控MCU,主控MCU與直接數(shù)字頻率合成器DDS之間的接口電路為25M的串行接口電路,換頻速度快,誤差小,運行可靠,成本低,體積小,系統(tǒng)穩(wěn)定,滿足高速跳頻通信系統(tǒng)的需求。

      圖1為本實用新型結(jié)構(gòu)方框圖。
      具體實施方式
      以下結(jié)合附圖進(jìn)一步詳細(xì)描述本實用新型的技術(shù)方案:如圖1所示,單片機(jī)控制DDS高速跳頻模塊,它包括數(shù)據(jù)讀取接口、主控MCU、高速接口電路、直接數(shù)字頻率合成器DDS和低通濾波器,所述的數(shù)據(jù)讀取接口輸入端與并口相連接,數(shù)據(jù)讀取接口輸出端連接于主控MCU輸入端,主控MCU輸出端與高速接口電路輸入端相連接,高速接口電路連接于直接數(shù)字頻率合成器DDS輸入端,直接數(shù)字頻率合成器DDS輸出端與低通濾波器相連接,所述的主控MCU為8051內(nèi)核混合·信號微控制器C8051F120,高速接口電路為25M的串行接口電路。
      權(quán)利要求1.單片機(jī)控制DDS高速跳頻模塊,其特征在于:它包括數(shù)據(jù)讀取接口、主控MCU、高速接口電路、直接數(shù)字頻率合成器DDS和低通濾波器,所述的數(shù)據(jù)讀取接口輸入端與并口相連接,數(shù)據(jù)讀取接口輸出端連接于主控MCU輸入端,主控MCU輸出端與高速接口電路輸入端相連接,高速接口電路連接于直接數(shù)字頻率合成器DDS輸入端,直接數(shù)字頻率合成器DDS輸出端與低通濾波器相連接。
      2.根據(jù)權(quán)利要求1所述的單片機(jī)控制DDS高速跳頻模塊,其特征在于:所述的主控MCU為8051內(nèi)核混合信號微控制器C8051F120。
      3.根據(jù)權(quán)利要求1所述的單片機(jī)控制DDS高速跳頻模塊,其特征在于:所述的高速接口電路為25M的 串行接口電路。
      專利摘要本實用新型公開了一種單片機(jī)控制DDS高速跳頻模塊,它包括數(shù)據(jù)讀取接口、主控MCU、高速接口電路、直接數(shù)字頻率合成器DDS和低通濾波器,所述的數(shù)據(jù)讀取接口輸入端與并口相連接,數(shù)據(jù)讀取接口輸出端連接于主控MCU輸入端,主控MCU輸出端與高速接口電路輸入端相連接,高速接口電路連接于直接數(shù)字頻率合成器DDS輸入端,直接數(shù)字頻率合成器DDS輸出端與低通濾波器相連接,所述的主控MCU為8051內(nèi)核混合信號微控制器C8051F120,高速接口電路為25M的串行接口電路。本實用新型換頻速度快,運行可靠,誤差小,成本低,系統(tǒng)穩(wěn)定,滿足高速跳頻通信系統(tǒng)的需求。
      文檔編號H04B1/713GK203101919SQ20132000423
      公開日2013年7月31日 申請日期2013年1月6日 優(yōu)先權(quán)日2013年1月6日
      發(fā)明者李志剛 申請人:成都市金天之微波技術(shù)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1