一種兼容電路及終端的制作方法
【專利摘要】本發(fā)明公開了一種兼容電路及終端,其中,所述兼容電路包括:不改變現(xiàn)有結(jié)構(gòu)的印刷電路板PCB、及一組管腳到管腳Pin-to-Pin形式且內(nèi)部結(jié)構(gòu)不同的兼容器件;所述兼容器件與所述PCB組裝在一起;所述兼容器件的內(nèi)部結(jié)構(gòu)為與鏈路兼容選擇需求相匹配;所述兼容器件用于對輸入的需要兼容的至少兩條鏈路按照所述鏈路兼容選擇需求進行鏈路選擇輸出。
【專利說明】一種兼容電路及終端
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及電路技術(shù),尤其涉及一種兼容電路及終端。
【背景技術(shù)】
[0002] 本申請發(fā)明人在實現(xiàn)本申請實施例技術(shù)方案的過程中,至少發(fā)現(xiàn)相關(guān)技術(shù)中存在 如下技術(shù)問題:
[0003] 終端,尤其是各種移動終端,如手機已經(jīng)成為目前生活工作中不可缺少的通訊及 娛樂工具,隨著LTE4G時代的到來,手機向著多?;?、多頻段化的方向發(fā)展。根據(jù)市場需求 雙模,三模,甚至五模終端不斷推出,支持手機不同制式的GSM、CDMA、WCDMA、TDD LTE及FDD LTE等等也大量涌現(xiàn),一部手機所支持的頻段更是已經(jīng)擴充到十幾個左右。然而每個運營商 的應(yīng)用制式和頻段是不同的,在終端設(shè)計時為了考慮時效和成本,往往需要兼容不同頻段 和制式來滿足不同運營商的需求。
[0004] 現(xiàn)有方案通常會設(shè)計一個印刷電路板(PCB),PCB作為電子元器件的支撐體,是電 子元器件電氣連接的載體,幾乎每種電子設(shè)備,小到電子手表、計算器,大到計算機及我們 討論的終端,只要包含有集成電路的電子元器件,為了實現(xiàn)電子元器件之間的電氣互連,都 要使用PCB。
[0005] 然而,終端越來越智能化,使得實現(xiàn)各種智能化功能的功能模塊日益增多,電池尺 寸增加、天線數(shù)量增加等等,由于這些終端部件都是在PCB上實現(xiàn)的,因此,終端部件的增 多會一步一步蠶食掉目前有限的PCB布局空間,為了適應(yīng)更多的智能化要求,將所有終端 部件都設(shè)計在一個PCB上幾乎是不可能的,比如終端為手機時,將所有射頻鏈路全部布局 在PCB上就是不可能的。如果增大PCB布局空間來適應(yīng)更多的終端智能化需求,會增加額 外的成本。因為PCB的設(shè)計和制造會直接影響到整個終端的質(zhì)量和成本。
[0006] 綜上所述,現(xiàn)有技術(shù)存在的問題是:將所有終端部件都設(shè)計在一個PCB上幾乎是 不可能的,若增大PCB布局空間來適應(yīng)更多的終端智能化需求會增加額外的成本,也是不 可行的,對于這個問題,目前并未存在有效的解決方案。
【發(fā)明內(nèi)容】
[0007] 有鑒于此,本發(fā)明實施例希望提供一種兼容電路及終端,能滿足智能化終端更多 終端部件的布局要求,具備兼容性,從而無需將所有終端部件都設(shè)計在一個PCB上,也不會 增加額外的成本。
[0008] 本發(fā)明實施例的技術(shù)方案是這樣實現(xiàn)的:
[0009] 本發(fā)明實施例提供了一種兼容電路,所述兼容電路包括:
[0010] 不改變現(xiàn)有結(jié)構(gòu)的印刷電路板PCB、及一組管腳到管腳Pin-to-Pin形式且內(nèi)部結(jié) 構(gòu)不同的兼容器件;所述兼容器件與所述PCB組裝在一起;
[0011] 所述兼容器件的內(nèi)部結(jié)構(gòu)為與鏈路兼容選擇需求相匹配;
[0012] 所述兼容器件用于對輸入的需要兼容的至少兩條鏈路按照所述鏈路兼容選擇需 求進行鏈路選擇輸出。
[0013] 優(yōu)選地,輸入的需要兼容的所述鏈路為兩條,分別為第一鏈路和第二鏈路;
[0014] 相應(yīng)地,一組兼容器件為兩個,分別為第一兼容器件和第二兼容器件;其中,
[0015] 所述第一兼容器件用于連接輸入的第一鏈路至第一輸出端輸出,所述第一兼容器 件與所述PCB組裝在一起時,選擇所述第一鏈路處于工作狀態(tài);
[0016] 所述第二兼容器件用于連接輸入的第二鏈路至所述第一輸出端輸出,所述第二兼 容器件與所述PCB組裝在一起時,選擇所述第二鏈路處于工作狀態(tài)。
[0017] 優(yōu)選地,輸入的需要兼容的所述鏈路為兩條以上,分別為第一鏈路至第N鏈路;所 述N為大于2的自然數(shù);
[0018] 相應(yīng)地,一組兼容器件為兩個以上,分別為第一兼容器件和第N兼容器件;其中,
[0019] 所述第一兼容器件用于連接輸入的第一鏈路至第一輸出端輸出,所述第一兼容器 件與所述PCB組裝在一起時,選擇所述第一鏈路處于工作狀態(tài);
[0020] 以此類推,直至所述第N兼容器件用于連接輸入的第N鏈路至所述第一輸出端輸 出,所述第N兼容器件與所述PCB組裝在一起時,選擇所述第N鏈路處于工作狀態(tài)。
[0021] 優(yōu)選地,輸入的需要兼容的所述鏈路為N條,分別為第一鏈路至第N鏈路;所述N 為大于等于2的自然數(shù);
[0022] 相應(yīng)地,一組兼容器件為N個,分別為第一兼容器件至第N兼容器件;輸出端為Μ 個,Μ為大于等于2的自然數(shù);其中,
[0023] 所述第一兼容器件至用于連接輸入的第一鏈路至第Ν鏈路中的至少一條鏈路至 第一輸出端輸出,所述第一兼容器件與所述PCB組裝在一起時,選擇與所述第一輸出端相 連接的輸入的第一鏈路至第Ν鏈路中的至少一條鏈路處于工作狀態(tài);
[0024] 所述第Ν兼容器件用于連接輸入的第一鏈路至第Ν鏈路中的至少一條鏈路至第一 輸出端至第Μ輸出端中的至少一個輸出端輸出,所述第Ν兼容器件與所述PCB組裝在一起 時,選擇與所述輸出端相連接的輸入的第一鏈路至第Ν鏈路中的至少一條鏈路處于工作狀 態(tài);
[0025] 以此類推,直至通過第一兼容器件至第Ν兼容器件完成Ν個輸入和Μ個輸出任意 連接的兼容選擇。
[0026] 優(yōu)選地,所述輸出端用于連接公共鏈路,所述兼容器件位于公共鏈路的前段或者 后端。
[0027] 優(yōu)選地,所述兼容器件的內(nèi)部結(jié)構(gòu)根據(jù)所述鏈路兼容選擇需求由串聯(lián)電阻、電容、 電感、直連中的至少一種方式構(gòu)成。
[0028] 優(yōu)選地,所述兼容器件內(nèi)還封裝有差分雙工器、單端雙工器、差分濾波器、單端濾 波器中的至少一種元器件。
[0029] 優(yōu)選地,所述兼容器件以貼裝的方式與所述PCB組裝在一起。
[0030] 本發(fā)明實施例提供了一種終端,所述終端具有兼容電路;
[0031] 所述兼容電路包括:不改變現(xiàn)有結(jié)構(gòu)的印刷電路板PCB、及一組管腳到管腳 Pin-to-Pin形式且內(nèi)部結(jié)構(gòu)不同的兼容器件;
[0032] 所述兼容器件與所述PCB組裝在一起;
[0033] 所述兼容器件的內(nèi)部結(jié)構(gòu)為與鏈路兼容選擇需求相匹配;
[0034] 所述兼容器件用于對輸入的需要兼容的至少兩條鏈路按照所述鏈路兼容選擇需 求進行鏈路選擇輸出。
[0035] 優(yōu)選地,所述兼容電路為上述方案任一項所述的兼容電路。
[0036] 本發(fā)明實施例的兼容電路包括:不改變現(xiàn)有結(jié)構(gòu)的PCB、及一組管腳到管腳 Pin-to-Pin形式且內(nèi)部結(jié)構(gòu)不同的兼容器件;所述兼容器件與所述PCB組裝在一起;所述 兼容器件的內(nèi)部結(jié)構(gòu)為與鏈路兼容選擇需求相匹配;所述兼容器件用于對輸入的需要兼容 的至少兩條鏈路按照所述鏈路兼容選擇需求進行鏈路選擇輸出。由于無需改變PCB,而是通 過一種兼容器件實現(xiàn)符合所述鏈路兼容選擇需求的鏈路選擇輸出,因此,采用本發(fā)明實施 例,具備兼容性,從而無需將所有終端部件都設(shè)計在一個PCB上,也不會增加額外的成本。
【專利附圖】
【附圖說明】
[0037] 圖la-lb為使用現(xiàn)有選擇兼容電路的輸入輸出示意圖;
[0038] 圖2為本發(fā)明實施例使用兼容器件選擇兼容電路的輸入輸出示意圖;
[0039] 圖3為本發(fā)明實施例使用Pin-to-pin兼容器件對η條鏈路兼容電路的輸入輸出 示意圖;
[0040] 圖4a-4b本發(fā)明實施例使用兼容器件選擇電路的輸入輸出示意圖;
[0041] 圖5本發(fā)明實施例使用兼容器件選擇電路的方法的輸入輸出示意圖;
[0042] 圖6本發(fā)明實施例使用一個4選1器件對4條TX鏈路兼容設(shè)計的示意圖;
[0043] 圖7a_7b本發(fā)明實施例兼容器件內(nèi)部封裝差分或單端雙工器兼容設(shè)計的示意圖;
[0044] 圖8a_8b本發(fā)明實施例兼容器件內(nèi)部封裝差分或單端濾波器兼容設(shè)計的示意圖。
【具體實施方式】
[0045] 下面結(jié)合附圖對技術(shù)方案的實施作進一步的詳細描述。
[0046] 本發(fā)明實施例能滿足智能化終端更多終端部件的布局要求,無需將所有終端部件 都設(shè)計在一個PCB上,也不會增加額外的成本,在終端的電路設(shè)計引入兼容的設(shè)計思路。本 發(fā)明實施例區(qū)別于現(xiàn)有業(yè)界的電路兼容技術(shù),現(xiàn)有電路兼容技術(shù)如圖la-圖lb所示,由于 將所有射頻鏈路全部布局在PCB上幾乎是不可能的,因此在設(shè)計頻段兼容時往往要在有限 的空間里盡量重復(fù)利用射頻乃至基帶鏈路,如圖la所示,是通過貼裝不同位置的電阻電容 來達到不同鏈路的選擇輸入輸出效果,A鏈路和B鏈路分別為輸入,C鏈路為輸出。但是如 圖la所示的這種方法會存在冗余線路,進而影響射頻指標;如圖lb所示是通過焊盤重疊的 方法來消除冗余線路,然而這是非標準設(shè)計,而且兼容頻段有限。
[0047] 本發(fā)明實施例的兼容技術(shù),是不改變現(xiàn)有PCB,現(xiàn)有PCB仍然實現(xiàn)目前的基本功 能,而通過使用特殊結(jié)構(gòu)的一個兼容器件貼裝到現(xiàn)有PCB上,達到電路設(shè)計兼容/復(fù)用的目 的。可以,對應(yīng)一類特殊功能的實現(xiàn)設(shè)計一種兼容器件來實現(xiàn)該類功能,即:對于不同的終 端智能化需求,采用一個現(xiàn)有PCB+多個兼容器件的任意一個的方式來達到鏈路選擇兼容 的效果,從而滿足電路設(shè)計兼容的目的,由于只需要改變兼容器件,不改變現(xiàn)有PCB,從而無 需隨著改變將所有終端部件都設(shè)計在一個PCB上,也不會增加額外的成本。
[0048] 本發(fā)明實施例提供了一種兼容電路,所述兼容電路包括:
[0049] 不改變現(xiàn)有結(jié)構(gòu)的印刷電路板PCB、及一組管腳到管腳Pin-to-Pin形式且內(nèi)部結(jié) 構(gòu)不同的兼容器件;所述兼容器件與所述PCB組裝在一起。所述兼容器件的內(nèi)部結(jié)構(gòu)為與 鏈路兼容選擇需求相匹配,所述兼容器件用于對輸入的需要兼容的至少兩條鏈路按照所述 鏈路兼容選擇需求進行鏈路選擇輸出。
[0050] 在本發(fā)明實施例一優(yōu)選實施方式中,輸入的需要兼容的所述鏈路為兩條,分別為 第一鏈路和第二鏈路;
[0051] 相應(yīng)地,一組兼容器件為兩個,分別為第一兼容器件和第二兼容器件。
[0052] 其中,所述第一兼容器件用于連接輸入的第一鏈路至第一輸出端輸出,所述第一 兼容器件與所述PCB組裝在一起時,選擇所述第一鏈路處于工作狀態(tài);
[0053] 所述第二兼容器件用于連接輸入的第二鏈路至所述第一輸出端輸出,所述第二兼 容器件與所述PCB組裝在一起時,選擇所述第二鏈路處于工作狀態(tài)。
[0054] 本優(yōu)選實施方式中,采用由第一兼容器件和第二兼容器件構(gòu)成的一組兼容器件能 實現(xiàn)兩條鏈路兼容選擇的二選一兼容方案。
[0055] 在本發(fā)明實施例一優(yōu)選實施方式中,輸入的需要兼容的所述鏈路為兩條以上,分 別為第一鏈路至第N鏈路;所述N為大于2的自然數(shù);
[0056] 相應(yīng)地,一組兼容器件為兩個以上,分別為第一兼容器件和第N兼容器件。
[0057] 其中,所述第一兼容器件用于連接輸入的第一鏈路至第一輸出端輸出,所述第一 兼容器件與所述PCB組裝在一起時,選擇所述第一鏈路處于工作狀態(tài);
[0058] 以此類推,直至所述第N兼容器件用于連接輸入的第N鏈路至所述第一輸出端輸 出,所述第N兼容器件與所述PCB組裝在一起時,選擇所述第N鏈路處于工作狀態(tài)。
[0059] 本優(yōu)選實施方式中,采用由第一兼容器件和第N兼容器件構(gòu)成的一組兼容器件能 實現(xiàn)N條鏈路兼容選擇的N選一兼容方案。
[0060] 在本發(fā)明實施例一優(yōu)選實施方式中,輸入的需要兼容的所述鏈路為N條,分別為 第一鏈路至第N鏈路;所述N為大于等于2的自然數(shù);
[0061] 相應(yīng)地,一組兼容器件為N個,分別為第一兼容器件至第N兼容器件;輸出端為Μ 個,Μ為大于等于2的自然數(shù)。
[0062] 其中,所述第一兼容器件至用于連接輸入的第一鏈路至第Ν鏈路中的至少一條鏈 路至第一輸出端輸出,所述第一兼容器件與所述PCB組裝在一起時,選擇與所述第一輸出 端相連接的輸入的第一鏈路至第Ν鏈路中的至少一條鏈路處于工作狀態(tài);
[0063] 所述第Ν兼容器件用于連接輸入的第一鏈路至第Ν鏈路中的至少一條鏈路至第一 輸出端至第Μ輸出端中的至少一個輸出端輸出,所述第Ν兼容器件與所述PCB組裝在一起 時,選擇與所述輸出端相連接的輸入的第一鏈路至第Ν鏈路中的至少一條鏈路處于工作狀 態(tài);
[0064] 以此類推,直至通過第一兼容器件至第Ν兼容器件完成Ν個輸入和Μ個輸出任意 連接的兼容選擇。
[0065] 本優(yōu)選實施方式中,采用由第一兼容器件和第Ν兼容器件構(gòu)成的一組兼容器件能 實現(xiàn)Ν條鏈路兼容選擇的Ν選Μ兼容方案。
[0066] 在本發(fā)明實施例一優(yōu)選實施方式中,所述輸出端用于連接公共鏈路,所述兼容器 件位于公共鏈路的前段或者后端。
[0067] 在本發(fā)明實施例一優(yōu)選實施方式中,所述兼容器件的內(nèi)部結(jié)構(gòu)根據(jù)所述鏈路兼容 選擇需求由串聯(lián)電阻、電容、電感、直連中的至少一種方式構(gòu)成。
[0068] 在本發(fā)明實施例一優(yōu)選實施方式中,所述兼容器件內(nèi)還封裝有差分雙工器、單端 雙工器、差分濾波器、單端濾波器中的至少一種元器件。
[0069] 在本發(fā)明實施例一優(yōu)選實施方式中,所述兼容器件以貼裝的方式與所述PCB組裝 在一起。
[0070] 本發(fā)明實施例提供了一種終端,所述終端具有兼容電路。
[0071] 所述兼容電路包括:不改變現(xiàn)有結(jié)構(gòu)的印刷電路板PCB、及一組管腳到管腳 Pin-to-Pin形式且內(nèi)部結(jié)構(gòu)不同的兼容器件;所述兼容器件與所述PCB組裝在一起。所述 兼容器件的內(nèi)部結(jié)構(gòu)為與鏈路兼容選擇需求相匹配,所述兼容器件用于對輸入的需要兼容 的至少兩條鏈路按照所述鏈路兼容選擇需求進行鏈路選擇輸出。
[0072] 在本發(fā)明實施例一優(yōu)選實施方式中,所述兼容電路為如上述方案任一項所述的兼 容電路。
[0073] 可見:本發(fā)明實施例是通過設(shè)計一組腳對腳(Pin-to-Pin)但內(nèi)部結(jié)構(gòu)不同的兼 容器件來達到鏈路選擇兼容的目的。以下分多個場景的示例對本發(fā)明實施例進行具體闡 述。
[0074] 場景一:兩條鏈路電路兼容選擇的場景,即二選一的場景。
[0075] 圖2是本發(fā)明實施例設(shè)計的兩個Pin-to-Pin但內(nèi)部結(jié)構(gòu)不同的兼容器件a和b, 其內(nèi)部結(jié)構(gòu)如圖2所示。圖2所示是對兩條鏈路電路兼容選擇的兼容器件,兼容器件里面 可以根據(jù)需要封裝電阻(如圖2),也可以根據(jù)需要封裝電容、電感或者直連。C路設(shè)計為公 共鏈路,A和B路設(shè)計為需要兼容的鏈路,貼裝兼容器件a于PCB上,則選擇A鏈路;貼裝兼 容器件b于PCB上,則選擇B鏈路,從而達到兼容兩個頻段(或者鏈路)的效果,并且沒有 冗余線路。
[0076] 場景二:N條鏈路(任意數(shù)目鏈路)兼容選擇的場景,N為大于1的自然數(shù),即多選 一的場景。
[0077] 圖3本發(fā)明實施例設(shè)計的N個Pin-to-Pin但內(nèi)部結(jié)構(gòu)不同的兼容器件1到N,其 內(nèi)部結(jié)構(gòu)如圖3所示,包括N個pin-to-pin的兼容器件,但是內(nèi)部連接不同,里面可以根據(jù) 需要封裝電阻(如圖3),也可以根據(jù)需要封裝電容、電感或者直連。C路設(shè)計為公共鏈路, A到N路設(shè)計為需要兼容的鏈路。根據(jù)需要選擇對應(yīng)的器件就可以達到對鏈路的N選擇1, 艮P :貼裝兼容器件1則選擇A鏈路;貼裝器件2則選擇B鏈路;如此同理,貼裝器件e (1〈= e〈 = N)則選擇E鏈路;直到貼裝器件N則選擇N鏈路。這樣就達到兼容η條鏈路的目的。
[0078] 場景三:五條鏈路電路兼容選擇的場景,區(qū)別于上述場景一和二,不是輸出一條鏈 路而是輸出二條鏈路,即:五選二的場景。
[0079] 這里需要指出的是,除了上述Ν選擇1(多選一)場景的兼容器件,還可以有Ν選 擇Μ(多選多)場景的兼容器件,S卩:本發(fā)明實施例的兼容器件還可以拓展到多選多場景。 舉例來說,如圖4a-圖4b所示為五選二場景的其中兩個示例。圖4a_4b是本發(fā)明實施例展 示的五選二場景,(五選二共有20種情況),此處僅以其中的兩種情況進行示例說明。
[0080] 可以設(shè)計20個pin-to-pin但內(nèi)部結(jié)構(gòu)不同的兼容器件,圖4a_4b展示了其中的 兩個兼容器件,里面可以根據(jù)需要封裝電容(如圖4a_4b),也可以封裝電阻、電感或者直 連。選擇圖4a-4b中第一個兼容器件,則輸入1和輸出1連接,輸入3和輸出2連接;選擇 第二個兼容器件,則輸入3和輸出1連接,輸入5和輸出2連接。如此類推選擇20個不同 的器件,就可以達到5個輸入段和2個輸出端任意鏈接的目的,從而完成五選二的鏈路兼容 選擇。
[0081] 以此類推,如圖5所示為N選Μ場景的示意圖,所述N為大于1的自然數(shù),所述Μ 為大于等于1的自然數(shù)??梢栽O(shè)計ΝΧΜ個pin-to-pin器件,以完成Ν個輸入和Μ個輸出 任意連接兼容的情況。
[0082] 場景四:射頻【技術(shù)領(lǐng)域】的四選一兼容器件的鏈路兼容場景。
[0083] 圖6為本發(fā)明實施例通過一組4個pin-to-pin器件來完成4選1兼容4個發(fā)射 鏈路的示例,只需要在4個pin to pin的器件中選擇其一就可以完成對4個鏈路的兼容,共 用一個TX發(fā)射鏈路,圖6中的PA模塊指功率放大器,全稱為Power Amplifier,PA match模 塊為功率放大器匹配電路。本方案可以推廣到任何情況的多選一方案。
[0084] 場景五:應(yīng)用兼容器件,在兼容器件內(nèi)部封裝除電阻,電容等之外的其他元器件的 場景,本場景是封裝差分雙工器和單端雙工器的兩種情況。
[0085] 如圖7a所示是差分雙工器結(jié)構(gòu)和設(shè)計方案,兩個差分雙工器Pin-to-Pin,同時兼 容器件A支持A頻段,兼容器件B支持B頻段。兼容器件A和B內(nèi)部集成差分雙工器,A和 B封裝相同,但是內(nèi)部連接關(guān)系不同,集成雙工器頻段也不同。其中,Rx Al、Rx A2為A頻段 接收差分鏈路,TX A為A頻段發(fā)射鏈路;Rx Bl、Rx B2為B頻段接收差分鏈路,TX B為B頻 段發(fā)射鏈路;ANT為公共端。選擇兼容器件A,A鏈路(頻段)被選擇,通過使用兼容器件A, 則A鏈路(頻段)工作;同樣選擇兼容器件B,B鏈路被選擇,通過使用兼容器件B,則B鏈 路(頻段)工作。
[0086] 如圖7b所示是單端雙工器結(jié)構(gòu)和設(shè)計方案,同時兼容器件A支持A頻段,兼容器 件B支持B頻段。兼容器件A和B內(nèi)部集成單端雙工器,A和B封裝相同,但是內(nèi)部連接關(guān) 系不同,集成雙工器頻段也不同。其中,Rx A為A頻段接收鏈路,TX A為A頻段發(fā)射鏈路;Rx B為B頻段接收鏈路,TX B為B頻段發(fā)射鏈路;ANT為公共端。選擇兼容器件A,A鏈路(頻 段)被選擇,通過使用兼容器件A,則A鏈路(頻段)工作;同樣選擇兼容器件B,B鏈路被 選擇,通過使用兼容器件B,則B鏈路(頻段)工作。
[0087] 無論是圖7a還是圖7b所示的兼容器件,都可以兼容兩個鏈路(頻段)。
[0088] 場景六:應(yīng)用兼容器件,在兼容器件內(nèi)部封裝除電阻,電容等之外的其他元器件的 場景,本場景是封裝不同頻段的差分濾波器和單端濾波器的兩種情況。
[0089] 圖8a_8b是本發(fā)明實施例提出將差分濾波器和單端濾波器封裝到兼容器件中去。 圖8a展示的是差分濾波器結(jié)構(gòu)和設(shè)計方案,兩個差分濾波器Pin-to-Pin,但是兼容器件A 支持A頻段,兼容器件B支持B頻段。Rx Al、Rx A2為A頻段接收差分鏈路;Rx Bl、Rx B2為 B頻段接收差分鏈路;ANT為公共端。通過使用兼容器件A,則A頻段鏈接工作,通過使用兼 容器件B,則B頻段鏈接工作,達到兼容2個頻段的目的。
[0090] 圖8b展示的是單端濾波器結(jié)構(gòu)和設(shè)計方案,兩個單端濾波器Pin-to-Pin,但是兼 容器件A支持A頻段,兼容器件B支持B頻段,Rx A為A頻段接收鏈路;Rx B為B頻段接收 鏈路;ANT為公共端。通過使用兼容器件A,則A頻段鏈接工作,通過使用兼容器件B,則B頻 段鏈接工作,達到兼容2個頻段的目的。
[0091] 無論是圖8a還是圖8b所示的兼容器件,都可以兼容兩個鏈路(頻段)。
[0092] 這里需要指出的是,如圖8a所示的差分濾波器結(jié)構(gòu)和設(shè)計方案,及如圖8b所示的 單端濾波器結(jié)構(gòu)和設(shè)計方案同樣適用于TX發(fā)射濾波器。這些圖都是示意圖,具體器件封裝 可以有變化,只要是在本發(fā)明精神和原理范圍內(nèi)的都屬于本發(fā)明的保護范圍內(nèi)。
[0093] 綜上所述,采用本發(fā)明實施例,在PCB設(shè)計時,在公共鏈路前段或者后端,只需通 過更換一組Pin-to-Pin兼容器件即可達到兼容的效果,可以減少現(xiàn)有兼容方案所產(chǎn)生的 冗余線路和避免Pin壓Pin設(shè)計;通過更換兼容器件就可以達到兼容的效果;并且可以兼 容多條鏈路(頻段)。
[0094] 而且,本發(fā)明實施例還提出將兼容鏈路封裝到濾波器、雙工器、功放等器件之中的 概念,可以省去多余兼容器件,進一步減少器件占用PCB的布局空間。
[0095] 此外,本發(fā)明除了上述射頻【技術(shù)領(lǐng)域】,還可以推廣到除射頻以外所有兼容電路設(shè) 計中去,起到在盡量小的空間內(nèi)達到兼容兩條至多條鏈路和頻段的效果,在減少器件和線 路占有PCB空間的同時增加電路設(shè)計的兼容性。
[0096] 本發(fā)明實施例所述集成的模塊如果以軟件功能模塊的形式實現(xiàn)并作為獨立的產(chǎn) 品銷售或使用時,也可以存儲在一個計算機可讀取存儲介質(zhì)中。基于這樣的理解,本發(fā)明 實施例的技術(shù)方案本質(zhì)上或者說對現(xiàn)有技術(shù)做出貢獻的部分可以以軟件產(chǎn)品的形式體現(xiàn) 出來,該計算機軟件產(chǎn)品存儲在一個存儲介質(zhì)中,包括若干指令用以使得一臺計算機設(shè)備 (可以是個人計算機、服務(wù)器、或者網(wǎng)絡(luò)設(shè)備等)執(zhí)行本發(fā)明各個實施例所述方法的全部或 部分。而前述的存儲介質(zhì)包括:U盤、移動硬盤、只讀存儲器(ROM,Read-Only Memory)、隨機 存取存儲器(RAM, Random Access Memory)、磁碟或者光盤等各種可以存儲程序代碼的介質(zhì)。 這樣,本發(fā)明實施例不限制于任何特定的硬件和軟件結(jié)合。
[0097] 以上所述,僅為本發(fā)明的較佳實施例而已,并非用于限定本發(fā)明的保護范圍。
【權(quán)利要求】
1. 一種兼容電路,其特征在于,所述兼容電路包括: 不改變現(xiàn)有結(jié)構(gòu)的印刷電路板PCB、及一組管腳到管腳Pin-to-Pin形式且內(nèi)部結(jié)構(gòu)不 同的兼容器件;所述兼容器件與所述PCB組裝在一起; 所述兼容器件的內(nèi)部結(jié)構(gòu)為與鏈路兼容選擇需求相匹配; 所述兼容器件用于對輸入的需要兼容的至少兩條鏈路按照所述鏈路兼容選擇需求進 行鏈路選擇輸出。
2. 根據(jù)權(quán)利要求1所述的兼容電路,其特征在于,輸入的需要兼容的所述鏈路為兩條, 分別為第一鏈路和第二鏈路; 相應(yīng)地,一組兼容器件為兩個,分別為第一兼容器件和第二兼容器件;其中, 所述第一兼容器件用于連接輸入的第一鏈路至第一輸出端輸出,所述第一兼容器件與 所述PCB組裝在一起時,選擇所述第一鏈路處于工作狀態(tài); 所述第二兼容器件用于連接輸入的第二鏈路至所述第一輸出端輸出,所述第二兼容器 件與所述PCB組裝在一起時,選擇所述第二鏈路處于工作狀態(tài)。
3. 根據(jù)權(quán)利要求1所述的兼容電路,其特征在于,輸入的需要兼容的所述鏈路為兩條 以上,分別為第一鏈路至第N鏈路;所述N為大于2的自然數(shù); 相應(yīng)地,一組兼容器件為兩個以上,分別為第一兼容器件和第N兼容器件;其中, 所述第一兼容器件用于連接輸入的第一鏈路至第一輸出端輸出,所述第一兼容器件與 所述PCB組裝在一起時,選擇所述第一鏈路處于工作狀態(tài); 以此類推,直至所述第N兼容器件用于連接輸入的第N鏈路至所述第一輸出端輸出,所 述第N兼容器件與所述PCB組裝在一起時,選擇所述第N鏈路處于工作狀態(tài)。
4. 根據(jù)權(quán)利要求1所述的兼容電路,其特征在于,輸入的需要兼容的所述鏈路為N條, 分別為第一鏈路至第N鏈路;所述N為大于等于2的自然數(shù); 相應(yīng)地,一組兼容器件為N個,分別為第一兼容器件至第N兼容器件;輸出端為Μ個,Μ 為大于等于2的自然數(shù);其中, 所述第一兼容器件至用于連接輸入的第一鏈路至第Ν鏈路中的至少一條鏈路至第一 輸出端輸出,所述第一兼容器件與所述PCB組裝在一起時,選擇與所述第一輸出端相連接 的輸入的第一鏈路至第Ν鏈路中的至少一條鏈路處于工作狀態(tài); 所述第Ν兼容器件用于連接輸入的第一鏈路至第Ν鏈路中的至少一條鏈路至第一輸出 端至第Μ輸出端中的至少一個輸出端輸出,所述第Ν兼容器件與所述PCB組裝在一起時,選 擇與所述輸出端相連接的輸入的第一鏈路至第Ν鏈路中的至少一條鏈路處于工作狀態(tài); 以此類推,直至通過第一兼容器件至第Ν兼容器件完成Ν個輸入和Μ個輸出任意連接 的兼容選擇。
5. 根據(jù)權(quán)利要求4所述的兼容電路,其特征在于,所述輸出端用于連接公共鏈路,所述 兼容器件位于公共鏈路的前段或者后端。
6. 根據(jù)權(quán)利要求1至5任一項所述的兼容電路,其特征在于,所述兼容器件的內(nèi)部結(jié)構(gòu) 根據(jù)所述鏈路兼容選擇需求由串聯(lián)電阻、電容、電感、直連中的至少一種方式構(gòu)成。
7. 根據(jù)權(quán)利要求1至5任一項所述的兼容電路,其特征在于,所述兼容器件內(nèi)還封裝有 差分雙工器、單端雙工器、差分濾波器、單端濾波器中的至少一種元器件。
8. 根據(jù)權(quán)利要求1至5任一項所述的兼容電路,其特征在于,所述兼容器件以貼裝的方 式與所述PCB組裝在一起。
9. 一種終端,其特征在于,所述終端具有兼容電路; 所述兼容電路包括:不改變現(xiàn)有結(jié)構(gòu)的印刷電路板PCB、及一組管腳到管腳 Pin-to-Pin形式且內(nèi)部結(jié)構(gòu)不同的兼容器件; 所述兼容器件與所述PCB組裝在一起; 所述兼容器件的內(nèi)部結(jié)構(gòu)為與鏈路兼容選擇需求相匹配; 所述兼容器件用于對輸入的需要兼容的至少兩條鏈路按照所述鏈路兼容選擇需求進 行鏈路選擇輸出。
10. 根據(jù)權(quán)利要求9所述的終端,其特征在于,所述兼容電路為如權(quán)利要求2至8任一 項所述的兼容電路。
【文檔編號】H04B1/40GK104092476SQ201410229067
【公開日】2014年10月8日 申請日期:2014年5月27日 優(yōu)先權(quán)日:2014年5月27日
【發(fā)明者】折亮 申請人:西安中興新軟件有限責(zé)任公司