專利名稱:采用磁記錄介質的視頻設備的信號記錄裝置的制作方法
技術領域:
本發(fā)明涉及采用磁記錄介質的視頻設備的信號記錄裝置,特別涉及采用磁記錄介質的改進的視頻設備,該改進的視頻設備能夠在諸如磁帶之類的磁記錄介質上記錄數字視頻信號期間產生用于自動跟蹤和在磁記錄磁跡上準確定位記錄/重放磁頭的領示音(Pi1ot tone)。
通常,用于在磁記錄介質上記錄數字信息的電路將來自一信號源的視頻或音頻信號轉換成標準化數字格式。該轉換過程包括進行糾錯和編碼,并使用記錄單元和編碼單元將該信號處理成記錄信號格式。
如上所述,當在一磁記錄介質上記錄數字信息(數字音頻或視頻數據)時,通常采用一磁跡跟蹤電路作為記錄裝置。
磁跡跟蹤電路采用將磁跡中的數據信號和伺服信號系統(tǒng)完全分開的時分復用方法,和用于在不同頻率范圍分開記錄數據和諸如領示跟蹤音之類的伺服位置信息的頻分方法。
圖1示出一幅畫面在磁帶上的磁跡排列。根據頻分復用方法將一數字信號記錄在磁跡上。具體地說,在磁頭從每條磁跡的下部到上部在磁帶的磁跡上以一角度運行時,輸入數據被記錄在磁跡F0、F1、F2、F0、F1、…上,如圖1進一步所示,一幅畫面由10條磁跡組成。
現在描述磁頭對記錄數據的讀取。
假設第(2n)條磁跡上的領示音頻率表示為"f1",第(2n+1)條磁跡的領示音頻率表示為"f2","f2"與"f1"不同??捎玫屯V波器分開f1和f2。因此,可從伺服位置信息f1和f2的大小準確地跟蹤該磁跡。就是說,當磁頭偏離其對應的磁跡時,由于一個頻率分量的量增加,而另一頻率分量的量降低,可通過計算相鄰磁跡之間領示音幅值的差值檢測磁頭位置的移動量。
為準確地定位磁頭,在領示音頻率附近應降低編碼的數據比特流的能譜,并且應對該數據編碼。
參考圖1,根據頻率特性將磁帶的每條磁跡分成F0、F1、F2。在磁跡F0中,頻率f0和f1中不存在領示音。在磁跡F1中,頻率f1中不存在領示音,和在磁跡F2中,頻率f2中不存在領示音。
如圖2中更詳細示出的,F0磁跡的頻率有一凹口,以使f1和f2的頻率的能量比正常能級低9dB。領示音應低16dB和19dB之間的范圍。
這些領示音被稱為跟蹤信號以便準確地讀取記錄數據的位置,并與諸如視頻和音頻數據之類的其它數字信息一起記錄在磁記錄介質上。
根據國際標準參考(international standard reference)記錄領示音和數字信息。具體地說,如圖1所示,一條磁跡由例如一個ITI(插入和磁跡信息)、一視頻數據、一音頻數據、和一子碼這四個扇區(qū)組成。由于這四個扇區(qū)之間存在一間隙,其上記錄的數據不會與另一區(qū)的數據重疊。另外,一預定磁跡中的數據被加入一糾錯碼,然后被擾頻并按24比特分成多個比特。每隔24比特在其前面加入一比特用于編碼,總記錄比約為42Mbps。
這種方式被稱為24-25調制。全部25比特被稱為一個碼字,把根據下面兩個限定條件選擇的碼字記錄在磁帶上條件1(優(yōu)先權1)連續(xù)的"0"或"1"比特的"行程"應小于10。如果因加入一比特("0"或"1")而使最大行程(比特數量)變得大于9,則選擇一附加的一比特以縮短該碼字的最大比特行程。
條件2(優(yōu)先權2)當該已調制序列滿足上面的條件1(優(yōu)先權1)時,選擇一比特以使已調制序列的頻率特性接近圖2所示的每條磁跡的頻率特性。
圖3示出用于在記錄和編碼處理期間通過對來自輸入比特流的每24比特的首位附加一比特來產生領示音的常規(guī)電路。通過增加這一比特,將跟蹤領示音包括在數據中。
該領示信號作為視頻磁頭在磁跡上運行以重放或播放磁帶上記錄的信息時的控制信號。就是說,它能夠通過控制加入的比特為"0"或"1"定期改變具有預定長度的輸入數據中包含的"0"或"1"比特數量的數字總和值,并能產生具有上述兩種領示音信號頻率f1和f2的信號。通過在每條磁跡改變領示音信號形成圖1的三條磁跡F0、F1、F2。圖2中示出每條磁跡的頻譜。
圖3的以領示音記錄數據的電路包括一個用于附加一比特信號以獲得(n+1)比特信息的附加部分,一個用于產生一碼字的2T預編碼器,和一個用于產生控制信號的預定部分。
如圖3進一步所示的,該常規(guī)信號記錄裝置包括一個用于將8比特并行輸入數據轉換成24比特串行數據流的并/串行轉換器301。一信號附加模塊302接收并/串行轉換器301的輸出并設定一比特為"0"。一信號附加單元303接收并/串行轉換器301的輸出并設定一比特為"1"。一2T預編碼器304接收信號附加單元302的輸出并產生25比特的碼字。一2T預編碼器305接收信號附加單元303的輸出并輸出25比特的碼字??刂菩盘柊l(fā)生器306接收預編碼器304和305的輸出,并檢測每個比特流(一25比特的碼字)的頻率特性,和產生控制信號,以便在兩個比特流中選擇最接近該磁跡頻率特性的比特流記錄。
如圖3進一步所示,一個Tmax檢測器307檢測信號附加單元304的比特長度的上限值(例如,10)。Tmax檢測器307還將該信號提供給控制信號發(fā)生器306。另一個Tmax檢測器308檢測信號附加單元305的比特長度的上限值并對其響應向控制信號發(fā)生器306輸出該檢測值。確定模塊309接收控制信號發(fā)生器306的輸出和以及Tmax檢測器307和308的輸出,并選擇及控制要記錄的碼字。接收記錄信號確定單元309的控制輸出的磁頭/開關單元310根據記錄信號確定單元309的控制輸出選擇2T預編碼器304的一個碼字和2T預編碼器305的一個碼字。然后記錄這些碼字。
在這種常規(guī)信號記錄單元中,限定比特行程(連續(xù)的"0"或"1"的數量)低于9。在該條件下,一個具有"a?2"條件的"AT"-預編碼器比"1T"預編碼器好,并且當選擇"n"(輸入單元的比特數量)?10時,可改善效率。
圖3的電路是記錄n-比特信息的硬件,對于每個模塊的信號記錄操作進行如下。
8比特的并行視頻數據輸入到并/串行轉換器301。并/串行轉換器301又將三組輸入的8比特并行數據轉換成24比特串行數據的比特流,24比特的轉換數據被輸入到"0"信號附加單元302和"1"信號附加單元303。
"0"信號附加單元302以前面描述的24-25調制在輸入的24比特流的每24比特的首位附加"0"這一比特。另外,"1"信號附加單元303以24-25調制在輸入的24比特流的每24比特的首位附加"1"這一比特。
通過上述處理,由信號附加單元302和303獲得一25比特的通道字。
25比特的通道字分別被輸入到2T預編碼器304和305,2T預編碼器304和305又將該25比特的通道字轉換成25比特的碼字。圖4示出預編碼器304和305之一的結構。
預編碼器包括一個"異或"門(XOR)401和兩個寄存器R1402和R2403。將通道字數據和具有被一輸入信號的時鐘周期T延遲的預定特性的R1寄存器402的值輸入到"異或"門401以產生輸出數據。該輸出提供給R2寄存器403,以將其輸入到"異或"門401。
當將兩個被附加"0"或"1"的25比特通道字轉換成一碼字時,應將寄存器R1和R2中存儲的R值,X1和X2分別分配給2T預編碼器的寄存器值,2T預編碼器輸出從前面的碼字中記錄/選擇的碼字。因此,同步后保持了碼字之間的相互關系,以使其能恢復成原始信號。
為上述原因使用兩個寄存器402和403,每個輸出被輸入到2T預編碼,并將來自另一個預編碼器的輸出輸入到寄存器402和403。
圖5示出圖4的2T預編碼器的輸入/輸出關系的實施例。
由2T預編碼器轉換成碼字的數據被以如圖3所示的順序輸入到控制信號發(fā)生器306、Tmax檢測器307和308、以及延遲單元312和313。延遲單元存儲該碼字直到由控制信號發(fā)生器產生一控制信號。控制信號發(fā)生器306檢測25比特的輸入碼字比特的頻率特性。與此響應,控制信號發(fā)生器306產生一控制信號,以便可從兩個碼字中選擇最接近磁跡頻率特性的碼字記錄。
Tmax檢測器307和308檢測碼字的比特行程。當碼字的比特行程超過10時,一檢測信號(即控制信號)被輸入到控制信號發(fā)生器306。例如,如果假設由Tmax檢測器307產生控制信號,Tmax檢測器307的控制信號優(yōu)先輸入到記錄信號確定單元309以影響其控制信號,但不影響控制信號發(fā)生器306的控制信號。
由于上述情況,記錄信號確定單元309輸出一控制信號以便選擇一個具有較短比特行程的碼字,磁頭/開關單元310選擇2T預編碼器305的碼字并將其記錄在磁帶311上。實際上,選擇并記錄延遲單元313中存儲的2T預編碼器305的碼字。
另一個Tmax檢測器308具有與如上所述相同的操作。即,當Tmax檢測器308檢測到比特行程比10長時,記錄信號確定單元309阻斷控制信號發(fā)生器306的控制信號并選擇延遲單元312的碼字,延遲單元312存儲2T預編碼器304的輸出并將其記錄在磁帶上。
圖6示出接收從2T預編碼器之一輸入的碼字數據的控制信號發(fā)生器306的一個實例。由加法器601和存儲器602積分碼字數據。由所希望的DSVf1626和減法器603減去得到的積分值,并通過方波形成單元604輸入到求和單元605。
乘法器606將從2T預編碼器之一輸入的碼字數據與正弦波信號sinw2相乘,然后對其進行帶通濾波。由加法器607和存儲器608積分該結果。該積分值經方波形成單元609輸入到求和單元605。
乘法器610將從2T預編碼器之一輸入的碼字數據與余弦信號cosw2相乘,然后對其進行帶通濾波。由加法器611和存儲器612積分該結果。該積分結果經乘法器612輸入到求和單元605。
由加法器614和存儲器615積分從另一個2T預編碼器輸入的碼字數據,并由所希望的DSVf1626和減法器616減去得到的積分值。
乘法器619將從另一個2T預編碼器輸入的碼字數據與正弦波信號sinw2相乘,然后對其進行帶通濾波。由加法器620和存儲器621積分該結果,并將該結果經方波形成單元617輸入到求和單元618。
乘法器619還將從另一個2T預編碼器輸入的碼字數據與正弦波信號sinw2相乘,然后對其進行帶通濾波。由加法器620和存儲器621積分該結果,并將該結果經乘法器622輸入到求和單元618。
乘法器623還將從另一個2T預編碼器輸入的碼字數據與余弦波信號cosw2相乘,并對其進行帶通濾波。由加法器624和存儲器625積分該結果,并將該結果經乘法器626輸入到求和單元618。
比較單元627輸出一控制信號CS,以輸出兩個求和單元605和618的輸出中的最低值??刂菩盘朇S用于每隔25比特設定2T預編碼器的兩個寄存器值和控制信號發(fā)生器的積分單元的值。這樣,在頻率f1產生領示音,并在頻率f2和一DC頻率形成該凹口。
圖7示出常規(guī)控制信號發(fā)生器306另一實施例的電路圖,該電路使用一濾波電路并采用方波產生一領示音作為領示音。
該電路具有用于處理從圖3的2T預編碼器之一輸入的信號的預定元件。該電路包括一個用于將輸入碼字與方波f1 702相減的減法器701。還包括用于將減法器701的輸出與正弦波sinw1相乘的乘法器703。一個用于將減法器701的輸出與余弦波cosw1相乘的附加乘法器704。以及一個用于將減法器701的輸出與正弦波sinw2相乘的乘法器705。
乘法器706將減法器701的輸出與余弦波cosw2相乘,積分單元707積分減法器701的輸出。另外,積分單元708至711分別積分乘法器703至706的輸出,方波形成單元712至716使積分單元的輸出形成方波。求和單元717對乘法器的輸出求和并輸出一控制信號。
控制信號發(fā)生器使用方波信號產生一領示音作為領示音。在從控制信號發(fā)生器輸入該碼字之前同樣使用減法器701減去該參考值,并使用大小為"A"的領示音作為一領示音。將經過2T預編碼器的碼字值減去方波信號的參考值并輸入到DC通過模塊707和712,f1產生時鐘703、704、708、709、713,和714,f2產生時鐘705、706、710、715、和716并由每個時鐘處理。然后由求和單元717記錄功率。
如圖3至7所示的常規(guī)數字信息記錄裝置在實時記錄數據中有缺陷。即,由于在選擇將要記錄數據的處理期間延時較長,很難實時處理數據。為進行實時處理,需要四個線路模塊,使電路變得復雜。
另外,在一新碼字輸入到2T預編碼器前應該用準確值設定2T預編碼器的寄存器,該設定值是根據前一個碼字產生的控制信號CS確定的。
前一個碼字的最后一比特應在23毫微秒內通過,以使25比特的碼字的第一位輸入到2T預編碼器。然而,由于從2T預編碼器的輸出到控制時鐘的輸出的一個時鐘時間(23毫微秒)內很難完成一個數據的計算,使用公用操作器很難達到這一速度。
在上述信號傳送過程期間所涉及的最大延時路徑是通過減法器、多路復用器、積分單元、乘法器、加法器、比較單元和類似單元。解決上述問題的一種有效方法是如圖2至7所示將線路模塊擴展到四個,以安排所有可能的情況,并在每個碼字選擇一更準確的線路模塊。
然而,采用上述方法,增大了需要大量硬件的缺陷。
因此,本發(fā)明的一個目的是提供一種使用磁記錄介質的視頻設備的改進信號記錄裝置,它克服了常規(guī)視頻設備的信號記錄裝置中遇到的問題。
本發(fā)明的另一個目的是提供一種使用磁記錄介質的視頻設備的信號記錄裝置,它能在計算被附加領示音的輸出信號之后附加"1"或"0"時通過校正該輸出信號更準確地計算將要記錄在磁帶上的信號。另外,假設在"0"或"1"總是被附加到該碼字的情況下使用一個線路模塊。
本發(fā)明的另一個目的是提供一種使用磁記錄介質的視頻設備的信號記錄裝置,它能在實時處理數據時將所需線路模塊的數量從4減少到2。該處理使用從預編碼器輸出的比特數據的正常特性并共用方波形成模塊。這種方波形成模塊的共用在決定電路規(guī)模方面起著重要作用,將方波形成模塊的數量減少到一,該方波形成模塊也能用于誤差信號計算。
本發(fā)明的另一個目的是提供一種使用磁記錄介質的視頻設備的信號記錄裝置,它能實時處理數字信息并實現更簡單的電路結構。
本發(fā)明的再一個目的是提供一種使用磁記錄介質的視頻設備的信號記錄裝置,它能使用在主積分單元前的副積分單元產生一領示音。另外,通過一預定表進行參考方波形式的計算,從而簡化了實時數據處理和電路結構。
為實現上述目的,根據本發(fā)明的一個方面,提供一種用于產生具有與一個或多個n比特信息字對應的頻譜的數字跟蹤信號的設備。該設備包括用于向每個n比特信息字附加預定值的一m比特數字字以產生(n+m)比特通道字的裝置;一個aT預編碼器,"a"是大于等于2的整數,"T"是與(n+m)比特通道字相關的比特周期,該預編碼器用于對相應的(n+m)個通道字之一編碼以產生一(n+m)碼字;一個耦合到aT預編碼器的控制信號發(fā)生器,用于確定與(n+m)碼字相關的頻譜是否具有所要求的碼型,以便根據確定結果產生一控制信號;和一個耦合到aT預編碼器的校正裝置,用于修改(n+m)比特碼字,以便響應該控制信號產生具有所要求頻譜的跟蹤信號。
為實現上述目的,根據本發(fā)明的另一個方面,提供一個用于產生具有與一個或多個n-比特信息字對應的頻譜的數字跟蹤信號的設備,該設備包括用于向一n-比特信息字附加第一值的m-比特數字字以產生一第一(n+m)-比特字的第一裝置;用于向一n-比特信息字附加與第一值不同的第二值的m-比特數字字以產生一第二(n+m)-比特通道字的第二裝置;一個耦合到第一附加裝置的第一積分器,用于積分第一(n+m)-比特通道字以產生第一通道值;一個耦合到第二附加裝置的第二積分器,用于積分第二(n+m)-比特通道字以產生第二通道值;一個選擇器,用于響應一控制信號選擇第一和第二通道值之間的一通道值;一個耦合到該選擇器的第三積分器,用于連續(xù)積分一第一選擇通道值,以便提供一第一功率值;一個耦合到該選擇器的第四積分器,用于連續(xù)積分與第一選擇通道值不同的第二選擇通道值,以便提供一第二功率值;和一個控制器,用于根據第一和第二功率值產生所述控制信號。
從下文給出的詳細描述和僅作為說明給出的附圖將更全面地理解本發(fā)明,因此本發(fā)明不限于此,其中圖1是常規(guī)信號記錄裝置一幅畫面的磁跡排列示意圖;圖2A是常規(guī)信號記錄裝置的F0磁跡的頻率特性曲線圖;圖2B是常規(guī)信號記錄裝置的F1磁跡的頻率特性曲線圖;圖3是具有一Tmax檢測器的常規(guī)記錄單元的方框圖;圖4是圖3的2T預編碼器的詳細方框圖;圖5是圖4的2T預編碼器的輸入/輸出值的表;圖6是圖3的控制信號發(fā)生器更詳細的方框圖;圖7是常規(guī)控制信號發(fā)生器另一實施例更詳細的方框圖;圖8是根據本發(fā)明第一實施例的信號記錄裝置的方框圖;圖9是根據本發(fā)明第一實施例的信號記錄裝置的詳細方框圖;圖10是根據本發(fā)明第一實施例的奇數比特和偶數比特的準確度判斷表;圖11是根據本發(fā)明第二實施例的信號記錄裝置的方框圖;圖12是根據本發(fā)明第二實施例的信號記錄裝置的示意圖;圖13是根據本發(fā)明第二實施例的信號記錄裝置的詳細示意圖;和圖14是根據本發(fā)明第二實施例用于校正一計算值的值的表。
圖8示出根據本發(fā)明第一實施例使用磁記錄介質的視頻設備的信號記錄裝置。該信號記錄裝置包括一個用于將并行輸入數據轉換成串行數據的并行/串行轉換器801,一個用于將并行/串行轉換器801的輸出的一個比特設定為"0"的信號附加單元802,和一個用于將信號附加單元802的輸出轉換成一碼字的2T預編碼器803。還設置一個用于通過接收2T預編碼器803的輸出檢測每個比特流具有的頻率特性的控制信號發(fā)生器804。與此響應,控制信號發(fā)生器804產生一控制信號以便在被選擇的兩個比特流中選擇接近該磁跡頻率特性的比特流。一預定數據記錄在磁跡上。一校正/Tmax檢測器805接收2T預編碼器803的輸出,并進行"0"附加碼字和"1"附加碼字的校正。該電路還檢測比特行程,并根據比特行程檢測向記錄信號確定單元806輸入控制信號。校正/Tmax檢測器805還向磁頭/開關單元807輸入校正的碼字。
還設置了用于接收控制信號發(fā)生器804的輸出和校正/Tmax檢測器805的輸出并控制被記錄碼字的選擇的記錄信號確定模塊806。另外,磁頭/開關單元807接收記錄信號確定單元806的控制,在校正/Tmax檢測器805的碼字中選擇一個碼字,然后記錄在磁帶808上。
本發(fā)明的第一實施例使用一個模塊而不是如圖3所示常規(guī)裝置中分別設定"0"和"1"比特的兩個模塊。
假設附加碼字"0"或"1"的情況下在計算被附加領示音的輸出信號之后附加"1"時,校正該輸出信號,并準確地計算將要記錄在磁帶上的信號。就是說,將信號"0"比特附加到從并/串行轉換器801輸出的24比特數據作為缺省,使用預編碼器803的輸出特性易于計算使用"0"附加碼字的"0"附加字的功率和"1"附加字的功率。
現在詳細說明從附加"0"檢測"1"附加碼字和計算兩個碼字的功率。
被"0"信號附加單元802附加"0"的25比特的通道字被輸入到2T預編碼器803并轉換成一25比特的碼字。預編碼器的內部結構以如圖4所示的相同方式由"異或"門和兩個寄存器構成。從預編碼器803向控制信號發(fā)生器804和校正/Tmax檢測器805輸出25比特的碼字。在按輸出比特的順序將其分成偶數輸出和奇數輸出后計算預編碼器803的輸出。
當預編碼器的輸出被分成偶數輸出和奇數輸出時,可如下計算碼字的第i個輸出比特Yi和Yi+1表達式(1)偶數輸出的計算yi=(x0XORs0XOR,…,XORsi-2XORsi)表達式(2)奇數輸出的計算yi+1=(x1XORs1XOR,…,XORsi-1XORsi+1)表達式(1)表示當由2T預編碼器803對第i個輸入比特編碼并從2T預編碼器803輸出時,相對于偶數輸入比特到x0和第i個比特由XOR運算計算偶數輸出值yi。
另外,表達式(2)表示當由2T預編碼器803對第i個輸入比特編碼并從2T預編碼器803輸出時,相對于奇數輸入比特到x1和第(i+1)個比特由XOR運算計算偶數輸出值yi+1。因此,根據偶數輸入比特和x0值確定偶數比特輸出值,根據奇然輸入比特和x1值確定奇數輸出比特值。
在第一實施例中,在按順序通過對"n"個比特的輸入進行"XOR"運算計算的結果值和通過對"n"個比特中的一個比特倒相獲得的結果值之間的"XOR"運算中存在一預定的倒相關系。然而,由于被2T預編碼器803轉換成碼字的25比特碼字的"0"附加碼字與"1"附加碼字的首位1比特相反,并且剩余比特是相同的24比特,可使用"XOR"運算的特性。
兩個寄存器值x0和x1可被分為x0=y(tǒng)23n-1,x24n-1兩種情況。在此,一個碼字被表示為從0至24比特,其偶數比特是0、2、4、…、24,奇數比特是1、3、5、…、23。另外,y23n-1被作為第(n+1)個碼字最后的第23個比特值,x24n-1被作為第(n-1)個碼字最后的第24個比特值。
根據上述計算在包括一同步的碼字中,預編碼器的寄存器值x0和x1總是設定為0。另外,不包括同步的第n個碼字最后的兩比特被設定為寄存器中的值。
因此,使用輸出特性可從"0"附加碼字準確地計算"1"附加碼字。特別是,"XOR"運算的特性(按順序通過對預定的"n"個比特的輸入進行"XOR"運算獲得的結果值和通過對"n"個比特中的一個倒相獲得的結果值之間的預定關系)。因此,將碼字分為偶數和奇數比特可計算該碼字。
例如,當寄存器值x0和x1準確時,可準確計算"0"附加碼字。另外,當碼字包括同步時,偶數比特和奇數比特全部相反并輸出。此外,當碼字不包括同步時,由于僅有首位的比特s0倒相,偶數比特值被倒相并輸出。然而,預編碼器內的兩個寄存器值x0和x1可被設定為準確值并計算,并可設定為不準確值并計算。
在本發(fā)明的第一實施例中,每隔30個碼字將兩個寄存器值x0和x1設定為準確值并包括一個同步碼型。
根據下面四種情況(同樣見圖8)確定兩個寄存器值是否是指準確值。
圖10示出根據輸出第(n-1)個碼字后存儲的兩個寄存器值的準確性用于判斷第n個"0"附加碼字,以及"1"附加碼字的偶數和奇數輸出比特的準確性的表。如圖10進一步所示,j23n-1、j24n-1表示用于判斷第n個碼字的奇數輸出比特和偶數輸出比特準確性的變量,并在選擇第(n-1)個碼字后確定。另外,如在此所示,由于"0"附加碼字是由"0"信號附加單元802作為一缺省輸入的,存在四個與"0"附加碼字的值有關的初始值。
如圖10所示,R1、R2表示與預編碼器803的輸出有關的奇數比特和偶數比特是準確的,/R1/R2表示從預編碼器803輸出的奇數比特和偶數比特是倒相值。R1,/R2表示奇數比特是準確的,偶數比特為倒相,/R1 R2表示奇數比特為倒相,偶數比特是準確的。
另外,圖10的第一列表示第n個碼字是同步還是非同步,是否處理了"0"附加碼字。還確定是否處理了"1"附加碼字。
參考圖10的表,現在說明在同步碼字的情況下奇數比特和偶數比特的準確性。
在"0"附加碼字是包含同步的碼字,并且j23n-1、j24n-1=R1 R2的情況下,第n個"0"附加碼字的奇數比特和偶數比特都是準確的。
在"1"附加碼字是包括同步的碼字,并且j23n-1、j24n-1=/R1/R2的情況下,第n個"1"附加碼字的奇數輸出比特和偶數輸出比特都是倒相的。
接下來,說明使用"0"附加碼字計算被附加"0"和"1"的碼字功率的方法。
當j23n-1、j24n-1=/R1/R2時,在輸出控制信號后第n個碼字的功率計算和j23n-1、j24n-1值的計算期間,第n個碼字的功率分為下面兩種情況,然后根據是否出現第(n-1)碼字的同步計算。
情況1在碼字包含同步的情況下,準確地計算"0"附加碼字的奇數比特計算值,和偶數比特計算值。另外,在"1"附加碼字中,全部以倒相值,即負值計算奇數比特計算值,和偶數比特計算值。
當功率計算后選擇"0"或"1"附加碼時,即當CS=0(1),j23n-1、j24n-1=R1R2(/R1/R2)時,附加碼的值用于判斷第(n+1)個碼字的奇數和偶數比特的準確性。
情況2在該情況下,碼字不包括同步。在"0"附加碼字中,準確地計算奇數比特計算值,和偶數比特計算值,在"1"附加碼字中,準確地計算奇數比特計算值,并且倒相偶數比特計算值。
當功率計算后選擇"0"或"1"附加碼字時,即當CS=0(1),j23n-1、j24n-1=R1R2(/R1/R2)時,附加碼的值用于判斷第(n+1)個碼字的奇數比特和偶數比特的準確性。
至此,如上所述,可易于使用用于視頻設備磁記錄介質的信號記錄裝置從"0"附加碼字對"1"附加碼字進行檢測。另外,"0"附加碼字的功率計算和"1"附加碼字的功率計算也可用于檢測"1"附加碼字。
現在參考上面的描述,詳細描述圖8的記錄和編碼處理。
首先,并/串行轉換器801輸出24比特的數據流。信號附加單元802向數據流附加一假設為"0"的控制比特。于是由2T預編碼器803將通道字轉換成25比特的碼字,然后將其分別輸入到校正/Tmax檢測器和控制信號發(fā)生器804。校正/Tmax檢測器805存儲預編碼器803的輸出,并將如圖10所示的存儲值校正到"0"附加碼字和"1"附加碼字,并檢測比特行程。
如圖9所示,校正/Tmax檢測器805包括一個用于存儲輸入碼字的緩沖器901,和用于校正緩沖器901中存儲的碼字的校正單元902。緩沖器903和904存儲從校正單元902輸出的碼字,一"0"比特行程檢測器905檢測從校正單元902輸出的碼字的"0"比特行程。另外,一個"1"比特行程檢測器906檢測從校正單元902輸出的碼字的"1"比特行程。
從2T預編碼器803輸出25比特的碼字并存儲在緩沖器902中。然后由校正單元902將存儲的值校正為準確的"0"附加碼字和"1"附加碼字。
"0"比特行程檢測器905檢測"0"附加碼字的比特行程,并將控制信號輸入到記錄信號確定單元806。另外,"1"比特行程檢測器906檢測"1"附加碼字的比特行程,并將控制信號輸入到記錄信號確定單元806。
緩沖器903和904在比特行程的檢測期間存儲從校正單元902輸出的碼字,并向磁頭/開關單元807提供一輸入。
如圖8所示,控制信號發(fā)生器804通過從2T預編碼器803輸出的25比特的碼字向記錄信號確定單元806輸入一控制信號。
圖9示出控制信號發(fā)生器804的結構,包括一個用于存儲輸入的碼字的緩沖器901和一個用于校正緩沖器901中存儲的碼字的校正單元902。緩沖器903和904存儲校正單元902的輸出碼字,"0"比特行程檢測器905檢測校正單元902的輸出碼字的"0"比特行程。另外,"1"比特行程檢測器906檢測校正單元902的輸出碼字的"1"比特行程,積分單元907積分輸入的碼字。設置一寄存器908用于存儲積分單元907的輸出,乘法器910將輸入的碼字與正弦波信號sinw1相乘。另外,一積分單元911對乘法器910的輸出積分。
寄存器912和913存儲積分單元911的輸出,而乘法器914將輸入的碼字與余弦波信號相乘。積分單元915對乘法器914的輸出積分,寄存器916和917存儲積分單元915的輸出。
乘法器918將輸入的碼字與正弦波信號sinw2相乘,積分單元919對乘法器918的輸出積分。寄存器920和921存儲積分單元919的輸出,乘法器922將輸入的碼字與余弦波信號cosw2相乘。設置積分單元923用于對乘法器922的輸出積分,寄存器926和927存儲積分單元923的輸出。
多路復用器926和927多路復用寄存器的輸出,加法器928將多路復用器的輸出相加。另外,加法器929將從方波發(fā)生器930輸出的參考方波加到加法器928的輸出,加法器931將寄存器932的輸出加到加法器929的輸出。多路復用器933多路復用加法器931和寄存器932的輸出并向寄存器932提供一輸入。方波形成單元934使加法器931的輸出形成方波,比較判斷單元935接收方波形成單元934的輸出并對其響應輸出控制信號。然后將由2T預編碼器803編碼的碼字輸入到積分單元907和乘法器910、914、918和922。
再將奇數和偶數比特提供給積分單元907、911、915、919和923。具體地說,將25比特的碼字分成13個奇數比特和12個偶數比特,然后積分。每隔25比特分別將積分結果存儲在十個寄存器908、909、912、913、916、917、920、921、924、和925中。
同時,乘法器910將表的正弦值sinw1與輸入的碼字相乘。由積分單元911對該乘積積分。另外,乘法器914將表的余弦值cosw1與輸入的碼字相乘,并由積分單元915對該乘積積分。乘法器918將表的正弦值sinw2與輸入的碼字相乘,并由積分單元919對該乘積積分。乘法器922將表的余弦值cosw2與輸入的碼字相乘,由積分單元923對該乘積積分。
因此,通過為積分預先準備有關的正弦信號和余弦信號表,可減少耗時。
由積分單元907對輸入的碼字積分,并存儲在寄存器908和909中。
多路復用器926選擇寄存器908、912、916、920、和924中存儲的偶數比特積分值,多路復用器927選擇寄存器909、913、917、921、和925中存儲的奇數比特積分值。由加法器928將多路復用器926和927選擇的積分值相加,對奇數12個比特的積分值和偶數13個比特的積分值求和,于是獲得25比特的總和值。
當加法器928將偶數和奇數比特相加時,使用偶數和奇數比特的準確判斷信號將"0"附加碼字和"1"附加碼字的偶數和奇數比特相加。加法器928的總和輸出被輸入到加法器929,加法器929將參考方波發(fā)生器930的輸出值和加法器928的輸出值相加。此刻,預先對正弦函數、余弦函數、和25比特的單元計算方波信號。然后將其存儲在發(fā)生器930作為參考方波表。
因此,計算參考方波發(fā)生器930中存儲的"0"附加碼字和"1"附加碼字的功率并對其求和。當根據所選擇的碼字再次計算功率時,再次對它們求和。
在加法器931中,功率值R0-R4對應于五個線路,加法器931對直到(并包括)最后的碼字積分并存儲在寄存器932中,并將被附加"0"和"1"的碼字的25比特的積分值(即加法器929的輸出)相加。
多路復用器933選擇寄存器R0的輸出并將其提供給寄存器R4,從而根據時鐘使五個寄存器值偏移,以使寄存器932的值不改變。
同時,由方波形成單元934將加法器931積分的值形成方波。另外,方波形成單元934的輸出被輸入到比較/判斷單元935,并在計算"0"附加碼字的功率時將比較/判斷單元935相加五次。也可在計算"1"附加碼字的功率時將其相加五次。使用相減或相加的結果值判斷該規(guī)模。所得到的判斷信號輸入到記錄信號確定單元806作為控制信號CS。
由控制信號發(fā)生器804以上述方法實現控制信號CS的產生。
參考圖8,記錄信號確定單元806使用從校正/Tmax檢測器805輸入的Tmax檢測信號和從控制信號發(fā)生器804輸入的控制信號CS確定記錄哪個信號。電路806向磁頭/開關單元807提供控制信號。此時,校正/Tmax檢測器805的比特行程的檢測結果具有優(yōu)先權,而不是控制信號發(fā)生器804的功率計算結果。因此,記錄信號確定單元806輸出最后碼字的選擇信號,磁頭/開關單元807根據該選擇信號從校正/Tmax檢測器805的緩沖器903的輸出或緩沖器904的輸出選擇一碼字。然后將該碼字記錄在磁帶808上。
于是,根據該碼字的選擇信號選擇"0"附加碼字或"1"附加碼字。另外,將圖9的選擇碼字的功率值加到積分到剛好在該碼字之前的功率值,并通過多路復用器933存儲在五個寄存器932中。因此,由于可共用電路的共用而使電路規(guī)模減小。
另外,在計算下一個被輸入的碼字時使用寄存器932中存儲的值。
在本發(fā)明的第一實施例中,假設總是附加"0"附加碼字。因此,在計算被附加領示音的輸出信號之后,當附加"1"時,校正該輸出信號。另外,準確地計算將要記錄在磁帶上的信號以便在磁帶上記錄正確的碼字。因此,可實時處理記錄數據。此外,可共用電路元件,因而簡化了視頻系統(tǒng)的結構。
圖11示出根據本發(fā)明第二實施例使用磁記錄介質的視頻設備的信號記錄裝置。
該實施例涉及使用2T預編碼器的輸出數據的規(guī)則,以解決延時問題并獲得與四線路模塊,即模塊1-模塊4相同的效果。
在此,線路模塊包括一第一線路模塊,即模塊1,其中首先對(24+1)比特的通道字附加"0"。接下來,進行2T預編碼,隨后進行正弦波/余弦波乘法運算。然后進行積分,隨后是方波形成運算。在第二線路模塊,即模塊2中,首先轉換被附加"1"的(24+1)比特的通道字,然后進行2T預編碼。接下來,進行正弦/余弦波信號的乘法運算,隨后進行積分運算。最后,進行方波形成運算。第三線路模塊,即模塊3轉換被附加"0"的(24+1)比特的通道字以便實時處理數據。接下來,進行2T預編碼,隨后進行正弦/余弦波信號的乘法運算。然后進行積分,隨后是方波形成運算。在第四線路模塊,即模塊4中,首先轉換被附加"1"的(24+1)比特的通道字,隨后是2T預編碼。接下來,進行正弦/余弦波信號的乘法運算,隨后進行積分運算和方波形成運算。
根據本發(fā)明的第二實施例,設置用于將8比特的并行輸入數據轉換成24比特的串行數據流的并/串行轉換器1101。信號附加單元1102接收并/串行轉換器1101的輸出并向數據流附加"0"這一比特。信號附加單元1103接收并/串行轉換器1101的輸出并附加"1"這一比特。接下來,2T預編碼器1104接收信號附加單元1102的輸出并產生25比特的碼字。2T預編碼器1105接收信號附加單元1103的輸出并產生25比特的碼字??刂菩盘柊l(fā)生器1106接收預編碼器1104和1105的輸出,當"0"附加假設不正確時,使用規(guī)則比特數據的特性表將對應的碼字值校正為正確值。因此產生一控制信號以便在兩個比特流中進行選擇,所選比特流最接近被記錄磁跡的頻率特性。
校正/Tmax檢測器1107檢測信號附加單元1104的比特行程的上限值(例如,10),并將該信號提供給控制信號發(fā)生器306,并校正輸入的碼字值。另一方面,校正/Tmax檢測器1108檢測信號附加單元1105的比特行程的上限值,并將該信號提供給控制信號發(fā)生器306,并校正輸入的碼字值。
記錄信號確定單元1109接收控制信號發(fā)生器1106的輸出和校正/Tmax檢測器1107和1108的輸出,并對其響應有選擇地控制該碼字。磁頭/開關單元1110接收記錄信號確定單元1109的控制輸出,并選擇校正/Tmax檢測器1107的碼字或校正/Tmax檢測器1108的碼字。該結果記錄在磁帶1111上。
現在說明本發(fā)明的信號記錄單元的操作。
首先,并/串行轉換器1101將8輸入比特的并行數字數據轉換成24比特的串行數字數據。"0"信號附加單元1102向24輸入比特的數據附加"0"這一比特,并因此形成一個25比特的通道字,"1"信號附加單元1103向24輸入比特的數據附加"1"這一比特,并因此形成一個25比特的通道字。從"0"信號附加單元1102輸出25比特的通道字并將其提供給2T預編碼器1104,在此將其轉換成第一碼字。還從"1"信號附加單元1103輸出25比特的通道字并將其提供給2T預編碼器1105,并將其轉換成第二碼字。
從2T預編碼器1104和1105分別輸出的第一和第二碼字被輸入到控制信號發(fā)生器1106,以及校正/Tmax檢測器1107和1108。假設在總是將"0"附加到輸入的碼字的情況下,控制信號發(fā)生器1106計算碼字的功率并產生一控制信號,以便可選擇接近記錄信息的磁跡頻率特性的比特流。然后將該控制信號輸入到記錄信號確定單元1109。
校正/Tmax檢測器1107和1108存儲輸入的碼字,進行碼字校正,并檢測比特行程上限值。將對應于比特行程上限值的信號輸入到記錄信號確定單元1109,并將校正的碼字輸入到磁頭/開關單元1110。
記錄信號確定單元1109接收控制信號發(fā)生器1106的輸出和校正/Tmax檢測器1107和1108的輸出,并控制磁頭/開關單元1110以選擇該碼字。因此,可將適合于記錄磁跡的頻率特性的數字信息記錄在磁帶1111。
圖12示出根據本發(fā)明第二實施例的控制信號發(fā)生器和包括2T預編碼器的校正/Tmax檢測器的內部結構。
根據第二實施例,作為圖10和11所示的信號記錄裝置的領示音產生電路具有下列特性。
產生領示音并使用經預編碼器輸出的比特數據的普通特性記錄數字信息。這些普通特性涉及將用于實時處理數據所需的模塊數量從4減少到2。
作為經預編碼器輸出的比特數據的普通特性,當圖12的預編碼器1104和1105的寄存器R11、R21、R12、R22的值與新通道字輸入之前R11 XOR In(n,1)和R11 XOR In1(n,1)的值不同時,從不同模塊輸出的碼字的第(2n+1)個輸出的輸出總是相反。另外,當R21和R22的值彼此不同時,從兩個模塊輸出的碼字的第n個輸出也不同。
另外,本發(fā)明的第二實施例涉及使用參考方波表和共用方波形成單元模塊,以便能用更少的硬件構成信號記錄單元,從而占據更少的空間。
特別是,與四個線路模塊相比,方波形成模塊的數量從20個減少到1個。另外,由于在主積分單元的前一部分設置了副積分單元,可解決實時處理輸入比特時的速度問題。
現在參考圖12說明具有上述特性的本發(fā)明的領示音產生操作。
首先,如圖12所示的控制信號發(fā)生器的結構包括一個參考方波發(fā)生器1201,該參考方波發(fā)生器1201包括用于計算參考方波的表中的信息。乘法器1202-1205乘以正弦波信號和余弦波信號(即sinw1、cosw1、sinw2、cosw2),這些信號在2T預編碼器1104的碼字中的表中。副積分單元1210-1214接收2T預編碼器1104的輸出和乘法器1202-1205的輸出并在從最后的輸出輸出準確選擇信號前對可能錯誤計算的輸入比特積分。主積分單元1220-1224接收副積分單元1210-1214的輸出并從輸入的數據積分值分開處理參考方波發(fā)生器1201的值,這是在校正副積分單元做出的不正確計算值時進行的。
乘法器1206-1209乘以2T預編碼器1105的碼字的表中提供的正弦信號和余弦信號(即sinw1、cosw1、sinw2、cosw2)。副積分單元1215-1219接收2T預編碼器1105的輸出和乘法器1206-1209的輸出并對從信號輸出出現準確選擇信號前可能錯誤計算的輸入比特積分。主積分單元1225-1229接收副積分單元1215-1219的輸出并在校正參考方波發(fā)生器1201的值時從輸入的數據積分值分開處理參考方波發(fā)生器1201的值。
多路復用器1230多路復用主積分單元1220-1229的輸出,方波形成單元1231使多路復用器1230的輸出形成方波。比較判斷單元1232接收方波形成單元1231的輸出,并根據加法或減法以及"0"附加碼字和"1"附加碼字計算功率。
根據本發(fā)明的領示音產生電路是指假設控制比特涉及剛好在碼字之前來計算兩種情況,而不是使用四個線路模塊。
就是說,當選擇"0"比特作為與剛好在該碼字前有關的碼字的控制比特時,可在兩個模塊準確地計算。
當該假設錯誤時,就是說,當選擇"1"附加碼字時,更準確地校正該值而不是計算預編碼器的寄存器值。采用諸如圖14中所示的寄存器值校正表。例如,圖14示出用于在選擇"1"附加比特作為剛好在該碼字前的控制比特時的計算值的改進表,以說明如何能校正預編碼器中的兩個寄存器值。
在圖14中,a、b、c、d、e、f、0,1、<->表示相反的比特流。Bi=R1iR2i表示四個模塊,即模塊1、模塊2、模塊3、和模塊4中第i個線路模塊的寄存器值,括號外的值表示模塊1(方框1)。模塊2(方框2),和括號內的值表示模塊3(方框3),和模塊4(方框4)。
由2T預編碼器1104和1105以及用于計算預編碼器的輸出值的控制信號發(fā)生器對模塊求和。另外,假設剛好在被附加"0"("1")的碼字前計算模塊1和2(模塊3和4)。
碼字分為下列三種情況。
情況1包括同步的碼字,情況2包括同步碼字的下一個碼字,和情況3其它碼字。
由于在本發(fā)明中僅使用兩種碼字,當需要B3B4時,應首先計算B1B2。
如表14中所示,由于電路的延時,不需要校正寄存器的值。
因此,應進行校正的情況涉及情況2和3。
情況2B3<(R11R12,B4<-(R12R22)情況3B3<(R12R22,B4<-(R11R21)就是說,通過顛倒B1、B2的值獲得情況2的B3、B4的值,和通過顛倒B2、B1的值獲得情況3的B3、B4的值。
現在參考圖12說明領示音發(fā)生器每個元件的工作。2T預編碼器1104和1105每次一比特連續(xù)地處理25比特的數據以輸出作為碼字。在輸入數據的第一比特被輸入前設定兩個寄存器(R11,R12)和(R12,R22)的值。
除包括同步的碼字輸入外,根據從領示音發(fā)生器的控制信號發(fā)生器輸出的控制信號確定兩個寄存器的值。
在輸入碼字的第一比特前,應輸出前一個控制信號CS以便預先設定寄存器的值。然而,由于控制模塊內的延時使其不能實施,設定具有該缺省的模塊內的兩個寄存器的值作為2T預編碼器的寄存器的值。
校正2T預編碼器內的兩個寄存器值的方法分為下列情況包括同步信號的第一碼字情況,第二碼字情況,和其它碼字情況。在此,校正方法是基于圖14方法的普通特性和數據流。
在第一碼字包括同步信號的情況下,由于應正確地設定和輸出兩個寄存器(R11,R21)、(R12,R22)的值,不必校正該值。另外,對于第二碼字,寄存器(R11,R21)和(R12,R22)的值應全部相反。
另外,對于其它碼字,當說明2T預編碼器的特性,和碼字時,除何時輸出第一和第二情況外,分別為第一和第四模塊,即模塊1和模塊4的輸出值總是相反,第二和第三模塊,即模塊2和模塊3的數字值總是相反。
第一和第四寄存器以及第二和第三寄存器連續(xù)相反。
因此,為使第一線路模塊的結果值與第三模塊的相同,應將第二模塊的寄存器值倒相并存儲在第一模塊中。另外,為使第二模塊的結果值與第四模塊的值相同,應將第一模塊的寄存器值倒相,然后存儲在第二模塊中。
與此同時,乘法器1202-1209將從預先設定的正弦、和余弦表提供的正弦波信號、余弦波信號(sinw1、cosw1、sinw2、cosw2)分別與從預編碼器輸出的碼字相乘。然后,將該乘積輸入到副積分單元1211-1214、1216-1219。
副積分單元1210-1219被重新相加以解決實時處理輸入比特時的速度問題。具體地說,副積分單元1210-1219針對處理25比特數據所需的時間重復兩個分開的積分處理。
就是說,一個處理涉及根據碼字"n-1"產生的控制信號相對于未被校正的碼字"n"的17個比特用于將余弦值乘以正弦值的積分處理。另外,另一處理涉及將余弦值乘以碼字"n"的剩余8個比特的正弦值的積分處理。另外,每隔17比特和25比特將副積分單元1210-1219的值初始化一次并變?yōu)椋?",并每當對其進行初始化時將這些值輸入到主積分單元1220-1229。
在計算碼字"n"時,由于17個比特期間積分的值涉及輸入數據,該結果可能是錯誤的。因此,如圖14的方法中所描述的,應通過采用2T預編碼器1104和1105的輸出特性將錯誤的積分值校正為正確的積分值。然而,由于從碼字(n-1)的兩個碼型中選擇的碼型是已知的,通過對接下來的8比特積分獲得的值是正確的。
下面描述用于對由副積分單元1210-1219積分的值進行校正的方法。當包含包括同步信號的第一碼字時,不需要進行校正。然而,在第二碼字的情況下,當向主積分單元1220-1229輸出副積分單元1210-1219中存儲的值時,將一個(-)加到副積分單元1210-1219的值,然后由主積分單元1220-1229將這些值相加。
由于第一(第二)模塊和第三(第四)模塊的2T預編碼器輸出總是相反而進行這些步驟。因此,為用第一(第二)模塊獲得與第三(第四)模塊相同的結果,從主積分單元1220-1229的值減去同一線路模塊的副積分單元1210-1219的值。
對于其它碼字,第一線路模塊的副積分單元的值被傳送到第二模塊的積分單元,第二線路模塊的副積分單元的值被傳送到第一線路模塊。同時,從其自身的值減去從副積分單元向其傳送的值。
同樣,為每個碼字輸入由副積分單元積分的值(17比特或8比特)并由主積分單元1220-1229重復積分。
在參考方波發(fā)生器1210中,正弦和余弦值乘以25比特的商,該表的內容中包括被積分的所有值。然后在25個時鐘周期內將這些值提供給主積分單元1220-1229。因此,每25個時鐘一次將參考方波信息直接輸入到主積分單元1220-1229,然后進行積分。
與此同時,由于在25比特的處理期間總是可提供使用主積分單元1220-1229進行積分的時間,存在用于讀取該表的值的基本時間量。
由主積分單元1220-1229積分的值經多路復用器1230輸入到方波形成單元1231并形成方波,然后輸入到比較判斷單元1232。
比較判斷單元1232接收方波形成單元1231的輸出,根據"0"附加碼字和"1"附加碼字通過加法運算或減法運算計算功率。然后用該結果值判斷其大小,并輸出一控制信號CS。接下來將控制信號CS輸入到記錄信號確定單元,以便在兩個可能的碼字中選擇一個碼字。
圖13示出圖12的領示音產生電路的整體結構。
圖13中所示的許多元件與圖12中的相同,并被標以相同的參考標號。
該實施例包括預先設定的正弦波表1302和1305、余弦波表1303和1306、以及用于讀取每個波信息的表計數器1301。另外,設置鎖存器1220-1229,用于臨時存儲從副積分單元1210-1219向主積分單元1220-1229輸入的數據。另外,從參考方波發(fā)生器1201提供參考方波信息。
另外,校正/Tmax檢測器1107和1108包括用于存儲"0"附加碼字的延遲緩沖器1107a,一個用于檢測"0"附加碼字的"0"比特行程的"0"比特行程檢測器1107b,用于存儲"1"附加碼字的延遲緩沖器1108a,和一個用于檢測"1"附加碼字的"1"比特行程的"1"比特行程檢測器1108b。
比特行程檢測器1107b和1108b檢測輸入碼字的"0"和"1"比特行程的上限并向記錄信號確定單元1109輸入一控制信號。延遲緩沖器1107a和1108a存儲2T預編碼器1104和1105的輸出緩沖,并可存儲至少一個碼字的緩沖器的全部容量。在處理控制模塊所需的時間內存儲該碼字。另外,用控制信號CS校正延遲緩沖器1107a和1108a中存儲的比特值。
在判斷碼字(n-1)并根據該控制信號校正2T預編碼器1104和1105的寄存器值前很難判斷碼字"n"的25比特中的17個比特是否正確。然而,當根據碼字(n-1)產生控制信號CS時,可以判斷當前輸入的碼字是否正確。與此同時,校正該輸入碼字的值。
延遲緩沖器的比特值的校正與相關的2T預編碼器的寄存器值的方法相同。
記錄信號確定單元1109接收控制信號產生單元和比較判斷單元1232的輸出和比特行程檢測器1107b和1108b的輸出。單元1109還控制磁頭/開關單元1110,以便控制延遲緩沖器1107a或延遲緩沖器1108a的輸出碼字之一,并記錄在磁帶上。
如上所述,根據本發(fā)明使用磁記錄介質的視頻設備的信號記錄裝置的目的在于通過計算被附加領示音的控制信號簡化領示音產生系統(tǒng)。假設總是向該碼字附加"0",當附加"1"時校正輸出信號,并準確地計算將要記錄在磁帶上的信號。
另外,本發(fā)明的目的在于將模塊數量從四個減少到兩個或一個并共用最大數量的電路,從而簡化電路的結構并實時處理數據。
此外,本發(fā)明使用查閱表對參考方波信號以及正弦和余弦信號進行計算,從而減少了計算這些參數所需的時間。因此,該系統(tǒng)的結構被簡化,并可實時記錄數據。
雖然為說明的目的已公開了本發(fā)明的優(yōu)選實施例,本領域技術人員應該理解,在不脫離如所附權利要求描述的本發(fā)明范圍和精神的情況下可對其進行各種改進/增加和替換。
權利要求
1.一種用于產生具有與一個或多個n比特信息字對應的頻譜的數字跟蹤信號的設備,包括用于向所述每個n比特信息字附加預定值的一m比特數字字以產生(n+m)比特通道字的附加裝置;一個aT預編碼器,"a"是大于等于2的整數,"T"是與所述(n+m)比特通道字相關的比特周期,該預編碼器用于對相應的所述(n+m)個通道字之一編碼以產生一(n+m)碼字;一個耦合到所述aT預編碼器的控制信號發(fā)生器,用于確定與所述(n+m)比特碼字相關的頻譜是否具有所要求的碼型,以便根據確定結果產生一控制信號;和一個耦合到所述aT預編碼器的校正裝置,用于修改所述(n+m)比特碼字,以便響應所述控制信號產生具有所要求頻譜的跟蹤信號。
2.根據權利要求1所述的設備,其中所述設備包括一個用于對所述(n+m)比特碼字中連續(xù)序列中的"0"比特或"1"比特的數量計數的計數器。
3.根據權利要求1所述的設備,進一步包括耦合到所述校正設備的裝置,用于將所述跟蹤信號記錄在一記錄介質上。
4.根據權利要求1所述的設備,進一步包括耦合到所述附加裝置的并/串行數據轉換器,用于將一n比特的并行信息字轉換成n比特的串行信息字。
5.根據權利要求1所述的設備,其中所述m比特數字字的所述預定值包括"0"或"1"。
6.根據權利要求1所述的設備,其中所述aT預編碼器包括一個用于對(n+m)比特通道字進行XOR運算的門電路;和至少兩個用于存儲門電路的輸出的寄存器。
7.根據權利要求1所述的設備,其中所述控制信號發(fā)生器將所述(n+m)比特的碼字分成一組奇數比特和一組偶數比特,并對所述奇數比特組和所述偶數比特組的每一個分別積分,以確定所述(n+m)比特碼字的功率。
8.根據權利要求1所述的設備,其中所述校正設備包括一個具有與所述(n+m)比特碼字的普通特性相關的信息的準確度判斷表,用于修改所述(n+m)比特碼字。
9.根據權利要求2所述的設備,其中所述計數器包括確定碼字的連續(xù)序列中所述"0"比特或"1"比特的數量是否超過一預定數量。
10.根據權利要求3所述的設備,其中所述校正設備包括一個用于對所述(n+m)比特碼字中連續(xù)序列中的"0"比特或"1"比特的數量計數并確定計數的數量是否超過一預定數量的計數器;其中所述記錄裝置耦合到所述計數器,并包括根據所述確定的結果有選擇地記錄所述跟蹤信號的裝置。
11.一種用于產生具有與一個或多個n比特信息字對應的頻譜的數字跟蹤信號的方法,包括向每個所述n比特信息字附加預定值的一m比特數字字以產生(n+m)比特通道字;對相應的所述(n+m)個通道字之一編碼以產生一(n+m)碼字;確定與所述(n+m)比特碼字相關的頻譜是否具有所要求的碼型,以便根據確定結果產生一控制信號;和修改所述(n+m)比特碼字,以便響應所述控制信號產生具有所要求頻譜的跟蹤信號。
12.根據權利要求11所述的方法,其中所述修改步驟包括對所述(n+m)比特碼字中連續(xù)序列中的"0"比特或"1"比特的數量計數。
13.根據權利要求11所述的方法,進一步包括將所述跟蹤信號記錄在一記錄介質上。
14.根據權利要求11所述的方法,進一步包括將一n比特的并行信息字轉換成n比特的串行信息字的步驟。
15.根據權利要求11所述的方法,其中所述m比特數字字的所述預定值包括"0"或"1"。
16.根據權利要求11所述的方法,其中所述編碼步驟包括對(n+m)比特通道字進行XOR運算;和將XOR運算的結果存儲在一個寄存器中的步驟。
17.根據權利要求11所述的方法,其中所述確定步驟包括將所述(n+m)比特的碼字分成一組奇數比特和一組偶數比特,并對所述奇數比特組和所述偶數比特組的每一個分別積分,以確定所述(n+m)比特碼字的功率。
18.根據權利要求11所述的方法,其中所述修改步驟包括提供一個具有與所述(n+m)比特碼字的普通特性相關的信息的準確度判斷表,用于修改所述(n+m)比特碼字。
19.根據權利要求12所述的方法,其中所述計數步驟包括確定碼字的連續(xù)序列中"0"比特或"1"比特的所述計數數量是否超過一預定數量。
20.根據權利要求13所述的方法,其中所述校正步驟包括對所述(n+m)比特碼字中連續(xù)序列中的"0"比特或"1"比特的數量計數并確定計數的數量是否超過一預定數量;其中所述記錄步驟包括根據所述確定的結果有選擇地記錄所述跟蹤信號。
21.一種用于產生具有與一個或多個n-比特信息字對應的頻譜的數字跟蹤信號的設備,包括用于向一n-比特信息字附加第一值的m-比特數字字以產生一第一(n+m)-比特通道字的第一裝置;用于向所述n-比特信息字附加與所述第一值不同的第二值的m-比特數字字以產生一第二(n+m)-比特通道字的第二裝置;一個耦合到所述第一附加裝置的第一積分器,用于積分所述第一(n+m)-比特通道字以產生第一通道值;一個耦合到所述第二附加裝置的第二積分器,用于積分所述第二(n+m)-比特通道字以產生第二通道值;一個選擇器,用于響應一控制信號選擇所述第一和第二通道值之間的一通道值;一個耦合到所述選擇器的第三積分器,用于連續(xù)積分一第一選擇通道值,以便提供一第一功率值;一個耦合到所述選擇器的第四積分器,用于連續(xù)積分與所述第一選擇通道值不同的第二選擇通道值,以便提供一第二功率值;和一個控制器,用于根據所述第一和第二功率值產生所述控制信號。
22.根據權利要求1所述的設備,其中所述控制器包括一個用于對所述第一和第二(n+m)比特通道字中連續(xù)序列中的"0"比特或"1"比特的數量計數的計數器。
23.根據權利要求21所述的設備,進一步包括耦合到所述第一和第二附加裝置的并/串行數據轉換器,用于將一n比特的并行信息字轉換成n比特的串行信息字。
24.根據權利要求21所述的設備,其中所述m比特數字字的所述第一值包括"0"或"1"。
25.根據權利要求21所述的設備,其中所述m比特數字字的所述第二值包括"0"或"1"。
26.一種用于產生具有與一個或多個n-比特信息字對應的頻譜的數字跟蹤信號的方法,包括向一n-比特信息字附加第一值的m-比特數字字以產生一第一(n+m)-比特通道字;向所述n-比特信息字附加與所述第一值不同的第二值的m-比特數字字以產生一第二(n+m)-比特通道字;積分所述第一(n+m)-比特通道字以產生第一通道值;積分所述第二(n+m)-比特通道字以產生第二通道值;響應一控制信號選擇所述第一和第二通道值之間的一通道值;連續(xù)積分一第一選擇通道值,以便提供一第一功率值;連續(xù)積分與所述第一選擇通道值不同的第二選擇通道值,以便提供一第二功率值;和根據所述第一和第二功率值產生所述控制信號。
27.根據權利要求26所述的方法,其中所述產生步驟包括對所述第一和第二(n+m)比特通道字中連續(xù)序列中的"0"比特或"1"比特的數量計數。
28.根據權利要求26所述的方法,進一步包括將一n比特的并行信息字轉換成n比特的串行信息字。
29.根據權利要求26所述的方法,其中所述m比特數字字的所述第一值包括"0"或"1"。
30.根據權利要求26所述的方法,其中所述m比特數字字的所述第二值包括"0"或"1"。
全文摘要
一種使用磁記錄介質的視頻設備的信號記錄裝置,它能在計算附加有領示音的輸出信號之后附加“1”或“0”時通過校正該輸出信號更準確地計算將要記錄在磁帶上的信號。另外,假設在“0”或“1”總是被附加到該碼字的情況下使用一個線路模塊。
文檔編號H04N5/782GK1194712SQ97190555
公開日1998年9月30日 申請日期1997年3月28日 優(yōu)先權日1997年3月28日
發(fā)明者申鉉哲 申請人:Lg電子株式會社