技術(shù)編號(hào):40239005
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明屬于集成電路領(lǐng)域,具體涉及一種單端比較器、多比特sar-adc電路,以及采用單端比較器或多比特sar-adc電路的cim芯片。背景技術(shù)、作為突破馮諾依曼架構(gòu)的有效策略之一,存內(nèi)計(jì)算(computing?in?memory,縮寫(xiě)為cim)引起了人們的廣泛關(guān)注,存內(nèi)計(jì)算將存儲(chǔ)器與運(yùn)算模塊合二為一,大幅減少了數(shù)據(jù)的搬移,進(jìn)而節(jié)省了這部分的時(shí)間和能耗開(kāi)銷(xiāo)。隨著人工智能、大數(shù)據(jù)、物聯(lián)網(wǎng)時(shí)代的到來(lái)和可穿戴設(shè)備的普及,存內(nèi)計(jì)算電路以及不斷走向應(yīng)用和普及。、當(dāng)前,隨著芯片的集成度不斷提高,運(yùn)算過(guò)程的功...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類(lèi)技術(shù)注重原理思路,無(wú)完整電路圖,適合研究學(xué)習(xí)。