技術(shù)編號(hào):6290337
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及穩(wěn)壓器,尤其涉及低電壓降輸出(LDO)穩(wěn)壓器。 背景技術(shù)圖4是示出常規(guī)配置中包含BUCK穩(wěn)壓器20、 LDO穩(wěn)壓器25和現(xiàn)場可編程 門陣列(FPGA) 30的系統(tǒng)的框圖。原始電壓源(例如電池)提供相對較高的、未 穩(wěn)壓的電壓VRAW,它被提供給BUCK穩(wěn)壓器20。 BUCK穩(wěn)壓器20將相對較高的 已穩(wěn)壓電壓VI/0 (例如3.3V)提供給FPGA 30的輸入/輸出(I/O)電路并提供給 LDO穩(wěn)壓器25,而LDO穩(wěn)壓器25將相對較低的已穩(wěn)壓電壓Vc...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。