技術(shù)編號:7526312
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種D觸發(fā)器,尤其是涉及一種低功耗RS鎖存器單元及低功耗主從型 D觸發(fā)器。背景技術(shù)隨著集成電路制造工藝的快速發(fā)展,現(xiàn)有的集成電路的規(guī)模和復(fù)雜性日益增大, 集成電路的功耗問題也越來越突出,功耗已成為集成電路設(shè)計(jì)中除速度和面積之外的另一 個(gè)重要約束。集成電路的低功耗設(shè)計(jì)技術(shù)成為當(dāng)前集成電路設(shè)計(jì)領(lǐng)域中一個(gè)重要的研究熱 點(diǎn)。CMOS數(shù)字集成電路的功耗主要由動(dòng)態(tài)功耗、短路功耗和泄漏電流功耗構(gòu)成。在O. 13iim 以上的CMOS工藝中,動(dòng)態(tài)功耗占集成電路總...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。