国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      多任務(wù)噴印系統(tǒng)電路及其控制電路的制作方法

      文檔序號:2480845閱讀:228來源:國知局
      專利名稱:多任務(wù)噴印系統(tǒng)電路及其控制電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種噴墨打印技術(shù),特別是涉及一種多任務(wù)噴印系統(tǒng)電路及其控制電路。
      背景技術(shù)
      隨著科技日益進(jìn)步,噴墨打印技術(shù)朝向高分辨率、高打印速度、高噴孔數(shù)的噴墨芯片的方向發(fā)展,以應(yīng)用在更精密的特殊領(lǐng)域之中。墨滴的尺寸越小可達(dá)到越高的打印分辨率,但是在相同條件下,分辨率提高,打印速度也隨之降低。為同時提升打印速度和打印分辨率,在單一噴墨頭芯片中增加噴孔的數(shù)目是最切實(shí)可行的解決方法。
      在熱噴墨打印的情形中,控制通過電阻組件的電流以驅(qū)動各墨滴產(chǎn)生器。因而,電阻組件會響應(yīng)電流而產(chǎn)生熱量,進(jìn)而加熱鄰近電阻組件的蒸氣化腔室中的墨水,以使墨水沸騰而產(chǎn)生蒸氣泡,隨著蒸氣泡的膨脹,將墨水推向噴孔而在噴孔頂端形成小水滴,其中當(dāng)蒸氣泡逐漸膨脹時,小水滴會因蒸氣泡的壓力而脫離墨水的表面張力,并從噴孔噴出。
      傳統(tǒng)的低噴孔數(shù)噴墨打印頭,其加熱電阻(heater resistor)的工作(on/off)狀態(tài)由外部接點(diǎn)(pad)是否接通而決定,當(dāng)諸如場效應(yīng)晶體管的開關(guān)組件經(jīng)由柵極驅(qū)動時,可使電流流經(jīng)加熱電阻,因而使得加熱電阻生熱,進(jìn)而使墨水受熱由噴孔噴出。但在該一對一的驅(qū)動方式下,當(dāng)需要的噴孔數(shù)增加時,相對外部接點(diǎn)的數(shù)目也隨之增加,如此一來,將增加打印頭、打印裝置的制造成本并增加制造組裝的難度。
      進(jìn)而發(fā)展出二維矩陣的驅(qū)動方式,其以多條地址線組成第一維,并以多條電源線組成第二維,從而達(dá)到控制的噴孔數(shù)目為地址線的數(shù)目和電源線的數(shù)目的乘積。因而,加熱電阻的一端電連接到電源線,另一端電連接到場效應(yīng)晶體管的漏極,且場效應(yīng)晶體管的源極電連接到地,其柵極電連接到地址線;其中,只有在加熱電阻對應(yīng)的地址線使其連接的場效應(yīng)晶體管導(dǎo)通且與其電連接的電源線提供有適當(dāng)?shù)碾妷夯螂娏鲿r,該加熱電阻才會進(jìn)入工作狀態(tài),如美國專利第5,635,968號所示。對于采用二維矩陣的驅(qū)動方式的噴墨打印頭而言,一般可提供200至300個噴孔,當(dāng)必須多于該數(shù)目的噴孔時,仍會造成外部接點(diǎn)的數(shù)目問題。
      因而,為滿足提供400甚至是更多噴孔的需求,更進(jìn)一步發(fā)展出三維矩陣的驅(qū)動方式,以在大幅度增加噴孔的情況下,仍可維持外部接點(diǎn)的數(shù)目不至于大幅增加。
      因而,通過公知的二維矩陣驅(qū)動架構(gòu),即由地址線和電源線構(gòu)成二維矩陣,再增加選擇線來達(dá)到三維矩陣的驅(qū)動方式;請參照圖1,在各加熱器電路中,加熱電阻R的一端電連接到電源線,另一端電連接到第一場效應(yīng)晶體管M1的漏極,且第一場效應(yīng)晶體管M1的源極電連接到地,其柵極電連接到第二場效應(yīng)晶體管M2的源極,而第二場效應(yīng)晶體管M2的漏極和柵極分別電連接到地址線LA和選擇線LQ;因而,當(dāng)?shù)刂肪€LA和選擇線LQ同時具有高電位時,可使第一場效應(yīng)晶體管M1呈現(xiàn)導(dǎo)通狀態(tài),同時,電源線LP也提供適當(dāng)?shù)碾妷夯螂娏?,此時加熱電阻R才會進(jìn)入工作狀態(tài);因而,其噴孔的數(shù)目為選擇線的數(shù)目、地址線的數(shù)目和電源線的數(shù)目三者的乘積,如美國專利第6,176,569號及第6,431,677號所示。
      另一種采用三維矩陣的驅(qū)動方式的類似架構(gòu)請參照圖2,其以有效線LE構(gòu)成第三維,而其噴孔的數(shù)目為有效線LE的數(shù)目、地址線LA的數(shù)目和電源線LP的數(shù)目三者的乘積,如美國專利第6,402,279號所示。上述架構(gòu)在實(shí)際應(yīng)用中,當(dāng)提供416個噴孔時,會形成37個打印頭的電接點(diǎn)。
      上述三維矩陣的驅(qū)動方式仍有其限制,也就是構(gòu)成第三維的選擇線或有效線的數(shù)目的增加雖能減少打印頭與主機(jī)的電接點(diǎn),但卻相對增加了加熱器電路的復(fù)雜度。也就是,除了必須通過兩個場效應(yīng)晶體管來控制加熱電阻的工作狀態(tài),還需要用以提供放電功能的場效應(yīng)晶體管(如圖1中的場效應(yīng)晶體管M3、M4、M5以及圖2中的場效應(yīng)晶體管M6),從而確保當(dāng)加熱電阻不需工作時,第一場效應(yīng)晶體管不會被噪聲或不預(yù)期的耦合電壓導(dǎo)通,進(jìn)而造成誤動作。
      為了再進(jìn)一步增加噴孔并減少電接點(diǎn),還可以利用序列輸入的方式,使其具有640個噴孔,但只需26個與主機(jī)相連的電接點(diǎn),相關(guān)驅(qū)動電路的架構(gòu)請參照美國專利第6,312,079號。然而該種數(shù)據(jù)輸入方式需要使用較快速的半導(dǎo)體組件來處理龐大的序列輸入數(shù)據(jù),并還需要配合使用高壓驅(qū)動來提供噴墨時所需的能量,因此仍存在有高功耗、工序精密、成本昂貴等問題。
      而另一三維矩陣的驅(qū)動方式則是采用電源線LP、地址線LA、地址激活線LD來構(gòu)成三維矩陣的驅(qū)動;請參照圖3,在各加熱器電路中,加熱電阻R也是配置在電源線LP與功率晶體管M7的漏極之間,而且地址線和地址激活線通過邏輯組件而電連接到功率晶體管M7的柵極;當(dāng)?shù)刂肪€LA和地址激活線LD同時為邏輯低信號“0”時,通過邏輯組件的運(yùn)算后產(chǎn)生邏輯高信號“1”,以使功率晶體管M7呈現(xiàn)導(dǎo)通狀態(tài),同時,電源線LP也提供適當(dāng)?shù)碾妷夯螂娏鳎藭r加熱電阻R才會進(jìn)入工作狀態(tài)。因而,利用同時激活連接到同一電源線LP的加熱電阻R來加快打印速度。然而,其打印頭控制電路都是由譯碼器構(gòu)成,而且圖形數(shù)據(jù)必須先經(jīng)過譯碼器才會到達(dá)相對應(yīng)的噴孔,因而需要較多的控制信號輸入。
      雖然在現(xiàn)有技術(shù)中已經(jīng)提出了多種三維矩陣的驅(qū)動方式來同時提升打印速度和打印分辨率,并且在大幅度增加噴孔的情況下,仍可維持外部接點(diǎn)的數(shù)目不至于大幅度增加。然而,上述三維矩陣的驅(qū)動方式仍有其限制,例如電路結(jié)構(gòu)復(fù)雜、功耗高、成本昂貴、增加控制信號的接點(diǎn)等,并且隨著科技的進(jìn)步,現(xiàn)有技術(shù)在可接受的電接點(diǎn)數(shù)目下所能提供的噴孔數(shù)目勢必將不能滿足需求。因此,為了同時提升打印速度和打印分辨率,如何在單一噴墨頭芯片中增加噴孔的數(shù)目,且仍可維持外部接點(diǎn)的數(shù)目不至于大幅增加,同時不增加功耗、電路復(fù)雜度及面積,其仍是目前相關(guān)研究人員致力研究的方向。

      發(fā)明內(nèi)容
      基于以上的問題,本發(fā)明的主要目的在于提供一種多任務(wù)噴印系統(tǒng)電路及其控制電路,以解決現(xiàn)有技術(shù)中存在的一個或者多個問題。
      因此,為達(dá)到上述目的,本發(fā)明所公開的多任務(wù)噴印系統(tǒng)的控制電路,包括信號產(chǎn)生單元、移位緩存器、計(jì)數(shù)器和N個譯碼器,其中N為大于或者等于2的正整數(shù)。
      這里,信號產(chǎn)生單元電連接到移位緩存器和計(jì)數(shù)器,計(jì)數(shù)器電連接到各譯碼器,并且移位緩存器和各譯碼器系電連接到各加熱器電路,以對相應(yīng)的加熱器電路進(jìn)行驅(qū)動控制。其中,信號產(chǎn)生單元用于根據(jù)第一時鐘信號和數(shù)據(jù)而產(chǎn)生使能信號;移位緩存器用于根據(jù)使能信號和第二時鐘信號而移位數(shù)據(jù),從而產(chǎn)生i個地址信號,其中i為正整數(shù);計(jì)數(shù)器用于根據(jù)使能信號而進(jìn)行計(jì)數(shù),從而產(chǎn)生多個時序計(jì)數(shù)信號;以及各譯碼器用于接收部分時序計(jì)數(shù)信號,并將其譯碼以產(chǎn)生一組激活信號,其中N為大于或者等于2的正整數(shù);這樣,可通過地址信號和各組激活信號的任意組合而達(dá)到這些加熱器電路的驅(qū)動控制,換句話說,各加熱器電路通過地址信號和各組激活信號其中之一激活信號的控制而驅(qū)動。
      此外,信號產(chǎn)生單元電連接到移位緩存器,計(jì)數(shù)器電連接到各譯碼器,并且移位緩存器和各譯碼器電連接到各加熱器電路,以對相應(yīng)的加熱器電路進(jìn)行驅(qū)動控制。其中,信號產(chǎn)生單元用于根據(jù)第一時鐘信號和數(shù)據(jù)而產(chǎn)生使能信號;移位緩存器用于根據(jù)第一時鐘信號和第三時鐘信號而移位數(shù)據(jù),由此產(chǎn)生i個地址信號,其中i為正整數(shù);計(jì)數(shù)器用于根據(jù)使能信號而進(jìn)行計(jì)數(shù),由此產(chǎn)生多個時序計(jì)數(shù)信號;以及各譯碼器用于接收部分時序計(jì)數(shù)信號,并將其譯碼以產(chǎn)生一組激活信號,其中N為大于或者等于2的正整數(shù);這樣,可通過地址信號和各組激活信號的任意組合而達(dá)到這些加熱器電路的驅(qū)動控制,換句話說,各加熱器電路通過地址信號和各組激活信號其中之一激活信號的控制而驅(qū)動。這里,第三時鐘信號可為第一時鐘信號的一半。
      再者,這些加熱器電路的數(shù)目是地址信號的數(shù)目和各組激活信號的數(shù)目的乘積。
      其中,信號產(chǎn)生單元主要由多個觸發(fā)器(正反器)和多個邏輯組件構(gòu)成。移位緩存器主要由多個觸發(fā)器構(gòu)成。計(jì)數(shù)器主要由多個觸發(fā)器和多個邏輯組件構(gòu)成。而譯碼器可為n對2n譯碼器,以將n個時序計(jì)數(shù)信號譯碼以產(chǎn)生2n個激活信號,其中n為正整數(shù)。
      并且,可利用互補(bǔ)金屬氧化物場效應(yīng)晶體管(CMOS)構(gòu)成這里所使用的觸發(fā)器,以將低功耗,相對來說可將整顆噴墨芯片在控制電路上的功耗減少到最低。
      本發(fā)明還公開一種多任務(wù)噴印系統(tǒng)電路,用以驅(qū)動多個噴孔,包括有控制電路和噴墨模塊。其中,控制電路包括有信號產(chǎn)生單元、移位緩存器、計(jì)數(shù)器和N個譯碼器,且N為大于或者等于2的正整數(shù)。而噴墨模塊包括有多個加熱器電路,分別對應(yīng)于一個噴孔,并且各加熱器電路包括有與門邏輯開關(guān)、晶體管開關(guān)和電阻組件。
      這里,信號產(chǎn)生單元電連接到移位緩存器和計(jì)數(shù)器,計(jì)數(shù)器電連接到各譯碼器,并且移位緩存器和各譯碼器電連接到各加熱器電路,以對相應(yīng)的加熱器電路進(jìn)行驅(qū)動控制;換句話說,在各加熱器電路中,與門邏輯開關(guān)電連接到移位緩存器和譯碼器,晶體管開關(guān)的柵極則電連接到相對應(yīng)的與門邏輯開關(guān)的輸出端,其漏極電連接到電阻組件的一端,并在電阻組件的另一端施加適當(dāng)?shù)碾妷夯螂娏?,因此與門邏輯開關(guān)即可根據(jù)控制電路的控制,而使晶體管開關(guān)導(dǎo)通,進(jìn)而驅(qū)動電阻組件以產(chǎn)生熱量。
      其中,信號產(chǎn)生單元用于根據(jù)第一時鐘信號和數(shù)據(jù)而產(chǎn)生使能信號;移位緩存器用于根據(jù)使能信號和第二時鐘信號而移位數(shù)據(jù),以產(chǎn)生i個地址信號,其中i為正整數(shù);計(jì)數(shù)器用于根據(jù)使能信號而進(jìn)行計(jì)數(shù),以產(chǎn)生多個時序計(jì)數(shù)信號;各譯碼器用于接收部分時序計(jì)數(shù)信號,并將其譯碼以產(chǎn)生一組激活信號,其中N為大于或者等于2的正整數(shù);各與門邏輯開關(guān)用于將地址信號和各組激活信號其中之一激活信號進(jìn)行邏輯運(yùn)算,以產(chǎn)生驅(qū)動信號;晶體管開關(guān)用于根據(jù)驅(qū)動信號而導(dǎo)通;以及電阻組件用于在晶體管開關(guān)導(dǎo)通時產(chǎn)生熱量,以驅(qū)動對應(yīng)的噴孔。這樣,可通過地址信號和各組激活信號的任意組合而達(dá)到這些加熱器電路的驅(qū)動控制,換句話說,各加熱器電路通過地址信號和各組激活信號其中之一激活信號的控制而驅(qū)動。
      此外,信號產(chǎn)生單元電連接到移位緩存器,計(jì)數(shù)器電連接到各譯碼器,并且移位緩存器和各譯碼器電連接到各加熱器電路,以對相應(yīng)的加熱器電路進(jìn)行驅(qū)動控制。其中,信號產(chǎn)生單元用于根據(jù)第一時鐘信號和數(shù)據(jù)而產(chǎn)生使能信號;移位緩存器用于根據(jù)第一時鐘信號和第三時鐘信號而移位數(shù)據(jù),以產(chǎn)生i個地址信號,其中i為正整數(shù);計(jì)數(shù)器用于根據(jù)使能信號而進(jìn)行計(jì)數(shù),以產(chǎn)生多個時序計(jì)數(shù)信號;各譯碼器用于接收部分時序計(jì)數(shù)信號,并將其譯碼以產(chǎn)生一組激活信號,其中N為大于或者等于2的正整數(shù);各與門邏輯開關(guān)用于將地址信號和各組激活信號其中之一激活信號進(jìn)行邏輯運(yùn)算,以產(chǎn)生驅(qū)動信號;晶體管開關(guān)用于根據(jù)驅(qū)動信號而導(dǎo)通;以及電阻組件用于在晶體管開關(guān)導(dǎo)通時產(chǎn)生熱量,以驅(qū)動對應(yīng)的噴孔。這樣,可通過地址信號和各組激活信號的任意組合而達(dá)到這些加熱器電路的驅(qū)動控制,換句話說,各加熱器電路通過地址信號和各組激活信號其中之一激活信號的控制而驅(qū)動。
      另外,這些加熱器電路的數(shù)目是地址信號的數(shù)目和各組激活信號的數(shù)目的乘積。換句話說,這些噴孔的數(shù)目為地址信號的數(shù)目和各組激活信號的數(shù)目的乘積。
      其中,信號產(chǎn)生單元主要由多個觸發(fā)器和多個邏輯組件構(gòu)成。移位緩存器主要由多個觸發(fā)器構(gòu)成。計(jì)數(shù)器主要由多個觸發(fā)器和多個邏輯組件構(gòu)成。而譯碼器可為n對2n譯碼器,以將n個時序計(jì)數(shù)信號譯碼以產(chǎn)生2n個激活信號,其中n為正整數(shù)。
      這里,晶體管開關(guān)可采用具有大信道寬長比(channel width/length)的場效應(yīng)晶體管,來降低串聯(lián)的寄生電阻(parasitic resistance),進(jìn)而將功率集中于熱阻。并且,針對較小液滴的噴墨打印頭,由于其噴出單一液滴所需的功率較低,因此在主機(jī)所提供的電壓不增加的情況下,可提高電阻組件的阻值以使電阻組件所產(chǎn)生的功率隨之下降。
      另外,該晶體管開關(guān)也可采用非對稱金屬氧化物半導(dǎo)體場效應(yīng)晶體管,以實(shí)現(xiàn)低驅(qū)動晶體管組件阻值和小晶體管面積。并且,該非對稱金屬氧化物半導(dǎo)體場效應(yīng)晶體管的漏極端可為雙重?cái)U(kuò)散(double diffused drains;DDD),且其源極端為低壓N+型擴(kuò)散結(jié)構(gòu),以降低寄生電阻。
      并且,可利用互補(bǔ)金屬氧化物半導(dǎo)體場效應(yīng)晶體管(CMOS)構(gòu)成這里所使用的觸發(fā)器,以將低功耗,相對來說可將整顆噴墨芯片在控制電路上的功耗減少到最低。
      有關(guān)本發(fā)明的特征與具體實(shí)施方式

      ,下面將參照附圖進(jìn)行詳細(xì)說明。


      圖1所示為現(xiàn)有技術(shù)的加熱器電路的示意圖;圖2所示為現(xiàn)有技術(shù)的加熱器電路的示意圖;圖3所示為現(xiàn)有技術(shù)的加熱器電路的示意圖;圖4所示為根據(jù)本發(fā)明第一實(shí)施例的多任務(wù)噴印系統(tǒng)電路的示意圖;圖5A所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中信號產(chǎn)生單元的第一實(shí)施例的示意圖;圖5B為圖5A中的信號產(chǎn)生單元的時序圖;圖6所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中信號產(chǎn)生單元的第二實(shí)施例的示意圖;圖7A所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中信號產(chǎn)生單元的第三實(shí)施例的示意圖;圖7B所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中信號產(chǎn)生單元的第四實(shí)施例的示意圖;圖8圖所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中移位緩存器的第一實(shí)施例的示意圖;圖9所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中移位緩存器的第二實(shí)施例的示意圖;圖10A所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第一實(shí)施例的示意圖;圖10B為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第二實(shí)施例的示意圖;圖10C所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第三實(shí)施例的示意圖;圖10D所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第四實(shí)施例的示意圖;圖11A所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第五實(shí)施例的示意圖;圖11B所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第六實(shí)施例的示意圖;圖11C所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第七實(shí)施例的示意圖;圖11D所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第八實(shí)施例的示意圖;圖12所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中第一譯碼器的第一實(shí)施例的示意圖;圖13所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中第二譯碼器的第一實(shí)施例的示意圖;圖14所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中噴墨模塊的第一實(shí)施例的示意圖;圖15所示為圖14所示的噴墨模塊中加熱器電路的一實(shí)施例的示意圖;圖16所示為根據(jù)本發(fā)明第二實(shí)施例的多任務(wù)噴印系統(tǒng)電路的示意圖;圖17所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中移位緩存器的第三實(shí)施例的示意圖;圖18所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第九實(shí)施例的示意圖;圖19所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中第一譯碼器的第二實(shí)施例的示意圖;圖20所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中第二譯碼器的第二實(shí)施例的示意圖;圖21A和21B所示為根據(jù)本發(fā)明第二實(shí)施例的多任務(wù)噴印系統(tǒng)電路中各信號所測得的時序圖;圖22所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中噴墨模塊的第二實(shí)施例的示意圖;圖23所示為圖22中的噴墨模塊中加熱器電路的一實(shí)施例的示意圖;圖24所示為根據(jù)本發(fā)明第三實(shí)施例的多任務(wù)噴印系統(tǒng)電路的示意圖;圖25A和25B所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中移位緩存器的第四實(shí)施例的示意圖;圖26A和26B所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中移位緩存器的第五實(shí)施例的示意圖;圖27A所示為根據(jù)本發(fā)明第四實(shí)施例的多任務(wù)噴印系統(tǒng)電路的示意圖;圖27B所示為根據(jù)本發(fā)明第五實(shí)施例的多任務(wù)噴印系統(tǒng)電路的示意圖;圖28所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第十實(shí)施例的示意圖;圖29所示為圖27A或圖27B所示的多任務(wù)噴印系統(tǒng)電路中譯碼器的一實(shí)施例的示意圖;圖30所示為圖27A或圖27B所示的多任務(wù)噴印系統(tǒng)電路中組成噴墨模塊的加熱器電路一實(shí)施例的示意圖;圖31A所示為根據(jù)本發(fā)明第六實(shí)施例的多任務(wù)噴印系統(tǒng)電路的示意圖;
      圖31B所示為根據(jù)本發(fā)明第七實(shí)施例的多任務(wù)噴印系統(tǒng)電路的示意圖;圖32A所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中移位緩存器的第六實(shí)施例的示意圖;圖32B所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中移位緩存器的第七實(shí)施例的示意圖;圖32C所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中移位緩存器的第八實(shí)施例的示意圖;圖33所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中計(jì)數(shù)器的第十一實(shí)施例的示意圖;圖34所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中第三譯碼器的一實(shí)施例的示意圖;圖35所示為根據(jù)本發(fā)明的多任務(wù)噴印系統(tǒng)電路中噴墨模塊的第三實(shí)施例的示意圖;以及圖36所示為圖35所示的噴墨模塊中加熱器電路的一實(shí)施例的示意圖。
      其中,附圖標(biāo)記100...........................控制電路110...........................信號產(chǎn)生單元112...........................第一D型觸發(fā)器114...........................第二D型觸發(fā)器115...........................第三D型觸發(fā)器116...........................或門邏輯開關(guān)118...........................與門邏輯開關(guān)119...........................反向器120...........................移位緩存器122...........................第四D型觸發(fā)器124...........................第五D型觸發(fā)器130...........................計(jì)數(shù)器132...........................與門邏輯開關(guān)134...........................第六D型觸發(fā)器136...........................反向器
      140...........................譯碼模塊141...........................第一譯碼器142...........................第二譯碼器143...........................第三譯碼器14N...........................第N譯碼器151...........................反向器152...........................反向器153...........................反向器15j...........................反向器161...........................與門邏輯開關(guān)162...........................與門邏輯開關(guān)163...........................與門邏輯開關(guān)164...........................與門邏輯開關(guān)165...........................與門邏輯開關(guān)166...........................與門邏輯開關(guān)167...........................與門邏輯開關(guān)168...........................與門邏輯開關(guān)162j.........................與門邏輯開關(guān)171...........................反向器172...........................反向器173...........................反向器174...........................反向器17k...........................反向器181...........................與門邏輯開關(guān)182...........................與門邏輯開關(guān)183...........................與門邏輯開關(guān)184...........................與門邏輯開關(guān)185...........................與門邏輯開關(guān)186...........................與門邏輯開關(guān)187...........................與門邏輯開關(guān)
      188...........................與門邏輯開關(guān)182k.........................與門邏輯開關(guān)200...........................噴墨模塊#21...........................第一移位子電路#22...........................第二移位子電路#23...........................第三移位子電路#24...........................第四移位子電路#215..........................第十五移位子電路#216..........................第十六移位子電路#2(i-1).......................第i-1移位子電路#2i...........................第i移位子電路#31...........................第一計(jì)數(shù)子電路#32...........................第二計(jì)數(shù)子電路#33...........................第三計(jì)數(shù)子電路#34...........................第四計(jì)數(shù)子電路#35...........................第五計(jì)數(shù)子電路#3(n-1).......................第n-1計(jì)數(shù)子電路#3n...........................第n計(jì)數(shù)子電路#3(n+1).......................第n+1計(jì)數(shù)子電路#3(n+…+k+j)..................第n+…+k+j計(jì)數(shù)子電路A1、A2、A3-A(i-1)、Ai.........地址信號B1-B2j.......................第一激活信號C1-C2k.......................第二激活信號CK1...........................第一時鐘信號CK2...........................第二時鐘信號D.............................輸入端Data..........................數(shù)據(jù)D1-D4.........................第三激活信號E1-E2n.......................第N激活信號EN............................致能信號
      H1,1,1、H2,1,1-Hi,1,1........................加熱器電路H1,2,1、H2,2,1-Hi,2,1-H1,2j,1...............加熱器電路H2,2j,1-Hi,2j,1、H1,1,2......................加熱器電路H2,1,2-Hi,1,2-H1,2j,2........................加熱器電路H2,2j,2-Hi,2j,2-H1,2j,2k......................加熱器電路H2,2j,2k-Hi,2j,2k...............................加熱器電路H16,1,1、H16,2,1-H1,8,1.......................加熱器電路H2,8,1-H16,8,1.................................加熱器電路H2,1,2-H16,1,2-H1,8,2.........................加熱器電路H2,8,2-H16,8,2-H1,8,4.........................加熱器電路H2,8,4-H16,8,4..................................加熱器電路H1,1,1,1-H4,1,4,1-H1,8,1,4-H4,8,4,4..........加熱器電路LA................................................地址線LD................................................地址激活線LE................................................有效線LP................................................電源線LQ................................................選擇線M1................................................第一場效晶體管M2................................................第二場效晶體管M3................................................場效晶體管M4................................................場效晶體管M5................................................場效晶體管M6................................................場效晶體管M7................................................功率晶體管Mi,2j,2k.........................................晶體管開關(guān)M1,1,1-M16,1,1-M1,8,4-M16,8,4................晶體管開關(guān)M1,1,1,1-M4,1,4,1-M1,8,1,4-M4,8,4,4.........晶體管開關(guān)P.................................................信號Q.................................................輸出端Q’...............................................反向輸出端
      R.....................................................加熱電阻RB1-RBj...............................................時序計(jì)數(shù)信號RC1-RCk...............................................時序計(jì)數(shù)信號RD1...................................................時序計(jì)數(shù)信號RD2...................................................時序計(jì)數(shù)信號RX....................................................時序計(jì)數(shù)信號j×RXs................................................第一組時序計(jì)數(shù)信號k×RXs................................................第二組時序計(jì)數(shù)信號n×RXs................................................第N組時序計(jì)數(shù)信號Ri,2j,2k.............................................電阻組件R1,1,1-R16,1,1-R1,8,4-R16,8,4....................電阻組件R1,1,1,1-R4,1,4,1-R1,8,1,4-R4,8,4,4.............電阻組件SWi,2j,2k............................................驅(qū)動信號Zi,2j,2k.............................................與門邏輯開關(guān)Z1,1,1-Z16,1,1-Z1,8,4-Z16,8,4....................與門邏輯開關(guān)Z1,1,1,1-Z4,1,4,1-Z1,8,1,4-Z4,8,4,4.............與門邏輯開關(guān)具體實(shí)施方式

      以下舉出具體實(shí)施例以詳細(xì)說明本發(fā)明的內(nèi)容,并以附圖作為輔助說明。說明中提及的符號系參照附圖中的符號。
      參照圖4,其示出了根據(jù)本發(fā)明實(shí)施例的多任務(wù)噴印系統(tǒng)電路,其包括有控制電路100和噴墨模塊200。這里,控制電路100包括有信號產(chǎn)生單元110、移位緩存器120、計(jì)數(shù)器(counter)130、第一譯碼器(decoder)141及第二譯碼器142。
      這里,信號產(chǎn)生單元110電連接到移位緩存器120和計(jì)數(shù)器130,計(jì)數(shù)器130電連接到第一譯碼器141及第二譯碼器142,并且移位緩存器120、第一譯碼器141及第二譯碼器142電連接到噴墨模塊200,以對噴墨模塊200進(jìn)行打印控制。
      其中,信號產(chǎn)生單元110根據(jù)第一時鐘信號CK1和數(shù)據(jù)Data而產(chǎn)生使能信號EN。
      計(jì)數(shù)器130再根據(jù)此使能信號EN而進(jìn)行計(jì)數(shù)以產(chǎn)生一組時序計(jì)數(shù)信號RB1-RBj、RC1-RCk,此時序計(jì)數(shù)信號RB1-RBj、RC1-RCk可分成兩部份;其中,一部分時序計(jì)數(shù)信號RB1-RBj輸入到第一譯碼器141中進(jìn)行譯碼,以產(chǎn)生一組第一激活信號B1-B2j;而另一部分時序計(jì)數(shù)信號RC1-RCk輸入到第二譯碼器142中進(jìn)行譯碼,以產(chǎn)生一組第二激活信號C1-C2k。換句話說,計(jì)數(shù)器所產(chǎn)生的時序計(jì)數(shù)信號會根據(jù)譯碼器的數(shù)量而區(qū)分成多個部份,并分別輸入到相對應(yīng)的譯碼器進(jìn)行譯碼,以相對產(chǎn)生多組激活信號。
      移位緩存器120根據(jù)該使能信號EN和第二時鐘信號CK2移位數(shù)據(jù)Data據(jù)以產(chǎn)生一組地址信號A1-Ai。
      進(jìn)而由地址信號A1-Ai、第一激活信號B1-B2j和第二激活信號C1-C2k來控制噴墨模塊200的運(yùn)作,也就是說,通過地址信號A1-Ai、第一激活信號B1-B2j和第二激活信號C1-C2k的任意組合可達(dá)到i×2j×2k個加熱器電路的驅(qū)動控制,進(jìn)而可控制i×2j×2k個噴孔的運(yùn)作。其中,i、j和k均為正整數(shù)。
      其中,信號產(chǎn)生單元110主要由觸發(fā)器和邏輯組件構(gòu)成。
      請參照圖5A,其示出了信號產(chǎn)生單元一實(shí)施例的電路示意圖;該信號產(chǎn)生單元110包括有第一D型觸發(fā)器112、第二D型觸發(fā)器114、或門邏輯開關(guān)116和與門邏輯開關(guān)118。
      這里,第一D型觸發(fā)器112和第二D型觸發(fā)器114并聯(lián),其輸出端Q與或門邏輯開關(guān)116和與門邏輯開關(guān)118依次串聯(lián);換句話說,D型觸發(fā)器(即第一D型觸發(fā)器112和第二D型觸發(fā)器114)的輸出端Q電連接到或門邏輯開關(guān)116的輸入端,而或門邏輯開關(guān)116的輸出端則電連接到與門邏輯開關(guān)118的輸入端。并且,各D型觸發(fā)器(即第一D型觸發(fā)器112和第二D型觸發(fā)器114)的反向輸出端Q’回饋到各自的輸入端D。
      所述使能信號EN輸入到第一D型觸發(fā)器112和第二D型觸發(fā)器114的觸發(fā)端;其中,第一D型觸發(fā)器112為下降沿觸發(fā),而第二D型觸發(fā)器114為上升沿觸發(fā)。而數(shù)據(jù)Data則輸入到與門邏輯開關(guān)118。
      這里,第一時鐘信號CK1經(jīng)過第一D型觸發(fā)器112的下降沿觸發(fā)和第二D型觸發(fā)器114的上升沿觸發(fā)后,經(jīng)由或門邏輯開關(guān)116作邏輯運(yùn)算后產(chǎn)生信號P,此信號P再與數(shù)據(jù)Data經(jīng)過與門邏輯開關(guān)118做邏輯運(yùn)算后而產(chǎn)生使能信號EN,其時序圖如圖5B所示。參照圖5B,這里,當(dāng)?shù)谝粫r鐘信號CK1的下降沿發(fā)生時,會使第一D型觸發(fā)器112的輸出端Q轉(zhuǎn)態(tài),而第二D型觸發(fā)器114的輸出端Q則維持不變;反之,當(dāng)?shù)谝粫r鐘信號CK1的上升沿發(fā)生時,則使第二D型觸發(fā)器114的輸出端Q轉(zhuǎn)態(tài),而第一D型觸發(fā)器112的輸出端Q維持不變。
      此外,各D型觸發(fā)器(即第一D型觸發(fā)器112和第二D型觸發(fā)器114)輸入到其輸入端D的信號,亦可由其輸出端Q經(jīng)由反向器119而回饋到輸入端D,如圖6所示。也就是說,D型觸發(fā)器(即第一D型觸發(fā)器112和第二D型觸發(fā)器114)的輸出端Q電連接到或門邏輯開關(guān)116的輸入端,而或門邏輯開關(guān)116的輸出端則電連接到與門邏輯開關(guān)118的輸入端,并且各D型觸發(fā)器(即第一D型觸發(fā)器112和第二D型觸發(fā)器114)的輸出端Q再經(jīng)由反向器119回饋到各自的輸入端D。
      另外,也可通過初始化第三D型觸發(fā)器115來控制數(shù)據(jù)Data的提供,也就是說,數(shù)據(jù)Data輸入到初始化第三D型觸發(fā)器115的輸入端D,再通過初始化第三D型觸發(fā)器115的輸出端Q而連接到或門邏輯開關(guān)116的輸入端,如圖7A和圖7B所示。
      這里,移位緩存器120主要由觸發(fā)器構(gòu)成。請參照圖8,其示出了移位緩存器一實(shí)施例的電路示意圖;該移位緩存器120包括有i個移位子電路(為方便說明,以下分別稱之為第一移位子電路至第i移位子電路#21-#2i),并且各移位子電路包括有二個D型觸發(fā)器(為方便說明,以下分別稱之為第四D型觸發(fā)器122和第五D型觸發(fā)器124)。這里,第四D型觸發(fā)器122和第五D型觸發(fā)器124均采用上升沿觸發(fā),且第二時鐘信號CK2輸入到各第四D型觸發(fā)器122的觸發(fā)端,而使能信號EN則輸入到各第五D型觸發(fā)器124的觸發(fā)端。其中,在第一移位子電路#21中,第四D型觸發(fā)器122的輸入端D接收數(shù)據(jù)Data,且其輸出端Q電連接到第五D型觸發(fā)器124的輸入端D及下一級移位子電路(這里,即第二移位子電路#22)的第四D型觸發(fā)器122的輸入端D,因此第五D型觸發(fā)器124再根據(jù)第四D型觸發(fā)器122的輸出和使能信號EN而從輸出端Q輸出地址信號A1;而且,在第二移位子電路#22中,第四D型觸發(fā)器122的輸入端D電連接到前一級移位子電路(這里,即第一移位子電路#21)的第四D型觸發(fā)器122的輸出端Q,且其輸出端Q電連接到第五D型觸發(fā)器124的輸入端D及下一級移位子電路(這里,即第三移位子電路#23)的第四D型觸發(fā)器122的輸入端D,因此第五D型觸發(fā)器124再根據(jù)第四D型觸發(fā)器122的輸出和使能信號EN而從輸出端Q輸出地址信號A2;以此類推,直至第i-1移位子電路#2(i-1),而在最后一級移位子電路(這里,即第i移位子電路#2i)中,其第四D型觸發(fā)器122的輸入端D電連接到前一級移位子電路(這里,即第i-1移位子電路#2(i-1))的第四D型觸發(fā)器122的輸出端Q,而第四D型觸發(fā)器122的輸出端Q只電連接到第五D型觸發(fā)器124的輸入端D,而第五D型觸發(fā)器124再根據(jù)第四D型觸發(fā)器122的輸出和使能信號EN而從輸出端Q輸出地址信號Ai。
      此外,在移位緩存器120中,各級移位子電路(即第一移位子電路至第i移位子電路#21-#2i),其第四D型觸發(fā)器122和第五D型觸發(fā)器124可以都是下降沿觸發(fā),也就是說,第二時鐘信號CK2和使能信號EN在反向后才分別輸入第四D型觸發(fā)器122的觸發(fā)端和第五D型觸發(fā)器124的觸發(fā)端,如圖9所示。
      這里,計(jì)數(shù)器130主要由觸發(fā)器和邏輯組件構(gòu)成。請參照圖10A、10B、10C和10D,其示出了計(jì)數(shù)器一實(shí)施例的電路示意圖;該計(jì)數(shù)器130包括有k+j個計(jì)數(shù)子電路(為方便說明,以下分別稱之為第一計(jì)數(shù)子電路至第k+j計(jì)數(shù)子電路#31-#3k、#3(k+1)-#3(k+j)),其中第二至第k+j計(jì)數(shù)子電路#32-#3(k+j)包括有與門邏輯開關(guān)132和D型觸發(fā)器(為方便說明,以下分別稱之為第六D型觸發(fā)器134),而第一計(jì)數(shù)子電路#31則系包括有D型觸發(fā)器(即第六D型觸發(fā)器134)。并且,各計(jì)數(shù)子電路(即第一計(jì)數(shù)子電路至第k+j計(jì)數(shù)子電路#31-#3k、#3(k+1)、#3(k+2)-#3(k+j-1)、#3(k+j)),其第六D型觸發(fā)器134的輸出端Q可分別輸出時序計(jì)數(shù)信號(實(shí)時序計(jì)數(shù)信號RC1、RC2-RCk、RB1、RB2-RB(j-1)、RBj)。
      其中,計(jì)數(shù)器130可具有奇數(shù)個計(jì)數(shù)子電路(如圖10A和10C所示),或是具有偶數(shù)個計(jì)數(shù)子電路(如圖10B和10D所示)。并且,不論移位緩存器120具有奇數(shù)個計(jì)數(shù)子電路或是偶數(shù)個計(jì)數(shù)子電路,其k均可為奇數(shù)或偶數(shù)。
      這里,各第六D型觸發(fā)器134均為下降沿觸發(fā),且其反向輸出端Q’會回饋到各自的輸入端D。而使能信號EN輸入到第一計(jì)數(shù)子電路#31的觸發(fā)端、第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132和下一奇數(shù)級計(jì)數(shù)子電路(即第三計(jì)數(shù)子電路,附圖中未示出)的第六D型觸發(fā)器134的觸發(fā)端,且第一計(jì)數(shù)子電路#31的第六D型觸發(fā)器134會根據(jù)使能信號EN和其反向輸出端Q’的回饋信號而自其輸出端Q輸出時序計(jì)數(shù)信號RC1,并將此時序計(jì)數(shù)信號RC1輸入到第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132,以進(jìn)行邏輯運(yùn)算(即,第一計(jì)數(shù)子電路#31的與門邏輯開關(guān)132的輸出端和其第六D型觸發(fā)器134的輸出端Q會電連接到第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132的輸入端)。
      而在第二計(jì)數(shù)子電路#32中,與門邏輯開關(guān)132將輸入的時序計(jì)數(shù)信號RC1和使能信號EN作邏輯運(yùn)算,并將運(yùn)算結(jié)果輸出到第六D型觸發(fā)器134的觸發(fā)端和第三計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸入端,因而此第二計(jì)數(shù)子電路#32的第六D型觸發(fā)器134會根據(jù)其與門邏輯開關(guān)132的輸出和其反向輸出端Q’的回饋信號,而從其輸出端Q輸出時序計(jì)數(shù)信號RC2,并將此時序計(jì)數(shù)信號RC2和其與門邏輯開關(guān)132的輸出輸入到第三計(jì)數(shù)子電路的與門邏輯開關(guān)132,以與使能信號EN進(jìn)行邏輯運(yùn)算(即,第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132的輸出端和其第六D型觸發(fā)器134的輸出端Q會電連接到第三計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸入端)。
      針對第四計(jì)數(shù)子電路(附圖中未示出)到第k+j-1計(jì)數(shù)子電路,在偶數(shù)級計(jì)數(shù)子電路中,其與門邏輯開關(guān)132的輸入端電連接到前一級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸出端和前一級計(jì)數(shù)子電路的第六D型觸發(fā)器134的輸出端Q,即其與門邏輯開關(guān)132接收前一級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸出和第六D型觸發(fā)器134的輸出(即前一級計(jì)數(shù)子電路所輸出的時序計(jì)數(shù)信號)以進(jìn)行邏輯運(yùn)算,而與門邏輯開關(guān)132的輸出端電連接到其第六D型觸發(fā)器134的觸發(fā)端,并且與門邏輯開關(guān)132的輸出端和第六D型觸發(fā)器134的輸出端Q電連接到下一級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸入端;而且,在奇數(shù)級計(jì)數(shù)子電路中,其與門邏輯開關(guān)132接收前一級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸出和第六D型觸發(fā)器134的輸出(即前一級計(jì)數(shù)子電路所輸出的時序計(jì)數(shù)信號)以及前一奇數(shù)級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸出,以進(jìn)行邏輯運(yùn)算,而與門邏輯開關(guān)132的輸出端電連接到其第六D型觸發(fā)器134的觸發(fā)端,并且與門邏輯開關(guān)132的輸出端和第六D型觸發(fā)器134的輸出端Q電連接到下一級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸入端;以此類推,直至第k+j-1計(jì)數(shù)子電路#3(k+j-1)。
      此外,在第三計(jì)數(shù)子電路(附圖中未示出)中,除了其與門邏輯開關(guān)132接收使能信號EN、前一級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸出和前一級計(jì)數(shù)子電路的第六D型觸發(fā)器134的輸出(即前一級計(jì)數(shù)子電路所輸出的時序計(jì)數(shù)信號)以進(jìn)行邏輯運(yùn)算(即,其與門邏輯開關(guān)132的輸入端電連接到信號產(chǎn)生單元的輸出端(附圖中未示出)、前一級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸出端和前一級計(jì)數(shù)子電路的第六D型觸發(fā)器134的輸出端)之外,其余的結(jié)構(gòu)和運(yùn)作原理與上述奇數(shù)級計(jì)數(shù)子電路的結(jié)構(gòu)和運(yùn)作原理相同,故不再贅述。
      而針對最后一級計(jì)數(shù)子電路(這里,即第k+j計(jì)數(shù)子電路#3(k+j)),當(dāng)移位緩存器120具有奇數(shù)個計(jì)數(shù)子電路(如圖10A和10C所示)時,此第k+j計(jì)數(shù)子電路#3(k+j)的與門邏輯開關(guān)132接收前一級計(jì)數(shù)子電路(這里,即第k+j-1計(jì)數(shù)子電路#3(k+j-1))的與門邏輯開關(guān)132的輸出和第六D型觸發(fā)器134的輸出(這里,是時序計(jì)數(shù)信號RB(j-1))以及前一奇數(shù)級計(jì)數(shù)子電路(這里,即第k+j-2計(jì)數(shù)子電路,附圖中未示出)的與門邏輯開關(guān)132的輸出,以進(jìn)行邏輯運(yùn)算,且該與門邏輯開關(guān)132的輸出端電連接到其第六D型觸發(fā)器134的觸發(fā)端;反之,當(dāng)移位緩存器120具有偶數(shù)個計(jì)數(shù)子電路(如圖10B和10D所示)時,該第k+j計(jì)數(shù)子電路#3(k+j)的與門邏輯開關(guān)132接收前一級計(jì)數(shù)子電路(這里,即第k+j-1計(jì)數(shù)子電路#3(k+j-1))的與門邏輯開關(guān)132的輸出和第六D型觸發(fā)器134的輸出(這里,是時序計(jì)數(shù)信號RB(j-1))以進(jìn)行邏輯運(yùn)算,且該與門邏輯開關(guān)132的輸出端電連接到其第六D型觸發(fā)器134的觸發(fā)端。
      此外,第六D型觸發(fā)器134輸入到其輸入端D的信號,也可由其輸出端Q經(jīng)由反向器136而回饋到輸入端D,如圖第11A、11B、11C和11D所示。也就是說,第六D型觸發(fā)器134的輸出端Q電連接到下一級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸入端(最后一級計(jì)數(shù)子電路除外),并且第六D型觸發(fā)器134的輸出端Q再經(jīng)由反向器136而回饋到各自的輸入端D。
      這里,第一譯碼器141為j對2j譯碼器,其包括有j個反向器151、152、153-15j和2j個與門邏輯開關(guān)161、162、163-162j,而通過這些反向器151、152、153-15j和與門邏輯開關(guān)161、162、163-162j的組合,即可根據(jù)j個時序計(jì)數(shù)信號RB1-RBj而產(chǎn)生2j個第一激活信號B1-B2j,如圖12所示。而第二譯碼器142為k對2k譯碼器,其包括有k個反向器171、172、173-17k和2k個與門邏輯開關(guān)181、182、183-182k,而通過這些反向器171、172、173-17k和與門邏輯開關(guān)181、182、183-182k的組合,即可根據(jù)k個時序計(jì)數(shù)信號RC1-RCk而產(chǎn)生2k個第二激活信號C1-C2k,如圖13所示。由于j對2j譯碼器和k對2k譯碼器的結(jié)構(gòu)和運(yùn)作原理為本領(lǐng)域的技術(shù)人員所熟知,故在此不再贅述。
      最后,再將地址信號A1-Ai、第一激活信號B1-B2j和第二激活信號C1-C2k輸入到噴墨模塊200,以控制其運(yùn)作,也就是說,通過地址信號A1-Ai、第一激活信號B1-B2j和第二激活信號C1-C2k的任意組合可達(dá)到i×2j×2k個加熱器電路H1,1,1、H2,1,1-Hi,1,1、H1,2,1、H2,2,1-Hi,2,1-H1,2j,1、H2,2j,1-Hi,2j,1、H1,1,2、H2,1,2-Hi,1,2-H1,2j,2、H2,2j,2-Hi,2j,2-H1,2j,2k、H2,2j,2k-Hi,2j,2k的驅(qū)動控制,進(jìn)而可控制i×2j×2k個噴孔的運(yùn)作,如圖14所示。其中,i、j和k均為正整數(shù)。
      參照圖15,其示出了加熱器電路一實(shí)施例的電路示意圖;該加熱器電路Hi,2j,2k包括有與門邏輯開關(guān)Zi,2j,2k、晶體管開關(guān)Mi,2j,2k和電阻組件Ri,2j,2k。
      這里,與門邏輯開關(guān)Zi,2j,2k的輸入端電連接到移位緩存器120、第一譯碼器141和第二譯碼器142,以接收來自移位緩存器120的地址信號Ai、來自第一譯碼器141的第一激活信號B2j和來自第二譯碼器142的第二激活信號C2k;與門邏輯開關(guān)Zi,2j,2k的輸入端電連接到晶體管開關(guān)Mi,2j,2k的柵極,換句話說,與門邏輯開關(guān)Zi,2j,2k根據(jù)地址信號Ai、第一激活信號B2j和第二激活信號C2k進(jìn)行邏輯運(yùn)算,以輸出驅(qū)動信號SWi,2j,2k來控制晶體管開關(guān)Mi,2j,2k的導(dǎo)通與否;而且,晶體管開關(guān)Mi,2j,2k的源極接地,其漏極電連接到電阻組件Ri,2j,2k的一端,并在電阻組件Ri,2j,2k的另一端施加適當(dāng)?shù)碾妷夯螂娏鳌?br> 其中,當(dāng)?shù)刂沸盘朅i、第一激活信號B2j和第二激活信號C2k同時為邏輯高信號“1”時,經(jīng)過與門邏輯開關(guān)Zi,2j,2k的運(yùn)算后會產(chǎn)生邏輯高信號“1”的驅(qū)動信號SWi,2j,2k,以使晶體管開關(guān)Mi,2j,2k呈現(xiàn)導(dǎo)通狀態(tài),這是,電阻組件Ri,2j,2k才會進(jìn)入工作狀態(tài)而產(chǎn)生熱量,進(jìn)而驅(qū)動相對應(yīng)的噴嘴發(fā)射墨水進(jìn)行打印。這樣,可利用較少的控制信號實(shí)現(xiàn)大幅度增加噴孔的數(shù)目,且仍可維持外部接點(diǎn)的數(shù)目不至于大幅度增加。并且,可按照所需要打印的數(shù)據(jù)中直接提取出數(shù)據(jù)段相對應(yīng)的噴孔。
      舉例來說,當(dāng)想要控制驅(qū)動512個噴孔時,可使i=16、j=3且k=2,如圖16所示。參照圖16,這里,計(jì)數(shù)器130根據(jù)使能信號EN而進(jìn)行計(jì)數(shù),以產(chǎn)生5個時序計(jì)數(shù)信號RB1-RB3、RC1、RC2,并且將其分成兩部分,一部分時序計(jì)數(shù)信號RB1-RB3輸入到第一譯碼器141中進(jìn)行譯碼,以產(chǎn)生23(=8)個第一激活信號B1-B8;而另一部分時序計(jì)數(shù)信號RC1、RC2輸入到第二譯碼器142中進(jìn)行譯碼,以產(chǎn)生22(=4)個第二激活信號C1-C4。而移位緩存器120則根據(jù)該使能信號EN和第二時鐘信號CK2位移數(shù)據(jù)Data據(jù)以產(chǎn)生16個地址信號A1-A16。進(jìn)而,通過這些地址信號A1-A16、第一激活信號B1-B8和第二激活信號C1-C4來控制噴墨模塊200的運(yùn)作,也就是說,通過地址信號A1-A16、第一激活信號B1-B8和第二激活信號C1-C4的任意組合可達(dá)到16×23×22(=16×8×4=512)個加熱器電路的驅(qū)動控制,進(jìn)而可控制512個噴孔的運(yùn)作。
      其中,信號產(chǎn)生單元110可采用如圖5A所示的結(jié)構(gòu),其運(yùn)作原理與上述相同,故在此不再贅述。
      而移位緩存器120的結(jié)構(gòu)類似于圖8所示的結(jié)構(gòu),其中i=16,如圖17所示。參照圖17,該移位緩存器120包括有16個移位子電路(為方便說明,以下分別稱之為第一移位子電路到第十六移位子電路#21、#22、#23-#215、#216),并且各移位子電路包括有二個D型觸發(fā)器(為方便說明,以下分別稱之為第四D型觸發(fā)器122和第五D型觸發(fā)器124)。這里,第四D型觸發(fā)器122和第五D型觸發(fā)器124都采用上升沿觸發(fā),且第二時鐘信號CK2輸入到各移位子電路的第四D型觸發(fā)器122的觸發(fā)端,而使能信號EN則輸入到各移位子電路的第五D型觸發(fā)器124的觸發(fā)端。其中,在第一移位子電路#21中,第四D型觸發(fā)器122的輸入端D接收數(shù)據(jù)Data,且其輸出端Q電連接到第五D型觸發(fā)器124的輸入端D以及第二移位子電路#22的第四D型觸發(fā)器122的輸入端D,因此第五D型觸發(fā)器124再根據(jù)第四D型觸發(fā)器122的輸出和使能信號EN而從輸出端Q輸出地址信號A1;而且,在第二移位子電路#22中,第四D型觸發(fā)器122的輸入端D電連接到第一移位子電路#21的第四D型觸發(fā)器122的輸出端Q,且其輸出端Q電連接到第五D型觸發(fā)器124的輸入端D以及第三移位子電路#23的第四D型觸發(fā)器122的輸入端D,因此第五D型觸發(fā)器124再根據(jù)第四D型觸發(fā)器122的輸出和使能信號EN而從輸出端Q輸出地址信號A2;同理,以此類推,而分別由第四移位子電路到第十五移位子電路輸出地址信號A4-A15,而在第十六移位子電路#216中,其第四D型觸發(fā)器122的輸入端D電連接到第十五移位子電路#215的第四D型觸發(fā)器122的輸出端Q,而第四D型觸發(fā)器122的輸出端Q電連接到第五D型觸發(fā)器124的輸入端D,在由其第五D型觸發(fā)器124根據(jù)第四D型觸發(fā)器122的輸出和使能信號EN而從輸出端Q輸出地址信號A16。
      而計(jì)數(shù)器130的結(jié)構(gòu)類似于圖10A所示的結(jié)構(gòu),其中j=3且k=2,如圖18所示。參照圖18,該計(jì)數(shù)器130包括有5個計(jì)數(shù)子電路(為方便說明,以下分別稱之為第一計(jì)數(shù)子電路到第五計(jì)數(shù)子電路#31、#32、#33、#34、#35),其中第一計(jì)數(shù)子電路#31包括有第六D型觸發(fā)器134,而第二到第五計(jì)數(shù)子電路#32-#35包括有與門邏輯開關(guān)132和第六D型觸發(fā)器134。并且,各計(jì)數(shù)子電路(即第一計(jì)數(shù)子電路到第五計(jì)數(shù)子電路#31-#35),其第六D型觸發(fā)器134的輸出端Q可分別輸出時序計(jì)數(shù)信號RC1、RC2、RB1、RB2、RB3。這里,各計(jì)數(shù)子電路的第六D型觸發(fā)器134均為下降沿觸發(fā),且其反向輸出端Q’回饋到各自的輸入端D,而其輸出端Q電連接到下一級計(jì)數(shù)子電路的與門邏輯開關(guān)132的輸入端。
      該使能信號EN輸入到第一計(jì)數(shù)子電路#31的觸發(fā)端、第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132和第三計(jì)數(shù)子電路#33的第六D型觸發(fā)器134的觸發(fā)端,且第一計(jì)數(shù)子電路#31的第六D型觸發(fā)器134根據(jù)使能信號EN和其反向輸出端的回饋信號,而從其輸出端Q輸出時序計(jì)數(shù)信號RC1,并將此時序計(jì)數(shù)信號RC1輸入到第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132,以進(jìn)行邏輯運(yùn)算(即,第一計(jì)數(shù)子電路#31的第六D型觸發(fā)器134的輸出端Q電連接到第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132的輸入端)。
      在第二計(jì)數(shù)子電路#32中,其與門邏輯開關(guān)132的輸入端電連接到信號產(chǎn)生單元的輸出端(附圖中未示出)和第一計(jì)數(shù)子電路#32的第六D型觸發(fā)器134的輸出端Q,即其與門邏輯開關(guān)132接收時序計(jì)數(shù)信號RC1和使能信號EN以將其作邏輯運(yùn)算,并將運(yùn)算結(jié)果輸出到第六D型觸發(fā)器134的觸發(fā)端和第三計(jì)數(shù)子電路#33的與門邏輯開關(guān)132,因而該第二計(jì)數(shù)子電路#32的第六D型觸發(fā)器134會根據(jù)其與門邏輯開關(guān)132的輸出和其反向輸出端Q’的回饋信號,而從其輸出端Q輸出時序計(jì)數(shù)信號RC2,并將此時序計(jì)數(shù)信號RC2和其與門邏輯開關(guān)132的輸出輸入到第三計(jì)數(shù)子電路#33的與門邏輯開關(guān)132,以與使能信號EN進(jìn)行邏輯運(yùn)算(即,第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132的輸出端和其第六D型觸發(fā)器134的輸出端Q電連接到第三計(jì)數(shù)子電路#33的與門邏輯開關(guān)132的輸入端)。
      在第三計(jì)數(shù)子電路#33中,其與門邏輯開關(guān)132的輸入端電連接到信號產(chǎn)生單元的輸出端(附圖中未示出)、第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132的輸出端和第二計(jì)數(shù)子電路#32的第六D型觸發(fā)器134的輸出端Q,以接收使能信號EN、第二計(jì)數(shù)子電路#32的與門邏輯開關(guān)132的輸出和時序計(jì)數(shù)信號RC2以進(jìn)行邏輯運(yùn)算,并將運(yùn)算結(jié)果輸出到其第六D型觸發(fā)器134的觸發(fā)端、第四計(jì)數(shù)子電路#33的與門邏輯開關(guān)132和第五計(jì)數(shù)子電路#35的與門邏輯開關(guān)132,且第三計(jì)數(shù)子電路#33的第六D型觸發(fā)器134會根據(jù)其與門邏輯開關(guān)132的輸出和其反向輸出端Q’的回饋信號,而從其輸出端Q輸出時序計(jì)數(shù)信號RB1,并將該時序計(jì)數(shù)信號RB1與其與門邏輯開關(guān)132的輸出輸入到第四計(jì)數(shù)子電路#34的與門邏輯開關(guān)132,以進(jìn)行邏輯運(yùn)算(即,第三計(jì)數(shù)子電路#33的與門邏輯開關(guān)132的輸出端和其第六D型觸發(fā)器134的輸出端Q電連接到第四計(jì)數(shù)子電路#34的與門邏輯開關(guān)132的輸入端)。
      在第四計(jì)數(shù)子電路#34中,其與門邏輯開關(guān)132的輸入端電連接到第三計(jì)數(shù)子電路#33的與門邏輯開關(guān)132的輸出端和第三計(jì)數(shù)子電路#33的第六D型觸發(fā)器134的輸出端Q,即其與門邏輯開關(guān)132接收第三計(jì)數(shù)子電路#33的與門邏輯開關(guān)132的輸出和時序計(jì)數(shù)信號RB1,以進(jìn)行邏輯運(yùn)算,并將運(yùn)算結(jié)果在輸入到其第六D型觸發(fā)器134的觸發(fā)端和第五計(jì)數(shù)子電路#35的與門邏輯開關(guān)132,換句話說,第四計(jì)數(shù)子電路#34的與門邏輯開關(guān)132的輸出端電連接到其第六D型觸發(fā)器134的觸發(fā)端和第五計(jì)數(shù)子電路#35的與門邏輯開關(guān)132的輸入端,且第四計(jì)數(shù)子電路#34的第六D型觸發(fā)器134根據(jù)其與門邏輯開關(guān)132的輸出和其反向輸出端Q’的回饋信號,而從其輸出端Q輸出時序計(jì)數(shù)信號RB2,并將該時序計(jì)數(shù)信號RB2與其與門邏輯開關(guān)132的輸出輸入到第五計(jì)數(shù)子電路#35的與門邏輯開關(guān)132,以進(jìn)行邏輯運(yùn)算(即,第四計(jì)數(shù)子電路#34的與門邏輯開關(guān)132的輸出端和其第六D型觸發(fā)器134的輸出端Q電連接到第五計(jì)數(shù)子電路#35的與門邏輯開關(guān)132的輸入端)。
      而在最后一級計(jì)數(shù)子電路中,即第五計(jì)數(shù)子電路#35,其與門邏輯開關(guān)132的輸入端電連接到第三計(jì)數(shù)子電路#33的與門邏輯開關(guān)132的輸出端、第四計(jì)數(shù)子電路#34的與門邏輯開關(guān)132的輸出端和第四計(jì)數(shù)子電路#34的第六D型觸發(fā)器134的輸出端Q,以接收第三計(jì)數(shù)子電路#33和第四計(jì)數(shù)子電路#34的與門邏輯開關(guān)132的輸出及時序計(jì)數(shù)信號RB2以進(jìn)行邏輯運(yùn)算,并將運(yùn)算結(jié)果輸出至其第六D型觸發(fā)器134的觸發(fā)端,因而此第五計(jì)數(shù)子電路#35的第六D型觸發(fā)器134會根據(jù)其與門邏輯開關(guān)132的輸出和其反向輸出端Q’的回饋信號,而從其輸出端Q輸出時序計(jì)數(shù)信號RB3。
      而第一譯碼器141的結(jié)構(gòu)類似于圖12所示的結(jié)構(gòu),其中j=3,如圖19所示。參照圖19,該第一譯碼器141為3對8譯碼器,其包括有3個反向器151、152、153和23(=8)個與門邏輯開關(guān)161、162、163、164、165、166、167、168;這里,時序計(jì)數(shù)信號RB1、RB2、RB3分別輸入到反向器151、152、153,其中時序計(jì)數(shù)信號RB1經(jīng)反向后輸入到與門邏輯開關(guān)161、162、163、164,時序計(jì)數(shù)信號RB2經(jīng)反向后輸入到與門邏輯開關(guān)161、162、165、166,而時序計(jì)數(shù)信號RB3經(jīng)反向后輸入到與門邏輯開關(guān)161、163、165、167;并且,與門邏輯開關(guān)161將反向的時序計(jì)數(shù)信號RB1、RB2、RB3進(jìn)行邏輯運(yùn)算以產(chǎn)生第一激活信號B1,與門邏輯開關(guān)162將反向的時序計(jì)數(shù)信號RB1、RB2和時序計(jì)數(shù)信號RB3進(jìn)行邏輯運(yùn)算以產(chǎn)生第一激活信號B2,與門邏輯開關(guān)163將反向的時序計(jì)數(shù)信號RB1、RB3和時序計(jì)數(shù)信號RB2進(jìn)行邏輯運(yùn)算以產(chǎn)生第一激活信號B3,與門邏輯開關(guān)164將反向的時序計(jì)數(shù)信號RB1和時序計(jì)數(shù)信號RB2、RB3進(jìn)行邏輯運(yùn)算以產(chǎn)生第一激活信號B4,與門邏輯開關(guān)165將反向的時序計(jì)數(shù)信號RB2、RB3和時序計(jì)數(shù)信號RB1進(jìn)行邏輯運(yùn)算以產(chǎn)生第一激活信號B5,與門邏輯開關(guān)166將反向的時序計(jì)數(shù)信號RB2和時序計(jì)數(shù)信號RB1、RB3進(jìn)行邏輯運(yùn)算以產(chǎn)生第一激活信號B6,與門邏輯開關(guān)167將反向的時序計(jì)數(shù)信號RB3和時序計(jì)數(shù)信號RB1、RB2進(jìn)行邏輯運(yùn)算以產(chǎn)生第一激活信號B7,而與門邏輯開關(guān)168將時序計(jì)數(shù)信號RB1、RB2、RB3進(jìn)行邏輯運(yùn)算以產(chǎn)生第一激活信號B8。
      第二譯碼器142的結(jié)構(gòu)類似于圖13中所示的結(jié)構(gòu),其中k=2,如圖20所示。參照圖20,該第二譯碼器142為2對4譯碼器,其包括有2個反向器171、172和22(=4)個與門邏輯開關(guān)181、182、183、184;這里,時序計(jì)數(shù)信號RC1、RC2分別輸入到反向器171、172,其中時序計(jì)數(shù)信號RC1經(jīng)反向后輸入到與門邏輯開關(guān)181、182,而時序計(jì)數(shù)信號RC2經(jīng)反向后輸入到與門邏輯開關(guān)181、183;并且,與門邏輯開關(guān)181將反向的時序計(jì)數(shù)信號RC1、RC2進(jìn)行邏輯運(yùn)算以產(chǎn)生第二激活信號C1,與門邏輯開關(guān)182將反向的時序計(jì)數(shù)信號RC1和時序計(jì)數(shù)信號RC2進(jìn)行邏輯運(yùn)算以產(chǎn)生第二激活信號C2,與門邏輯開關(guān)183將反向的時序計(jì)數(shù)信號RC2和時序計(jì)數(shù)信號RC1進(jìn)行邏輯運(yùn)算以產(chǎn)生第二激活信號C3,而與門邏輯開關(guān)184將時序計(jì)數(shù)信號RC1、RC2進(jìn)行邏輯運(yùn)算以產(chǎn)生第二激活信號C4。
      在上述架構(gòu)中,各信號所測得的時序圖如圖21A和21B所示。
      最后,這些地址信號A1-A16、第一激活信號B1-B8和第二激活信號C1-C4可輸入到噴墨模塊200,以進(jìn)行16×23×22(=16×8×4=512)個加熱器電路H1,1,1、H2,1,1-H16,1,1、HI,2,1、H2,2,1-H16,2,1-H1,8,1、H2,8,1-H16,8,1、H1,1,2、H2,1,2-H16,1,2-H1,8,2、H2,8,2-H16,8,2-H1,8,4、H2,8,4-H16,8,4的驅(qū)動控制,進(jìn)而可控制512個噴孔的運(yùn)作,如圖22所示。
      并且,各加熱器電路(分別為加熱器電路H1,1,1-H16,1,1-H1,8,4-H16,8,4)包括有與門邏輯開關(guān)(分別為與門邏輯開關(guān)Z1,1,1-Z16,1,1-Z1,8,4-Z16,8,4)、晶體管開關(guān)(分別為晶體管開關(guān)M1,1,1-M16,1,1-M1,8,4-M16,8,4)和電阻組件(分別為電阻組件R1,1,1-R16,1,1-R1,8,4-R16,8,4),如圖23所示。其中,各加熱器電路的結(jié)構(gòu)大致上相同于圖15所示的結(jié)構(gòu),故其運(yùn)作原理這里不再贅述。
      其中,加熱器電路H1,1,1即為其與門邏輯開關(guān)Z1,1,1接收地址信號A1、第一激活信號B1和第二激活信號C1以進(jìn)行邏輯運(yùn)算,換句話說,加熱器電路H1,1,1通過地址信號A1、第一激活信號B1和第二激活信號C1的控制而驅(qū)動;加熱器電路H2,1,1即為其與門邏輯開關(guān)Z1,2,1接收地址信號A1、第一激活信號B2和第二激活信號C1以進(jìn)行邏輯運(yùn)算,換句話說,加熱器電路H1,2,1通過地址信號A1、第一激活信號B2和第二激活信號C1的控制而驅(qū)動;以此類推,該加熱器電路H16,8,4即為其與門邏輯開關(guān)Z16,8,4接收地址信號A16、第一激活信號B8和第二激活信號C4以進(jìn)行邏輯運(yùn)算,換句話說,加熱器電路H16,8,4通過地址信號A16、第一激活信號B8和第二激活信號C4的控制而驅(qū)動;這樣,即可達(dá)到512個噴孔的運(yùn)作控制。
      在另一實(shí)施例中,該移位緩存器120也可根據(jù)第一時鐘信號CK1和第三時鐘信號CK3移位數(shù)據(jù)Data以產(chǎn)生一組地址信號A1-Ai,如圖24所示;其中,第三時鐘信號CK3為第一時鐘信號CK1的一半。其中,信號產(chǎn)生單元110、計(jì)數(shù)器130、第一譯碼器141、第二譯碼器142及噴墨模塊200均可采用上述的結(jié)構(gòu),故其運(yùn)作原理在此不再贅述。
      請參照圖25A和圖25B,其示出了移位緩存器一實(shí)施例的電路示意圖;該移位緩存器120包括有i個移位子電路(為方便說明,以下分別稱之為第一移位子電路至第i移位子電路,而在附圖中僅示出到第十移位子電路#210,后續(xù)則以此類推),并且各移位子電路包括有二個D型觸發(fā)器(為方便說明,以下分別稱之為第四D型觸發(fā)器122和第五D型觸發(fā)器124)。
      這里,在個奇數(shù)級移位子電路中的第四D型觸發(fā)器122為上升沿觸發(fā),在個偶數(shù)級移位子電路中的第四D型觸發(fā)器122則為下降沿觸發(fā),而各移位子電路中的第五D型觸發(fā)器124則均采用上升沿觸發(fā)。
      其中,該移位緩存器120將第三時鐘信號CK3輸入到各第四D型觸發(fā)器122的觸發(fā)端,以及將第一時鐘信號CK1輸入到各第五D型觸發(fā)器124的觸發(fā)端。
      在第一移位子電路#21中,其第四D型觸發(fā)器122的輸入端D接收數(shù)據(jù)Data,且輸出端Q電連接到第五D型觸發(fā)器124的輸入端D及下一奇數(shù)級移位子電路(這里,即第三移位子電路#23)的第四D型觸發(fā)器122的輸入端D,因而該第一移位子電路#21的第五D型觸發(fā)器124可根據(jù)第四D型觸發(fā)器122的輸出和第一時鐘信號CK1,而從其輸出端Q輸出地址信號A1。
      在第二移位子電路#22中,其第四D型觸發(fā)器122的輸入端D接收數(shù)據(jù)Data,且輸出端Q電連接到第五D型觸發(fā)器124的輸入端D及下一偶數(shù)級移位子電路(這里,即第四移位子電路#24)的第四D型觸發(fā)器122的輸入端D,因而該第二移位子電路#22的第五D型觸發(fā)器124可根據(jù)第四D型觸發(fā)器122的輸出和第一時鐘信號CK1,而從其輸出端Q輸出地址信號A2。
      隨后,在奇數(shù)級移位子電路(即自第三移位子電路#23開始)中,其第四D型觸發(fā)器122的輸入端D電連接到前一奇數(shù)級移位子電路的第四D型觸發(fā)器122的輸出端Q,且輸出端Q電連接到其第五D型觸發(fā)器124的輸入端D及下一奇數(shù)級移位子電路的第四D型觸發(fā)器122的輸入端D,因而其第五D型觸發(fā)器124即可根據(jù)其第四D型觸發(fā)器122的輸出和第一時鐘信號CK1,而從輸出端Q輸出地址信號;以此類推至最后一奇數(shù)級移位子電路,在最后一奇數(shù)級移位子電路中,其第四D型觸發(fā)器122的輸入端D電連接到前一奇數(shù)級移位子電路的第四D型觸發(fā)器122的輸出端Q,而其第四D型觸發(fā)器122的輸出端Q僅電連接到第五D型觸發(fā)器124的輸入端D,因而其第五D型觸發(fā)器124即根據(jù)第四D型觸發(fā)器122的輸出和第一時鐘信號CK1,而從輸出端Q輸出地址信號。
      同理,在隨后的偶數(shù)級移位子電路(即自第四移位子電路#24開始)中,其第四D型觸發(fā)器122的輸入端D電連接到前一偶數(shù)級移位子電路的第四D型觸發(fā)器122的輸出端Q,且輸出端Q電連接到其第五D型觸發(fā)器124的輸入端D及下一偶數(shù)級移位子電路的第四D型觸發(fā)器122的輸入端D,因而其第五D型觸發(fā)器124即可根據(jù)其第四D型觸發(fā)器122的輸出和第一時鐘信號CK1,而從輸出端Q輸出地址信號;以此類推至最后一偶數(shù)級移位子電路,在最后一偶數(shù)級移位子電路中,其第四D型觸發(fā)器122的輸入端D電連接到前一偶數(shù)級移位子電路的第四D型觸發(fā)器122的輸出端Q,而其第四D型觸發(fā)器122的輸出端Q僅電連接到第五D型觸發(fā)器124的輸入端D,因而其第五D型觸發(fā)器124即根據(jù)第四D型觸發(fā)器122的輸出和第一時鐘信號CK1,而從輸出端Q輸出地址信號。
      此外,在移位緩存器120中,也可以是在各奇數(shù)級移位子電路中的第四D型觸發(fā)器122為下降沿觸發(fā),而在各偶數(shù)級移位子電路中的第四D型觸發(fā)器122為上升沿觸發(fā),然而各移位子電路中的第五D型觸發(fā)器124仍都采用上升沿觸發(fā),如圖26A和26B所示。
      這樣,配合所需要打印的數(shù)據(jù)和/或設(shè)計(jì)的噴孔數(shù),通過任意設(shè)計(jì)上述i、j且k,即可大幅度增加噴孔的數(shù)目,且仍可維持外部接點(diǎn)的數(shù)目不至于大幅度增加。
      換句話說,可根據(jù)所需要打印的數(shù)據(jù)和/或設(shè)計(jì)的噴孔數(shù),而設(shè)計(jì)移位子電路的數(shù)量和/或計(jì)數(shù)子電路的數(shù)量,來產(chǎn)生所需數(shù)量的地址信號和時序計(jì)數(shù)信號,并搭配適當(dāng)?shù)淖g碼器以進(jìn)行時序計(jì)數(shù)信號的譯碼,即可產(chǎn)生所需數(shù)量的地址信號、第一激活信號和第二激活信號,以控制大量噴孔的運(yùn)作控制。
      雖然上述都采用兩個譯碼器(即第一譯碼器及第二譯碼器),在線路設(shè)計(jì)上,也可將第一譯碼器及第二譯碼器合并成單一譯碼器。
      而且,為進(jìn)一步減少外部接點(diǎn)的數(shù)目,還可將計(jì)數(shù)器130所產(chǎn)生的時序計(jì)數(shù)信號分成三組、四組甚至是更多,并分別搭配譯碼器來進(jìn)行譯碼。參照圖27A和27B,該多任務(wù)噴印系統(tǒng)電路包括有控制電路100和噴墨模塊200。這里,控制電路100包括有信號產(chǎn)生單元110、移位緩存器120、計(jì)數(shù)器130及譯碼模塊140。并且,譯碼模塊140包括有N個譯碼器(即,第一譯碼器141、第二譯碼器至第N譯碼器142-14N)。其中,信號產(chǎn)生單元110、移位緩存器120及噴墨模塊200的結(jié)構(gòu)和運(yùn)作原理,大致上與上述相同,故在此不再贅述。
      而且,該計(jì)數(shù)器130的結(jié)構(gòu)大致上與上述結(jié)構(gòu)相同,其包括有多個計(jì)數(shù)子電路(為方便說明,以下分別稱之為第一計(jì)數(shù)子電路至第n+…+k+j計(jì)數(shù)子電路#31、#32、#33、#34-#3(n-1)、#3n、#3(n+1)-#3(n+…+k+j)),其中第一計(jì)數(shù)子電路#31包括有第六D型觸發(fā)器134,而第二至第n+…+k+j計(jì)數(shù)子電路#32~#3(n+…+k+j)包括有與門邏輯開關(guān)132和第六D型觸發(fā)器134,以根據(jù)使能信號EN產(chǎn)生N組時序計(jì)數(shù)信號RX(即,圖27A和27B所示的第一組時序計(jì)數(shù)信號j×RXs、第二組時序計(jì)數(shù)信號k×RXs至第N組時序計(jì)數(shù)信號n×RXs),并且將各組時序計(jì)數(shù)信號R輸出給相對應(yīng)的譯碼器(即,第一譯碼器至第N譯碼器141-14N),如圖28所示。
      而各譯碼器都包括有多個反向器及多個柵邏輯開關(guān)如圖29所示,其結(jié)構(gòu)和運(yùn)作原理為本領(lǐng)域的技術(shù)人員所熟知,故在此不再贅述。這里,各譯碼器(即,第一譯碼器至第N譯碼器141-14N)分別接收一組時序計(jì)數(shù)信號R(即,第一組時序計(jì)數(shù)信號j×Rs、第二組時序計(jì)數(shù)信號k×Rs至第N組時序計(jì)數(shù)信號n×Rs),并將其譯碼,以分別輸出一組激活信號(即,第一激活信號B1-B2j、第二激活信號C1-C2k至第N激活信號E1-E2n),如圖27A和27B所示。
      最后,再將地址信號A1-Ai及N組激活信號(即,第一激活信號B1-B2j、第二激活信號C1-C2k至第N激活信號E1-E2n)輸入至噴墨模塊200,以控制其運(yùn)作,也就是說,通過地址信號A1-Ai及N組激活信號(即,第一激活信號B1-B2j、第二激活信號C1-C2k至第N激活信號E1-E2n)的任意組合可實(shí)現(xiàn)i×2j×2k×…×2n個加熱器電路的驅(qū)動控制,進(jìn)而可控制i×2j×2k×…×2n個噴孔的運(yùn)作。其中,i、j、k和n均為正整數(shù)。
      參照圖30,其示出了加熱器電路一實(shí)施例的電路示意圖;該加熱器電路Hi,2j,2k,….,2n包括有與門邏輯開關(guān)Zi,2j,2k,….,2n、晶體管開關(guān)Mi,2j,2k,….,2n和電阻組件Ri,2j,2k,….,2n。
      這里,與門邏輯開關(guān)Zi,2j,2k,….,2n的輸入端電連接到移位緩存器120和譯碼模塊140中的各譯碼器(即,第一譯碼器至第N譯碼器141-14N),以接收來自移位緩存器120的地址信號Ai和分別來自各譯碼器(即,第一譯碼器至第N譯碼器141-14N)的激活信號(即,第一激活信號B2j、第二激活信號C2k至第N激活信號E2n);與門邏輯開關(guān)Zi,2j,2k,….,2n的輸入端電連接到晶體管開關(guān)Mi,2j,2k,….,2n的柵極,換句話說,與門邏輯開關(guān)Zi,2j,2k,….,2n將所接收到的地址信號Ai和激活信號(即,第一激活信號B2j、第二激活信號C2k至第N激活信號E2n)進(jìn)行邏輯運(yùn)算,以輸出驅(qū)動信號SWi,2j,2k,….,2n來控制晶體管開關(guān)Mi,2j,2k,….,2n的導(dǎo)通與否;而且,晶體管開關(guān)Mi,2j,2k,….,2n的源極接地,其漏極電連接到電阻組件Ri,2j,2k,….,2n的一端,并在電阻組件Ri,2j,2k,….,2n的另一端施加適當(dāng)?shù)碾妷骸?br> 其中,當(dāng)?shù)刂沸盘朅i和各激活信號(即,第一激活信號B2j、第二激活信號C2k至第N激活信號E2n)同時為邏輯高信號“1”時,經(jīng)過與門邏輯開關(guān)Zi,2j,2k,….,2n的運(yùn)算后會產(chǎn)生邏輯高信號“1”的驅(qū)動信號SWi,2j,2k,….,2n,以使晶體管開關(guān)Mi,2j,2k,….,2n呈現(xiàn)導(dǎo)通狀態(tài),此時,電阻組件Ri,2j,2k,….,2n才會進(jìn)入工作狀態(tài)而產(chǎn)生熱量,進(jìn)而驅(qū)動相對應(yīng)的噴嘴發(fā)射墨水進(jìn)行打印。這樣,可利用較少的控制信號實(shí)現(xiàn)大幅度增加噴孔的數(shù)目,且仍可維持外部接點(diǎn)的數(shù)目不至于大幅度增加。并且,可按照所需打印的數(shù)據(jù)中直接提取出數(shù)據(jù)段相對應(yīng)的噴孔。
      為方便說明,這里以利用三個譯碼器來實(shí)現(xiàn)512個噴孔的驅(qū)動控制為例,來進(jìn)行說明。參照圖31A和31B,該多任務(wù)噴印系統(tǒng)電路包括有控制電路100和噴墨模塊200。這里,控制電路100包括有信號產(chǎn)生單元110、移位緩存器120、計(jì)數(shù)器130和譯碼模塊140,并且該譯碼模塊140包括有第一譯碼器141、第二譯碼器142和第三譯碼器143。其中,信號產(chǎn)生單元110、移位緩存器120及噴墨模塊200的結(jié)構(gòu)和運(yùn)作原理,大致上與上述相同,故在此不再贅述。
      這里,移位緩存器120具有4個移位子電路(分別為第一移位子電路#21、第二移位子電路#22、第三移位子電路#23和第四移位子電路#24),以根據(jù)數(shù)據(jù)Data、第二時鐘信號CK2和使能信號EN(或是根據(jù)數(shù)據(jù)Data、第一時鐘信號CK1和第三時鐘信號CK3)而產(chǎn)生4個地址信號A1-A4(如圖32A、32B、32C所示)。而計(jì)數(shù)器130具有7個移位子電路(分別為第一移位子電路#31、第二移位子電路#32、第三移位子電路#33、第四移位子電路#34、第五移位子電路#35、第六移位子電路#36和第七移位子電路#37),以根據(jù)使能信號EN而進(jìn)行計(jì)數(shù)以產(chǎn)生7個時序計(jì)數(shù)信號RB1-RB3、RC1、RC2、RD1、RD2(如圖33所示),并將這些時序計(jì)數(shù)信號RB1-RB3、RC1、RC2、RD1、RD2分成三組以分別輸出給第一譯碼器141、第二譯碼器142和第三譯碼器143。其中,第一譯碼器141為3對8(=23)譯碼器,其包括有3個反向器151、152、153和8個與門邏輯開關(guān)161-168,而通過這些反向器151、152、153和與門邏輯開關(guān)161-168的組合,即可根據(jù)時序計(jì)數(shù)信號RB1-RB3而產(chǎn)生23(=8)個第一激活信號B1-B8,如圖19所示。第二譯碼器142為2對4(=22)譯碼器,其包括有2個反向器171、172和4個與門邏輯開關(guān)181、182、183、184,而通過這些反向器171、172和與門邏輯開關(guān)181-184的組合,即可根據(jù)時序計(jì)數(shù)信號RC1、RC2而產(chǎn)生22(=4)個第二激活信號C1-C4,如圖20所示。而第三譯碼器143也采用2對4(=22)譯碼器,其包括有2個反向器173、174和4個與門邏輯開關(guān)185、186、187、188,而通過這些反向器173、174和與門邏輯開關(guān)185-188的組合,即可根據(jù)時序計(jì)數(shù)信號RD1、RD2而產(chǎn)生22(=4)個第三激活信號D1-D4,如圖34所示。
      最后,再將地址信號A1-A4、第一激活信號B1-B8、第二激活信號C1-C4和第三激活信號D1-D4輸入到噴墨模塊200,以控制其運(yùn)作,也就是說,通過地址信號A1-A4、第一激活信號B1-B8、第二激活信號C1-C4和第三激活信號D1-D4的任意組合可達(dá)到4×23×22×22(=4×8×4×4=512)個加熱器電路H1,1,1,1、H2,1,1,1-H4,1,1,1、H1,1,2,1-H4,1,4,1、H1,2,1,1、H2,2,1,1-H4,2,1,1、H1,2,2,1-H4,2,4,1-H1,8,1,1、H2,8,1,1-H4,8,1,1、H1,8,2,1-H4,8,4,1、H1,1,1,2、H2,1,1,2-H4,1,1,2、H1,1,2,2-H4,1,4,2-H1,8,1,2、H2,8,1,2-H4,8,1,2、H1,8,2,2-H4,8,4,2-H1,8,1,4、H2,8,1,4-H4,8,1,4、H1,8,2,4-H4,8,4,4的驅(qū)動控制,進(jìn)而可控制4×23×22×22(=4×8×4×4=512)個噴孔的運(yùn)作,如圖35所示。
      并且,各加熱器電路(分別為加熱器電路H1,1,1,1-H4,1,4,1-H1,8,1,4-H4,8,4,4)包括有與門邏輯開關(guān)(分別為與門邏輯開關(guān)Z1,1,1,1-Z4,1,4,1-Z1,8,1,4-Z4,8,4,4)、晶體管開關(guān)(分別為晶體管開關(guān)M1,1,1,1-M4,1,4,1-M1,8,1,4-M4,8,4,4)和電阻組件(分別為電阻組件R1,1,1,1-R4,1,4,1-R1,8,1,4-R4,8,4,4),如圖36所示。其中,各加熱器電路的結(jié)構(gòu)大致上與圖15所示的結(jié)構(gòu)相同,故其運(yùn)作原理在此不再贅述。
      其中,加熱器電路H1,1,1,1即為其與門邏輯開關(guān)Z1,1,1,1接收地址信號A1、第一激活信號B1、第二激活信號C1和第三激活信號D1以進(jìn)行邏輯運(yùn)算,換句話說,加熱器電路H1,1,1,1通過地址信號A1、第一激活信號B1、第二激活信號C1和第三激活信號D1的控制而驅(qū)動;以此類推,對于加熱器電路H4,8,4,4即為其與門邏輯開關(guān)Z4,8,4,4接收地址信號A4、第一激活信號B8、第二激活信號C4和第三激活信號D4以進(jìn)行邏輯運(yùn)算,換句話說,加熱器電路H4,8,4,4通過地址信號A4、第一激活信號B8、第二激活信號C4和第三激活信號D4的控制而驅(qū)動;這樣,即可達(dá)到512個噴孔的運(yùn)作控制。
      這里,晶體管開關(guān)可采用具有大信道寬長比(channel width/length)的場效應(yīng)晶體管,來降低串聯(lián)的寄生電阻(parasitic resistance),進(jìn)而將功率集中于熱阻。其中,該場效應(yīng)晶體管可為具有大信道寬長比的高功率組件。并且,針對較小液滴的噴墨打印頭,因其噴出單一液滴所需的功率較低,因此在主機(jī)所提供的電壓不增加的情況下,可提高電阻組件的阻值以使電阻組件所產(chǎn)生的功率隨之下降。
      此外,該晶體管開關(guān)也可采用非對稱金屬氧化物半導(dǎo)體場效應(yīng)晶體管,以實(shí)現(xiàn)低驅(qū)動晶體管組件阻值及小晶體管面積。并且,該非對稱金屬氧化物半導(dǎo)體場效應(yīng)晶體管的漏極端可為雙重?cái)U(kuò)散(double diffused drains;DDD),且其源極端為低壓N+型擴(kuò)散結(jié)構(gòu),以降低寄生電阻。
      另外,可利用互補(bǔ)金屬氧化物半導(dǎo)體場效應(yīng)晶體管(CMOS)構(gòu)成這里所使用的觸發(fā)器,以將低功耗,相對來說可將整顆噴墨芯片在控制電路上的功耗減少到最低。事實(shí)上,當(dāng)噴印一段相當(dāng)長時間時,其主要影響噴墨芯片溫度的組件還是在噴墨模塊內(nèi)的電阻組件上,將控制電路運(yùn)作所消耗的功率降低,以將其所產(chǎn)生的熱降到最低,這樣,溫度控制組件可以很精確讀出因熱阻(即噴墨模塊內(nèi)的電阻組件)消耗功率而產(chǎn)生的熱。
      雖然本發(fā)明通過前述的較佳實(shí)施例公開如上,但是這些實(shí)施例并非用以限定本發(fā)明,任何熟悉本領(lǐng)域的普通技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),可以作出各種修改和變化,因此本發(fā)明的專利保護(hù)范圍有本說明書所附的權(quán)利要求書限定。
      權(quán)利要求
      1.一種多任務(wù)噴印系統(tǒng)的控制電路,用于驅(qū)動至少一加熱器電路,包括有信號產(chǎn)生單元,用于根據(jù)一第一時鐘信號和數(shù)據(jù)而產(chǎn)生使能信號;移位緩存器,電連接到該信號產(chǎn)生單元,以根據(jù)該使能信號和第二時鐘信號而移位該數(shù)據(jù),以產(chǎn)生i個地址信號,其中i為正整數(shù);計(jì)數(shù)器,電連接到該信號產(chǎn)生單元,以根據(jù)該使能信號而進(jìn)行計(jì)數(shù),以產(chǎn)生多個時序計(jì)數(shù)信號;以及N個譯碼器,電連接到該計(jì)數(shù)器,以分別接收這些時序計(jì)數(shù)信號其中的一部分,其中各所述譯碼器用于將接收到的這些時序計(jì)數(shù)信號譯碼以產(chǎn)生多個激活信號,其中N為大于或者等于2的正整數(shù);其中,通過這些地址信號和N組激活信號而實(shí)現(xiàn)該加熱器電路的驅(qū)動控制。
      2.如權(quán)利要求1所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該信號產(chǎn)生單元,包括有第一D型觸發(fā)器,該第一D型觸發(fā)器的反向輸出端回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的反向輸出端回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;以及與門邏輯開關(guān),用于根據(jù)該數(shù)據(jù)和該或門邏輯開關(guān)的輸出而輸出該使能信號。
      3.如權(quán)利要求1所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該信號產(chǎn)生單元,包括有多個反向器;第一D型觸發(fā)器,該第一D型觸發(fā)器的輸出端經(jīng)過這些反向器其中之一而回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的輸出端經(jīng)過這些反向器其中的另一各而回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;以及與門邏輯開關(guān),用于根據(jù)該數(shù)據(jù)和該或門邏輯開關(guān)的輸出而輸出該使能信號。
      4.如權(quán)利要求1所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該信號產(chǎn)生單元,包括有第一D型觸發(fā)器,該第一D型觸發(fā)器的反向輸出端回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的反向輸出端回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;第三D型觸發(fā)器,該第三D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及與門邏輯開關(guān),該與門邏輯開關(guān)的輸入端電連接到該或門邏輯開關(guān)的輸出端和該第三D型觸發(fā)器的輸出端,以根據(jù)該或門邏輯開關(guān)的輸出和該第三D型觸發(fā)器的輸出而輸出該使能信號。
      5.如權(quán)利要求1所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該信號產(chǎn)生單元,包括有多個反向器;第一D型觸發(fā)器,該第一D型觸發(fā)器的輸出端經(jīng)過這些反向器其中之一而回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的輸出端經(jīng)過這些反向器中的另一個而回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;第三D型觸發(fā)器,該第三D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及與門邏輯開關(guān),該與門邏輯開關(guān)的輸入端電連接到該或門邏輯開關(guān)的輸出端和該第三D型觸發(fā)器的輸出端,以根據(jù)該或門邏輯開關(guān)的輸出和該第三D型觸發(fā)器的輸出而輸出該使能信號。
      6.如權(quán)利要求1所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該移位緩存器,包括有i個移位子電路,各所述移位子電路,包括有第四D型觸發(fā)器,該第四D型觸發(fā)器的觸發(fā)端接收該第二時鐘信號;以及第五D型觸發(fā)器,該第五D型觸發(fā)器的輸入端電連接到該第四D型觸發(fā)器的輸出端,該第五D型觸發(fā)器的觸發(fā)端用于接收該使能信號,以根據(jù)該第四D型觸發(fā)器的輸出和該使能信號輸出該地址信號;其中,在第一該移位子電路中,該第四D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及在第二移位子電路到第i-1移位子電路中,該第四D型觸發(fā)器的輸出端電連接到下一所述移位子電路的第四D型觸發(fā)器的輸入端。
      7.如權(quán)利要求1所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該計(jì)數(shù)器,包括有多個計(jì)數(shù)子電路,各所述計(jì)數(shù)子電路,包括有第六D型觸發(fā)器,該第六D型觸發(fā)器的反向輸出端回饋到該第六D型觸發(fā)器的輸入端;其中,在第一該計(jì)數(shù)子電路中,該第六D型觸發(fā)器的觸發(fā)端用于接收該使能信號,以輸出該時序計(jì)數(shù)信號;以及其中,在第二該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述計(jì)數(shù)子電路還包括有與門邏輯開關(guān),該與門邏輯開關(guān)的輸出端電連接到該該第六D型觸發(fā)器的觸發(fā)端;以及該第六D型觸發(fā)器用于根據(jù)該與門邏輯開關(guān)的輸出和該第六D型觸發(fā)器的輸入而輸出該時序計(jì)數(shù)信號;其中,在第二該計(jì)數(shù)子電路中,該與門邏輯開關(guān)的輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第一該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端以接收該時序計(jì)數(shù)信號;其中,在第三該計(jì)數(shù)子電路中,該與門邏輯開關(guān)輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第二該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出;以及其中,在第四該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述與門邏輯開關(guān)輸入端電連接到前一級該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端,以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出,其中,奇數(shù)級移位子電路的各與門邏輯開關(guān)輸入端還電連接到前一奇數(shù)級該計(jì)數(shù)子電路的與門邏輯開關(guān)的輸出端,以及所述與門邏輯開關(guān)的輸出。
      8.如權(quán)利要求1所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該計(jì)數(shù)器,包括有多個計(jì)數(shù)子電路,各所述計(jì)數(shù)子電路,包括有反向器;第六D型觸發(fā)器,該第六D型觸發(fā)器的輸出端經(jīng)過該反向器而回饋到該第六D型觸發(fā)器的輸入端;其中,在第一該計(jì)數(shù)子電路中,該第六D型觸發(fā)器的觸發(fā)端用于接收該使能信號,以輸出該時序計(jì)數(shù)信號;以及其中,在第二該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述計(jì)數(shù)子電路還包括有與門邏輯開關(guān),該與門邏輯開關(guān)的輸出端電連接到該第六D型觸發(fā)器的觸發(fā)端;以及該第六D型觸發(fā)器用于根據(jù)該與門邏輯開關(guān)的輸出和該第六D型觸發(fā)器的輸入而輸出該時序計(jì)數(shù)信號;其中,在第二該計(jì)數(shù)子電路中,該與門邏輯開關(guān)的輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連到第一該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端以接收該時序計(jì)數(shù)信號;其中,在第三該計(jì)數(shù)子電路中,該與門邏輯開關(guān)輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第二該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出;以及其中,在第四該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各與門邏輯開關(guān)輸入端電連接到前一級該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端,以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出,其中,奇數(shù)級移位子電路的各與門邏輯開關(guān)輸入端還電連接到前一奇數(shù)級計(jì)數(shù)子電路的與門邏輯開關(guān)的輸出端,以及該與門邏輯開關(guān)的輸出。
      9.如權(quán)利要求1所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,還包括至少一與門邏輯開關(guān),其電連接到該移位緩存器和這些譯碼器,各所述與門邏輯開關(guān)用于將該些地址信號其中之一和各組激活信號其中之一進(jìn)行邏輯運(yùn)算,以產(chǎn)生驅(qū)動信號,以驅(qū)動相對應(yīng)的加熱器電路。
      10.如權(quán)利要求9所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,所述與門邏輯開關(guān)的數(shù)目為該些地址信號的數(shù)目和各組該些激活信號的數(shù)目的乘積。
      11.一種多任務(wù)噴印系統(tǒng)的控制電路,其用于驅(qū)動至少一加熱器電路,包括有信號產(chǎn)生單元,用于根據(jù)一第一時鐘信號和數(shù)據(jù)而產(chǎn)生使能信號;移位緩存器,用于根據(jù)該第一時鐘信號和第三時鐘信號而移位該數(shù)據(jù),以產(chǎn)生i個地址信號,其中i為正整數(shù);計(jì)數(shù)器,電連接到該信號產(chǎn)生單元,以根據(jù)該使能信號而進(jìn)行計(jì)數(shù),以產(chǎn)生多個時序計(jì)數(shù)信號;以及N個譯碼器,電連多該計(jì)數(shù)器,以分別接收這些時序計(jì)數(shù)信號中的一部分,其中各譯碼器用于將接收到的時序計(jì)數(shù)信號譯碼以產(chǎn)生多個激活信號,其中N為大于或者等于2的正整數(shù);其中,通過地址信號和N組激活信號而實(shí)現(xiàn)該加熱器電路的驅(qū)動控制。
      12.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該信號產(chǎn)生單元,包括有第一D型觸發(fā)器,該第一D型觸發(fā)器的反向輸出端回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的反向輸出端回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;以及與門邏輯開關(guān),用于根據(jù)該數(shù)據(jù)和該或門邏輯開關(guān)的輸出而輸出該使能信號。
      13.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該信號產(chǎn)生單元,包括有多個反向器;第一D型觸發(fā)器,該第一D型觸發(fā)器的輸出端經(jīng)過反向器其中之一而回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的輸出端經(jīng)過反向器其中的另一個而回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;以及與門邏輯開關(guān),用于根據(jù)該數(shù)據(jù)和該或門邏輯開關(guān)的輸出而輸出該使能信號。
      14.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該信號產(chǎn)生單元,包括有第一D型觸發(fā)器,該第一D型觸發(fā)器的反向輸出端回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的反向輸出端回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;第三D型觸發(fā)器,該第三D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及與門邏輯開關(guān),該與門邏輯開關(guān)的輸入端電連接到該或門邏輯開關(guān)的輸出端和該第三D型觸發(fā)器的輸出端,以根據(jù)該或門邏輯開關(guān)的輸出和該第三D型觸發(fā)器的輸出而輸出該使能信號。
      15.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該信號產(chǎn)生單元,包括有多個反向器;第一D型觸發(fā)器,該第一D型觸發(fā)器的輸出端經(jīng)過反向器其中之一而回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的輸出端經(jīng)過反向器中的另一個而回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;第三D型觸發(fā)器,該第三D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及與門邏輯開關(guān),該與門邏輯開關(guān)的輸入端電連接到該或門邏輯開關(guān)的輸出端和該第三D型觸發(fā)器的輸出端,以根據(jù)該或門邏輯開關(guān)的輸出和該第三D型觸發(fā)器的輸出而輸出該使能信號。
      16.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該移位緩存器,包括有i個移位子電路,各所述移位子電路,包括有第四D型觸發(fā)器,該第四D型觸發(fā)器的觸發(fā)端接收該第三時鐘信號;以及第五D型觸發(fā)器,該第五D型觸發(fā)器的輸入端電連接到該第四D型觸發(fā)器的輸出端,該第五D型觸發(fā)器的觸發(fā)端用于接收該第一時鐘信號,以根據(jù)該第四D型觸發(fā)器的輸出和該第一時鐘信號輸出該地址信號;其中,在第一該移位子電路和第二該移位子電路中,該第四D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及在第三該移位子電路到第i-1移位子電路中,奇數(shù)級移位子電路的第四D型觸發(fā)器的輸出端電連接到下一奇數(shù)級移位子電路的第四D型觸發(fā)器的輸入端,且偶數(shù)級該移位子電路的第四D型觸發(fā)器的輸出端電連接到下一偶數(shù)級移位子電路的第四D型觸發(fā)器的輸入端。
      17.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該計(jì)數(shù)器,包括有多個計(jì)數(shù)子電路,各所述計(jì)數(shù)子電路,包括有第六D型觸發(fā)器,該第六D型觸發(fā)器的反向輸出端回饋到該第六D型觸發(fā)器的輸入端;其中,在第一該計(jì)數(shù)子電路中,該第六D型觸發(fā)器的觸發(fā)端用于接收該使能信號,以輸出該時序計(jì)數(shù)信號;以及其中,在第二該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述計(jì)數(shù)子電路還包括有與門邏輯開關(guān),該與門邏輯開關(guān)的輸出端電連接到該第六D型觸發(fā)器的觸發(fā)端;以及該第六D型觸發(fā)器用于根據(jù)該與門邏輯開關(guān)的輸出和該第六D型觸發(fā)器的輸入而輸出該時序計(jì)數(shù)信號;其中,在第二該計(jì)數(shù)子電路中,該與門邏輯開關(guān)的輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第一該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端以接收該時序計(jì)數(shù)信號;其中,在第三該計(jì)數(shù)子電路中,該與門邏輯開關(guān)輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第二該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出;以及其中,在第四該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述與門邏輯開關(guān)輸入端電連接到前一級計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端,以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出,其中,奇數(shù)級移位子電路中的各與門邏輯開關(guān)輸入端還電連接到前一奇數(shù)級計(jì)數(shù)子電路的與門邏輯開關(guān)的輸出端,以及該與門邏輯開關(guān)的輸出。
      18.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該計(jì)數(shù)器,包括有多個計(jì)數(shù)子電路,各所述計(jì)數(shù)子電路,包括有反向器;第六D型觸發(fā)器,該第六D型觸發(fā)器的輸出端經(jīng)過該反向器而回饋到該第六D型觸發(fā)器的輸入端;其中,在第一該計(jì)數(shù)子電路中,該第六D型觸發(fā)器的觸發(fā)端用于接收該使能信號,以輸出該時序計(jì)數(shù)信號;以及其中,在第二該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述計(jì)數(shù)子電路還包括有與門邏輯開關(guān),該與門邏輯開關(guān)的輸出端電連接到該第六D型觸發(fā)器的觸發(fā)端;以及該第六D型觸發(fā)器用于根據(jù)該與門邏輯開關(guān)的輸出和該第六D型觸發(fā)器的輸入而輸出該時序計(jì)數(shù)信號;其中,在第二該計(jì)數(shù)子電路中,該與門邏輯開關(guān)的輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第一計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端以接收該時序計(jì)數(shù)信號;其中,在第三該計(jì)數(shù)子電路中,該與門邏輯開關(guān)輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第二該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出;以及其中,在第四該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述與門邏輯開關(guān)輸入端電連接到前一級計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端,以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出,其中,奇數(shù)級移位子電路的各與門邏輯開關(guān)輸入端還電連接到前一奇數(shù)級計(jì)數(shù)子電路的與門邏輯開關(guān)的輸出端,以及該與門邏輯開關(guān)的輸出。
      19.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,還包括多個與門邏輯開關(guān),電連接到該移位緩存器和譯碼器,所述各與門邏輯開關(guān)用于將該些地址信號其中之一和各組激活信號其中之一進(jìn)行邏輯運(yùn)算,以產(chǎn)生驅(qū)動信號,以驅(qū)動相對應(yīng)的加熱器電路。
      20.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,所述與門邏輯開關(guān)的數(shù)目為地址信號的數(shù)目和各組激活信號的數(shù)目的乘積。
      21.如權(quán)利要求11所述的多任務(wù)噴印系統(tǒng)的控制電路,其特征在于,該第三時鐘信號為該第一時鐘信號的一半。
      22.一種多任務(wù)噴印系統(tǒng)電路,用于驅(qū)動多個噴孔,包括有控制電路,包括有信號產(chǎn)生單元,用于根據(jù)一第一時鐘信號和數(shù)據(jù)而產(chǎn)生使能信號;移位緩存器,電連接到該信號產(chǎn)生單元,以根據(jù)該使能信號和第二時鐘信號而移位該數(shù)據(jù),以產(chǎn)生i個地址信號,其中i為正整數(shù);計(jì)數(shù)器,電連接到該信號產(chǎn)生單元,以根據(jù)該使能信號而進(jìn)行計(jì)數(shù),以產(chǎn)生多個時序計(jì)數(shù)信號;以及N個譯碼器,電連接到該計(jì)數(shù)器,以分別接收時序計(jì)數(shù)信號中的一部分,其中各譯碼器用于將接收到的時序計(jì)數(shù)信號譯碼以產(chǎn)生多個激活信號,其中N為大于或者等于2的正整數(shù);以及噴墨模塊,包括有至少一個加熱器電路,對應(yīng)于所述噴孔,其中各所述加熱器電路包括有與門邏輯開關(guān),電連接到該移位緩存器和譯碼器,用于將該些地址信號其中之一和各組激活信號其中之一進(jìn)行邏輯運(yùn)算,以產(chǎn)生驅(qū)動信號;晶體管開關(guān),該晶體管開關(guān)的柵極電連接到該與門邏輯開關(guān)的輸出端,以根據(jù)該驅(qū)動信號而導(dǎo)通;以及電阻組件,該電阻組件的一端電連接到該晶體管開關(guān)的漏極,且另一端用于接收適當(dāng)?shù)碾妷夯螂娏?,以在該晶體管開關(guān)導(dǎo)通時而產(chǎn)生熱量,以驅(qū)動對應(yīng)的所述噴孔。
      23.如權(quán)利要求22所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該信號產(chǎn)生單元,包括有第一D型觸發(fā)器,該第一D型觸發(fā)器的反向輸出端回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的反向輸出端回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;以及與門邏輯開關(guān),用于根據(jù)該數(shù)據(jù)和該或門邏輯開關(guān)的輸出而輸出該使能信號。
      24.如權(quán)利要求22所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該信號產(chǎn)生單元,包括有多個反向器;第一D型觸發(fā)器,該第一D型觸發(fā)器的輸出端經(jīng)過所述反向器其中之一而回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的輸出端經(jīng)過所述反向器中的另一個而回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;以及與門邏輯開關(guān),用于根據(jù)該數(shù)據(jù)和該或門邏輯開關(guān)的輸出而輸出該使能信號。
      25.如權(quán)利要求22所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該信號產(chǎn)生單元,包括有第一D型觸發(fā)器,該第一D型觸發(fā)器的反向輸出端回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的反向輸出端回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;第三D型觸發(fā)器,該第三D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及與門邏輯開關(guān),該與門邏輯開關(guān)的輸入端電連接到該或門邏輯開關(guān)的輸出端和該第三D型觸發(fā)器的輸出端,以根據(jù)該或門邏輯開關(guān)的輸出和該第三D型觸發(fā)器的輸出而輸出該使能信號。
      26.如權(quán)利要求22所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該信號產(chǎn)生單元,包括有多個反向器;第一D型觸發(fā)器,該第一D型觸發(fā)器的輸出端經(jīng)過所述反向器其中之一而回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的輸出端經(jīng)過所述反向器中的另一個而回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;第三D型觸發(fā)器,該第三D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及與門邏輯開關(guān),該與門邏輯開關(guān)的輸入端電連接到該或門邏輯開關(guān)的輸出端和該第三D型觸發(fā)器的輸出端,以根據(jù)該或門邏輯開關(guān)的輸出和該第三D型觸發(fā)器的輸出而輸出該使能信號。
      27.如權(quán)利要求22所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該移位緩存器,包括有i個移位子電路,各所述移位子電路,包括有第四D型觸發(fā)器,該第四D型觸發(fā)器的觸發(fā)端接收該第二時鐘信號;以及第五D型觸發(fā)器,該第五D型觸發(fā)器的輸入端電連接到該第四D型觸發(fā)器的輸出端,該第五D型觸發(fā)器的觸發(fā)端用于接收該使能信號,以根據(jù)該第四D型觸發(fā)器的輸出和該使能信號輸出該地址信號;其中,在第一該移位子電路中,該第四D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及在第二該移位子電路到第i-1該移位子電路中,該第四D型觸發(fā)器的輸出端電連接到下一移位子電路的第四D型觸發(fā)器的輸入端。
      28.如權(quán)利要求22所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該計(jì)數(shù)器,包括有多個計(jì)數(shù)子電路,各所述計(jì)數(shù)子電路,包括有第六D型觸發(fā)器,該第六D型觸發(fā)器的反向輸出端回饋到該第六D型觸發(fā)器的輸入端;其中,在第一該計(jì)數(shù)子電路中,該第六D型觸發(fā)器的觸發(fā)端用于接收該使能信號,以輸出該時序計(jì)數(shù)信號;以及其中,在第二該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述計(jì)數(shù)子電路還包括有與門邏輯開關(guān),該與門邏輯開關(guān)的輸出端電連接到該該第六D型觸發(fā)器的觸發(fā)端;以及該第六D型觸發(fā)器用于根據(jù)該與門邏輯開關(guān)的輸出和該第六D型觸發(fā)器的輸入而輸出該時序計(jì)數(shù)信號;其中,在第二該計(jì)數(shù)子電路中,該與門邏輯開關(guān)的輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第一該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端以接收該時序計(jì)數(shù)信號;其中,在第三該計(jì)數(shù)子電路中,該與門邏輯開關(guān)輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第二該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出;以及其中,在第四該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述與門邏輯開關(guān)輸入端電連接到前一級該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端,以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出,其中,奇數(shù)級移位子電路的各與門邏輯開關(guān)輸入端還電連接到前一奇數(shù)級計(jì)數(shù)子電路的與門邏輯開關(guān)的輸出端,以及該與門邏輯開關(guān)的輸出。
      29.如權(quán)利要求22所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該計(jì)數(shù)器,包括有多個計(jì)數(shù)子電路,各所述計(jì)數(shù)子電路,包括有反向器;第六D型觸發(fā)器,該第六D型觸發(fā)器的輸出端經(jīng)過該反向器而回饋到該第六D型觸發(fā)器的輸入端;其中,在第一該計(jì)數(shù)子電路中,該第六D型觸發(fā)器的觸發(fā)端用于接收該致能信號,以輸出該時序計(jì)數(shù)信號;以及其中,在第二該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述計(jì)數(shù)子電路還包括有與門邏輯開關(guān),該與門邏輯開關(guān)的輸出端電連接到該該第六D型觸發(fā)器的觸發(fā)端;以及該第六D型觸發(fā)器用于根據(jù)該與門邏輯開關(guān)的輸出和該第六D型觸發(fā)器的輸入而輸出該時序計(jì)數(shù)信號;其中,在第二該計(jì)數(shù)子電路中,該與門邏輯開關(guān)的輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第一該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端以接收該時序計(jì)數(shù)信號;其中,在第三該計(jì)數(shù)子電路中,該與門邏輯開關(guān)輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第二該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出;以及其中,在第四該計(jì)數(shù)子電路至最后一級該計(jì)數(shù)子電路中,各所述與門邏輯開關(guān)輸入端電連接到前一級該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端,以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出,其中,奇數(shù)級移位子電路的各與門邏輯開關(guān)輸入端還電連接到前一奇數(shù)級計(jì)數(shù)子電路的與門邏輯開關(guān)的輸出端,以及該與門邏輯開關(guān)的輸出。
      30.如權(quán)利要求22所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該晶體管開關(guān)為非對稱金屬氧化物半導(dǎo)體場效應(yīng)晶體管。
      31.如權(quán)利要求22所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該晶體管開關(guān)為場效應(yīng)晶體管,且該場效應(yīng)晶體管具有大的信道寬長比。
      32.一種多任務(wù)噴印系統(tǒng)電路,用于驅(qū)動多個噴孔,包括有控制電路,包括有信號產(chǎn)生單元,用于根據(jù)第一時鐘信號和數(shù)據(jù)而產(chǎn)生使能信號;移位緩存器,用于根據(jù)該第一時鐘信號和第三時鐘信號而移位該數(shù)據(jù),以產(chǎn)生i個地址信號,其中i為正整數(shù);計(jì)數(shù)器,電連接到該信號產(chǎn)生單元,以根據(jù)該使能信號而進(jìn)行計(jì)數(shù),以產(chǎn)生多個時序計(jì)數(shù)信號;以及N個譯碼器,電連接到該計(jì)數(shù)器,以分別接收時序計(jì)數(shù)信號中的一部分,其中各譯碼器用于將接收到的時序計(jì)數(shù)信號譯碼以產(chǎn)生多個激活信號,其中N為大于或者等于2的正整數(shù);以及噴墨模塊,包括有至少一個加熱器電路,對應(yīng)于所述噴孔,其中各所述加熱器電路包括有與門邏輯開關(guān),電連接到該移位緩存器和譯碼器,用于將該些地址信號其中之一和各組激活信號其中之一進(jìn)行邏輯運(yùn)算,以產(chǎn)生驅(qū)動信號;晶體管開關(guān),該晶體管開關(guān)的柵極電連接到該與門邏輯開關(guān)的輸出端,以根據(jù)該驅(qū)動信號而導(dǎo)通;以及電阻組件,該電阻組件的一端電連接到該晶體管開關(guān)的漏極,且另一端用于接收適當(dāng)?shù)碾妷夯螂娏?,以在該晶體管開關(guān)導(dǎo)通時而產(chǎn)生熱量,以驅(qū)動對應(yīng)的所述噴孔。
      33.如權(quán)利要求32所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該信號產(chǎn)生單元,包括有第一D型觸發(fā)器,該第一D型觸發(fā)器的反向輸出端回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的反向輸出端回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;以及與門邏輯開關(guān),用于根據(jù)該數(shù)據(jù)和該或門邏輯開關(guān)的輸出而輸出該使能信號。
      34.如權(quán)利要求32所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該信號產(chǎn)生單元,包括有多個反向器;第一D型觸發(fā)器,該第一D型觸發(fā)器的輸出端經(jīng)過該些反向器其中之一而回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的輸出端經(jīng)過所述反向器中的另一個而回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;以及與門邏輯開關(guān),用于根據(jù)該數(shù)據(jù)和該或門邏輯開關(guān)的輸出而輸出該使能信號。
      35.如權(quán)利要求32所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該信號產(chǎn)生單元,包括有第一D型觸發(fā)器,該第一D型觸發(fā)器的反向輸出端回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的反向輸出端回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;第三D型觸發(fā)器,該第三D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及與門邏輯開關(guān),該與門邏輯開關(guān)的輸入端電連接到該或門邏輯開關(guān)的輸出端和該第三D型觸發(fā)器的輸出端,以根據(jù)該或門邏輯開關(guān)的輸出和該第三D型觸發(fā)器的輸出而輸出該使能信號。
      36.如權(quán)利要求32所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該信號產(chǎn)生單元,包括有多個反向器;第一D型觸發(fā)器,該第一D型觸發(fā)器的輸出端經(jīng)過所述反向器其中之一而回饋到該第一D型觸發(fā)器的輸入端,且該第一D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;第二D型觸發(fā)器,與該第一D型觸發(fā)器并聯(lián),該第二D型觸發(fā)器的輸出端經(jīng)過所述反向器中的另一個而回饋到該第二D型觸發(fā)器的輸入端,且該第二D型觸發(fā)器的觸發(fā)端接收該第一時鐘信號;或門邏輯開關(guān),該或門邏輯開關(guān)的輸入端電連接到該第一D型觸發(fā)器的輸出端和該第二D型觸發(fā)器的輸出端;第三D型觸發(fā)器,該第三D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及與門邏輯開關(guān),該與門邏輯開關(guān)的輸入端電連接到該或門邏輯開關(guān)的輸出端和該第三D型觸發(fā)器的輸出端,以根據(jù)該或門邏輯開關(guān)的輸出和該第三D型觸發(fā)器的輸出而輸出該使能信號。
      37.如權(quán)利要求32所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該移位緩存器,包括有i個移位子電路,各所述移位子電路,包括有第四D型觸發(fā)器,該第四D型觸發(fā)器的觸發(fā)端接收該第三時鐘信號;以及第五D型觸發(fā)器,該第五D型觸發(fā)器的輸入端電連接到該第四D型觸發(fā)器的輸出端,該第五D型觸發(fā)器的觸發(fā)端用于接收該第一時鐘信號,以根據(jù)該第四D型觸發(fā)器的輸出和該第一時鐘信號輸出該地址信號;其中,在第一該移位子電路和第二該移位子電路中,該第四D型觸發(fā)器的輸入端用于接收該數(shù)據(jù);以及在第三該移位子電路到第i-1該移位子電路中,奇數(shù)級移位子電路的第四D型觸發(fā)器的輸出端電連接到下一奇數(shù)級移位子電路的第四D型觸發(fā)器的輸入端,且偶數(shù)級移位子電路的第四D型觸發(fā)器的輸出端電連接到下一偶數(shù)級移位子電路的第四D型觸發(fā)器的輸入端。
      38.如權(quán)利要求32所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該計(jì)數(shù)器,包括有多個計(jì)數(shù)子電路,各所述計(jì)數(shù)子電路,包括有第六D型觸發(fā)器,該第六D型觸發(fā)器的反向輸出端回饋到該第六D型觸發(fā)器的輸入端;其中,在第一該計(jì)數(shù)子電路中,該第六D型觸發(fā)器的觸發(fā)端用于接收該使能信號,以輸出該時序計(jì)數(shù)信號;以及其中,在第二計(jì)數(shù)子電路至最后一級計(jì)數(shù)子電路中,各所述計(jì)數(shù)子電路還包括有與門邏輯開關(guān),該與門邏輯開關(guān)的輸出端電連接到該第六D型觸發(fā)器的觸發(fā)端;以及該第六D型觸發(fā)器用于根據(jù)該與門邏輯開關(guān)的輸出和該第六D型觸發(fā)器的輸入而輸出該時序計(jì)數(shù)信號;其中,在第二該計(jì)數(shù)子電路中,該與門邏輯開關(guān)的輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第一該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端以接收該時序計(jì)數(shù)信號;其中,在第三該計(jì)數(shù)子電路中,該與門邏輯開關(guān)輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第二該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出;以及其中,在第四計(jì)數(shù)子電路至最后一級計(jì)數(shù)子電路中,各所述與門邏輯開關(guān)輸入端電連接到前一級該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端,以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出,其中,奇數(shù)級移位子電路的各與門邏輯開關(guān)輸入端還電連接到前一奇數(shù)級計(jì)數(shù)子電路的與門邏輯開關(guān)的輸出端,以及該與門邏輯開關(guān)的輸出。
      39.如權(quán)利要求32所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該計(jì)數(shù)器,包括有多個計(jì)數(shù)子電路,各所述計(jì)數(shù)子電路,包括有反向器;第六D型觸發(fā)器,該第六D型觸發(fā)器的輸出端經(jīng)過該反向器而回饋到該第六D型觸發(fā)器的輸入端;其中,在第一該計(jì)數(shù)子電路中,該第六D型觸發(fā)器的觸發(fā)端用于接收該使能信號,以輸出該時序計(jì)數(shù)信號;以及其中,在第二計(jì)數(shù)子電路至最后一級計(jì)數(shù)子電路中,各所述計(jì)數(shù)子電路還包括有與門邏輯開關(guān),該與門邏輯開關(guān)的輸出端電連接到該第六D型觸發(fā)器的觸發(fā)端;以及該第六D型觸發(fā)器用于根據(jù)該與門邏輯開關(guān)的輸出和該第六D型觸發(fā)器的輸入而輸出該時序計(jì)數(shù)信號;其中,在第二計(jì)數(shù)子電路中,該與門邏輯開關(guān)的輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第一該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端以接收該時序計(jì)數(shù)信號;其中,在第三該計(jì)數(shù)子電路中,該與門邏輯開關(guān)輸入端電連接到該信號產(chǎn)生單元以接收該使能信號,和電連接到第二該計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出;以及其中,在第四計(jì)數(shù)子電路至最后一級計(jì)數(shù)子電路中,各所述與門邏輯開關(guān)輸入端電連接到前一級計(jì)數(shù)子電路的第六D型觸發(fā)器的輸出端和該與門邏輯開關(guān)的輸出端,以接收該時序計(jì)數(shù)信號和該與門邏輯開關(guān)的輸出,其中,奇數(shù)級移位子電路的各與門邏輯開關(guān)輸入端還電連接到前一奇數(shù)級計(jì)數(shù)子電路的與門邏輯開關(guān)的輸出端,以及該與門邏輯開關(guān)的輸出。
      40.如權(quán)利要求32所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該晶體管開關(guān)為非對稱金屬氧化物半導(dǎo)體場效應(yīng)晶體管。
      41.如權(quán)利要求32所述的多任務(wù)噴印系統(tǒng)電路,其特征在于,該晶體管開關(guān)為場效應(yīng)晶體管,且該場效應(yīng)晶體管具有大的信道寬長比的高功率組件。
      全文摘要
      本發(fā)明公開了一種多任務(wù)噴印系統(tǒng)電路及其控制電路,用于驅(qū)動多個噴孔。這里,利用信號產(chǎn)生單元根據(jù)第一時鐘信號和數(shù)據(jù)而產(chǎn)生使能信號,再通過計(jì)數(shù)器根據(jù)使能信號而進(jìn)行計(jì)數(shù),由此產(chǎn)生多個時序計(jì)數(shù)信號,并將這些時序計(jì)數(shù)信號分別提供給N個譯碼器,以進(jìn)行譯碼而產(chǎn)生N組激活信號,此外再通過移位緩存器根據(jù)使能信號和第二時鐘信號(或是根據(jù)第一時鐘信號和第三時鐘信號)而移位數(shù)據(jù),以產(chǎn)生i個地址信號,其中i為正整數(shù)而N為大于或者等于2的正整數(shù)。這樣,各加熱器電路可通過地址信號和各組激活信號其中之一激活信號的控制而驅(qū)動,進(jìn)而驅(qū)動相對應(yīng)的噴孔。
      文檔編號B41J2/05GK1990245SQ20051013298
      公開日2007年7月4日 申請日期2005年12月31日 優(yōu)先權(quán)日2005年12月31日
      發(fā)明者劉健群, 毛慶宜, 陳俊融 申請人:財(cái)團(tuán)法人工業(yè)技術(shù)研究院
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1