国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      液晶顯示裝置的制作方法

      文檔序號(hào):2586881閱讀:233來(lái)源:國(guó)知局
      專利名稱:液晶顯示裝置的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種能夠減少數(shù)據(jù)驅(qū)動(dòng)電路的輸出通道數(shù)量的液晶顯示裝置。
      背景技術(shù)
      本申請(qǐng)要求2010年12月10日提交的韓國(guó)專利申請(qǐng)NO. 10-2010-0126539的優(yōu)先權(quán),在此通過(guò)弓I用并入其全部?jī)?nèi)容,如同在此完整提出。
      有源矩陣驅(qū)動(dòng)型液晶顯示器通過(guò)使用薄膜晶體管(此后稱為“TFT” )作為開(kāi)關(guān)元件來(lái)顯示動(dòng)態(tài)圖像。由于這種IXD能夠制造得比陰極射線管更小,所以它們已經(jīng)應(yīng)用于移動(dòng)信息裝置、辦公設(shè)備、計(jì)算機(jī)、電視等的各種顯示器。液晶顯示器的液晶單元通過(guò)根據(jù)提供給像素電極的數(shù)據(jù)電壓與提供給公共電極的公共電壓之間的電勢(shì)差來(lái)改變透射率,從而顯示圖像。
      正連續(xù)實(shí)施多種用于改變液晶顯示面板的液晶單元的連接結(jié)構(gòu)的手段,以減少液晶顯示裝置中的數(shù)據(jù)驅(qū)動(dòng)電路的輸出通道數(shù)量。圖I示出了典型常規(guī)面板與用于減少輸出通道數(shù)量的雙倍率驅(qū)動(dòng)(DRD)面板之間的比較。
      如圖I的⑷所示的常規(guī)面板利用2400 (800 X 3 (RGB))條數(shù)據(jù)線DL實(shí)現(xiàn)800的水平分辨率。由于數(shù)據(jù)驅(qū)動(dòng)電路的輸出通道一一對(duì)應(yīng)地連接到數(shù)據(jù)線DL,所以用于驅(qū)動(dòng)常規(guī)面板的數(shù)據(jù)驅(qū)動(dòng)電路需要2400個(gè)輸出通道。
      如圖I的⑶所示的DRD面板,因?yàn)槊繉?duì)中間夾置有數(shù)據(jù)線DL的相鄰的左右液晶單元可共用該數(shù)據(jù)線DL,所以其能夠僅利用1200條數(shù)據(jù)線DL來(lái)實(shí)現(xiàn)800的水平分辨率。 換言之,共用同一數(shù)據(jù)線DL的液晶單元對(duì)在選通線的延伸方向上相鄰。因此,用于驅(qū)動(dòng)DRD 面板的數(shù)據(jù)驅(qū)動(dòng)電路的輸出通道數(shù)量減少到1200個(gè),這是圖I的(A)所示的輸出通道數(shù)量的一半。
      然而,DRD面板具有共用數(shù)據(jù)線DL的液晶單元按照時(shí)分方式接收數(shù)據(jù)的面板呈現(xiàn) (render)結(jié)構(gòu)。因此定時(shí)控制器必須根據(jù)這種面板呈現(xiàn)結(jié)構(gòu)來(lái)改變視頻數(shù)據(jù)的排列順序。 下面參照?qǐng)D2來(lái)進(jìn)行具體描述。
      通常來(lái)說(shuō),從系統(tǒng)板輸入到定時(shí)控制器的視頻數(shù)據(jù)的輸入順序是與圖I的(A)中所示的常規(guī)面板呈現(xiàn)結(jié)構(gòu)相一致的。在這種情況下,定時(shí)控制器如圖2的(A)所示,使得從視頻板輸入的視頻數(shù)據(jù)的輸出順序與所述視頻數(shù)據(jù)的輸入順序同步。換言之,定時(shí)控制器按照R0, GO, BO, Rl, Gl, BI, , R799,G799,B799的次序?qū)⒂糜谝粋€(gè)水平行的視頻數(shù)據(jù)輸出至數(shù)據(jù)驅(qū)動(dòng)電路。
      另一方面,在如圖I的⑶中所示的DRD面板呈現(xiàn)結(jié)構(gòu)中,視頻數(shù)據(jù)的寫入順序與所示箭頭方向相一致。因此,定時(shí)控制器需要根據(jù)所述箭頭方向所示的數(shù)據(jù)寫入順序,對(duì)按照R0, GO, BO, Rl, Gl, BI, , R799,G799,B799的次序從系統(tǒng)輸入的視頻數(shù)據(jù)進(jìn)行排列。 定時(shí)控制器對(duì)用于向I個(gè)水平行施加視頻數(shù)據(jù)的I個(gè)水平周期進(jìn)行時(shí)分,并且分別排列首先要按照次序①寫入的用于1/2水平行的前充電數(shù)據(jù)和隨后將按照次序②寫入的用于1/2 水平行的后充電數(shù)據(jù)。定時(shí)控制器按照R0, Rl, BI, R2,R3,B3, G796,R797,B797, R798,R799,B799的次序排列前充電數(shù)據(jù),并且隨后在該水平周期的第一半期間將所述前充電數(shù)據(jù)按照此排列順序輸出至數(shù)據(jù)驅(qū)動(dòng)電路。所述前充電數(shù)據(jù)包括全部紅(R)數(shù)據(jù)R0,R1,R2, R3,...R796,R797,R798,R799,以及一半奇數(shù)編號(hào)的藍(lán)(B)數(shù)據(jù) BI,B3,B797,B799,上述兩組數(shù)據(jù)將在所述一個(gè)水平周期內(nèi)寫入。定時(shí)控制器按照GO, BO, Gl, G2,B2, G3,…,G796, B796,G797,G798,B798, G799的次序排列后充電數(shù)據(jù),并且隨后在該水平周期的第二半期間將所述后充電數(shù)據(jù)按照此排列順序輸出至數(shù)據(jù)驅(qū)動(dòng)電路。所述后充電數(shù)據(jù)包括全部綠 (G)數(shù)據(jù) GO, Gl,G2,G3, G796,G797,G798,G799,以及另一半偶數(shù)編號(hào)的藍(lán)(B)數(shù)據(jù) B0, B2,. . . B796, B798,上述兩組數(shù)據(jù)將在所述水平周期內(nèi)寫入。
      如上文所述,具有DRD面板的液晶顯示裝置因必需根據(jù)面板呈現(xiàn)結(jié)構(gòu)改變視頻數(shù)據(jù)的排列順序,所以必然需要用于存儲(chǔ)每個(gè)水平行的輸入視頻數(shù)據(jù)的行存儲(chǔ)器,如圖3所示。這就導(dǎo)致了成本增加。發(fā)明內(nèi)容
      本發(fā)明的一個(gè)方面提供了一種液晶顯示裝置,其根據(jù)DRD面板的呈現(xiàn)結(jié)構(gòu)來(lái)呈現(xiàn)視頻數(shù)據(jù),而無(wú)需任何導(dǎo)致成本增加的行存儲(chǔ)器。
      在一個(gè)方面,一種液晶顯示裝置包括具有像素陣列的液晶顯示面板,其包括連接到奇數(shù)編號(hào)的選通線的第一組液晶單元和連接到偶數(shù)編號(hào)的選通線的第二組液晶單元,其中所述第二組液晶單元各被配置為與在所述選通線的延伸方向上與該第二組液晶單元相鄰的那一個(gè)第一組液晶單元共用數(shù)據(jù)線;數(shù)據(jù)驅(qū)動(dòng)電路,其包括鎖存器陣列并且用于按照時(shí)分方式驅(qū)動(dòng)數(shù)據(jù)線;以及定時(shí)控制器,其用于將數(shù)字視頻數(shù)據(jù)和數(shù)據(jù)呈現(xiàn)控制信號(hào)提供給所述數(shù)據(jù)驅(qū)動(dòng)電路,并且控制所述數(shù)據(jù)驅(qū)動(dòng)電路的操作定時(shí),其中所述鎖存器陣列根據(jù)所述數(shù)據(jù)呈現(xiàn)信號(hào),將從所述定時(shí)控制器提供的所述數(shù)字視頻數(shù)據(jù)臨時(shí)劃分為待施加至所述第一組液晶單元的第一組數(shù)據(jù)和待施加至所述第二組液晶單元的第二組數(shù)據(jù),并且使所述第一組數(shù)據(jù)比所述第二組數(shù)據(jù)早約1/2水平周期輸出。


      參照下面的附圖詳細(xì)描述本文的實(shí)施,附圖中相同的參考標(biāo)號(hào)指代相同的元件。
      附圖中
      圖I是示出了典型常規(guī)面板與用于減少輸出通道數(shù)量的雙倍率驅(qū)動(dòng)(DRD)面板之間的比較的示圖2是示出所述常規(guī)面板和所述DRD面板中的視頻數(shù)據(jù)的排列順序的示圖3是示出具有DRD面板的傳統(tǒng)液晶顯示裝置的定時(shí)控制器的示圖4示出根據(jù)本發(fā)明的示例性實(shí)施方式的液晶顯示裝置;
      圖5示出具有DRD結(jié)構(gòu)的液晶顯示面板的像素陣列;
      圖6示出數(shù)據(jù)驅(qū)動(dòng)電路的示意性結(jié)構(gòu);
      圖7示出能夠呈現(xiàn)數(shù)據(jù)的鎖存器陣列的詳細(xì)結(jié)構(gòu);
      圖8示出數(shù)據(jù)呈現(xiàn)控制信號(hào)的控制定時(shí);以及
      圖9和圖10是示出在所述鎖存器陣列中執(zhí)行數(shù)據(jù)呈現(xiàn)的示例的示圖。
      具體實(shí)施方式
      下面將參照?qǐng)D4至圖10來(lái)更加詳細(xì)地描述本發(fā)明的示例性實(shí)施方式。
      圖4示出根據(jù)本發(fā)明的示例性實(shí)施方式的液晶顯示裝置。
      參照?qǐng)D4,根據(jù)本發(fā)明的示例性實(shí)施方式的液晶顯示裝置包括液晶顯示面板10、 定時(shí)控制器11、數(shù)據(jù)驅(qū)動(dòng)電路12以及選通驅(qū)動(dòng)電路13。
      液晶顯示面板10具有形成在兩個(gè)玻璃基板之間的液晶層。液晶顯示面板10包括以由數(shù)據(jù)線15與選通線16彼此交叉而限定的矩陣形式設(shè)置的液晶單元Clc。
      像素陣列形成在液晶顯示面板10的下玻璃基板上。像素陣列包括液晶單元Clc ; TFT,其形成在數(shù)據(jù)線15與選通線16的交叉處并且連接至液晶單元的像素電極I ;以及存儲(chǔ)電容器Cst。像素陣列可按照?qǐng)D5所示來(lái)實(shí)現(xiàn)。液晶單元Clc連接至TFT并且由像素電極I與公共電極2之間的電場(chǎng)來(lái)驅(qū)動(dòng)。黑底、濾色器等形成在液晶顯示面板10的上玻璃基板上。偏振器分別附接于液晶顯示面板10的上玻璃基板和下玻璃基板。用于設(shè)置液晶的預(yù)傾角的取向?qū)有纬稍谝壕э@示面板10的上玻璃基板和下玻璃基板上。
      在諸如扭曲向列(TN)模式和垂直取向(VA)模式的垂直電場(chǎng)驅(qū)動(dòng)方法中,公共電極2形成在上玻璃基板上。另一方面,在諸如面內(nèi)切換(IPS)模式和邊緣場(chǎng)切換(FFS)模式的水平電場(chǎng)驅(qū)動(dòng)方法中,公共電極2與像素電極I 一起形成在下玻璃基板上。
      除了 TN模式、VA模式、IPS模式以及FFS模式之外,可在本發(fā)明中應(yīng)用的液晶顯示面板10還可按照任何其他液晶模式來(lái)實(shí)施。此外,本發(fā)明的液晶顯示裝置可以按照包括透射式液晶顯示器、半透射式液晶顯示器以及反射式液晶顯示器的任何形式來(lái)實(shí)施。透射式液晶顯示器和半式透射液晶顯示器需要背光單元。背光單元可以是直下型背光單元或者邊緣型背光單元。
      定時(shí)控制器11按照LVDS (低壓差信令)接口方式接收從系統(tǒng)板14輸入的輸入圖像的數(shù)字視頻數(shù)據(jù)RGB,并且按照微型LVDS(mini-LVDS)接口方式將輸入圖像的數(shù)字視頻數(shù)據(jù)RGB提供給數(shù)據(jù)驅(qū)動(dòng)電路12。定時(shí)控制器11按照未根據(jù)圖5所示的像素陣列的呈現(xiàn)結(jié)構(gòu)進(jìn)行排列的、與接收時(shí)相同的次序來(lái)提供從系統(tǒng)板14輸入的數(shù)字視頻數(shù)據(jù)RGB。換言之,定時(shí)控制器 11 按照?qǐng)D 2 的(A)所示的 R0, GO, BO, Rl, Gl, BI, , R799,G799,B799 的次序?qū)⒂糜谝粋€(gè)水平行的視頻數(shù)據(jù)輸出至數(shù)據(jù)驅(qū)動(dòng)電路12。
      定時(shí)控制器11從系統(tǒng)板14接收定時(shí)信號(hào),諸如垂直同步信號(hào)Vsync、水平同步信號(hào)Hsync、數(shù)據(jù)使能信號(hào)DE、點(diǎn)時(shí)鐘信號(hào)CLK等,并且生成用于控制數(shù)據(jù)驅(qū)動(dòng)電路12和選通驅(qū)動(dòng)電路13的操作定時(shí)的控制信號(hào)??刂菩盘?hào)包括用于控制選通驅(qū)動(dòng)電路13的操作定時(shí)的選通定時(shí)控制信號(hào),和用于控制數(shù)據(jù)驅(qū)動(dòng)電路12的操作定時(shí)和數(shù)據(jù)電壓的垂直極性的數(shù)據(jù)定時(shí)控制信號(hào)。定時(shí)控制器11能夠按照(60Xi,其中i是每個(gè)像素中的顏色數(shù)量) Hz的幀頻,對(duì)選通定時(shí)控制信號(hào)的頻率和數(shù)據(jù)定時(shí)控制信號(hào)的頻率進(jìn)行增頻,使得將按照 60Hz的幀頻輸入的數(shù)字視頻數(shù)據(jù)能夠以按照液晶顯示面板10的像素陣列的(60Xi)Hz的中貞頻顯示。
      選通定時(shí)控制信號(hào)包括選通起始脈沖GSP、選通位移時(shí)鐘GSC、選通輸出使能信號(hào)GOE等。選通起始脈沖GSP被施加至用于生成第一選通脈沖的選通驅(qū)動(dòng)IC并且控制該選通驅(qū)動(dòng)IC以便生成第一選通脈沖。選通位移時(shí)鐘GSC是共同輸入選通驅(qū)動(dòng)IC的時(shí)鐘信號(hào),并且是用于對(duì)選通起始脈沖GSP進(jìn)行位移的時(shí)鐘信號(hào)。選通輸出使能信號(hào)GOE控制選6通驅(qū)動(dòng)IC的輸出。
      數(shù)據(jù)定時(shí)控制信號(hào)包括源起始脈沖SSP、源采樣時(shí)鐘SSC、垂直極性控制信號(hào) P0L、水平極性控制信號(hào)HINV、源輸出使能信號(hào)SOE等。源起始脈沖SSP控制數(shù)據(jù)驅(qū)動(dòng)電路 12的數(shù)據(jù)采樣開(kāi)始定時(shí)。源采樣時(shí)鐘SSC是用于基于上升沿或者下降沿控制數(shù)據(jù)驅(qū)動(dòng)電路12中的數(shù)據(jù)采樣定時(shí)的時(shí)鐘信號(hào)。垂直極性控制信號(hào)POL控制從各源驅(qū)動(dòng)IC順序輸出的數(shù)據(jù)電壓的垂直極性。源輸出使能信號(hào)SOE控制數(shù)據(jù)驅(qū)動(dòng)電路12的輸出定時(shí)。源輸出使能信號(hào)SOE包括第一源輸出使能信號(hào)SOEl和第二源輸出使能信號(hào)S0E2。第一源輸出使能信號(hào)SOEl控制要施加給與圖5的像素陣列中的奇數(shù)編號(hào)的選通線GL1,GL3,GL5,以及 GL7相連接的液晶單元的數(shù)據(jù)的輸出定時(shí),并且第二源輸出使能信號(hào)S0E2控制要施加給與圖5的像素陣列中的偶數(shù)編號(hào)的選通線GL2,GL4,GL6,以及GL8相連接的液晶單元的數(shù)據(jù)的輸出定時(shí)。MUX控制信號(hào)MCl和MC2控制如圖7所示的數(shù)據(jù)驅(qū)動(dòng)電路12中所包括的復(fù)用器122E的輸出操作。源輸出使能信號(hào)SOEl和S0E2,以及MUX控制信號(hào)MCl和MC2起到數(shù)據(jù)呈現(xiàn)控制信號(hào)的作用。
      數(shù)據(jù)驅(qū)動(dòng)電路12可包括多個(gè)源驅(qū)動(dòng)IC (集成電路)。數(shù)據(jù)驅(qū)動(dòng)電路12的每個(gè)源驅(qū)動(dòng)IC包括移位寄存器、鎖存器陣列、數(shù)模轉(zhuǎn)換器、輸出電路等。數(shù)據(jù)驅(qū)動(dòng)電路12響應(yīng)于數(shù)據(jù)定時(shí)控制信號(hào)對(duì)數(shù)字視頻數(shù)據(jù)RGB進(jìn)行鎖存,并且隨后將鎖存的數(shù)據(jù)轉(zhuǎn)換成模擬正伽馬補(bǔ)償電壓和模擬負(fù)伽馬補(bǔ)償電壓,并且將極性每預(yù)定周期反轉(zhuǎn)的數(shù)據(jù)電壓輸出至數(shù)據(jù)線 15。
      更具體來(lái)說(shuō),數(shù)據(jù)驅(qū)動(dòng)電路12通過(guò)改變鎖存器陣列,來(lái)根據(jù)圖5所示的像素陣列的呈現(xiàn)結(jié)構(gòu)執(zhí)行數(shù)據(jù)呈現(xiàn)。因此,可以從定時(shí)控制器11省略行存儲(chǔ)器。
      選通驅(qū)動(dòng)電路13可包括多個(gè)選通驅(qū)動(dòng)1C。選通驅(qū)動(dòng)電路13響應(yīng)于選通定時(shí)控制信號(hào),通過(guò)使用移位寄存器和電平轉(zhuǎn)換器來(lái)順序地向選通線16提供選通脈沖。選通驅(qū)動(dòng)電路13的移位寄存器可以通過(guò)板內(nèi)選通(GIP,Gate Inpanel)工藝直接形成在下玻璃基板上。
      圖5示出具有DRD結(jié)構(gòu)的液晶顯示面板的像素陣列。
      參照?qǐng)D5,在此像素陣列中,對(duì)其施加紅數(shù)據(jù)(R)的紅液晶單元、對(duì)其施加綠數(shù)據(jù) (G)的綠液晶單元、以及對(duì)其施加藍(lán)數(shù)據(jù)(B)的藍(lán)液晶單元分別沿著行方向排列。在該像素陣列中,I個(gè)像素包括在與列方向交叉的行方向上相鄰的紅液晶單元、綠液晶單元以及藍(lán)液晶單元。在該像素陣列中,沿左右方向(即選通線16的延伸方向)相鄰的液晶單元共用相同數(shù)據(jù)線,并且被連續(xù)充入通過(guò)數(shù)據(jù)線按照時(shí)分方式提供的數(shù)據(jù)電壓。
      為此,共用相同數(shù)據(jù)線的一對(duì)液晶單元分別連接到相鄰選通線。沿著水平行 LINE#1到LINE#4設(shè)置的液晶單元中的全部紅液晶單元連接到偶數(shù)編號(hào)的選通線GL1,GL3, GL5,以及GL7,并且沿著水平行LINE#1到LINE#4設(shè)置的液晶單元中的全部綠液晶單元連接到偶數(shù)編號(hào)的選通線GL2,GL4,GL6,以及GL8。沿著水平行LINE#1到LINE#4設(shè)置的液晶單元中的一半藍(lán)液晶單元連接到奇數(shù)編號(hào)的選通線GL1,GL3,GL5,以及GL7,并且另一半藍(lán)液晶單元連接到偶數(shù)編號(hào)的選通線GL2,GL4,GL6,以及GL8。下文中,為了便于進(jìn)行說(shuō)明,將連接到奇數(shù)編號(hào)的選通線GL1,GL3,GL5,以及GL7的液晶單元稱為第一組液晶單元,并且將連接到偶數(shù)編號(hào)的選通線GL2,GL4,GL6,以及GL8并且與在左右方向相鄰的第一組液晶單元共用數(shù)據(jù)線的液晶單元稱為第二組液晶單元。
      在第k(k是正整數(shù))水平行中的第一組液晶單元所連接的奇數(shù)編號(hào)的選通線被激活時(shí)的I個(gè)水平周期的第一半期間,將按照?qǐng)DI的(B)所示的次序①寫入的用于1/2水平行的前充電數(shù)據(jù)充電至第一組液晶單元。在第k水平行上的第二組液晶單元所連接的偶數(shù)編號(hào)的選通線激活時(shí)的I個(gè)水平周期的第二半期間,將按照?qǐng)DI的(B)所示的次序②寫入的用于1/2水平行的后充電數(shù)據(jù)充電至第二組液晶單元。下文中,為了便于說(shuō)明,將前充電數(shù)據(jù)稱為第一組數(shù)據(jù),并且將后充電數(shù)據(jù)稱為第二組數(shù)據(jù)。
      圖6示出數(shù)據(jù)驅(qū)動(dòng)電路的示意性結(jié)構(gòu)。
      參照?qǐng)D6,數(shù)據(jù)驅(qū)動(dòng)電路12包括移位寄存器121、鎖存器陣列122、伽馬補(bǔ)償電壓生成器123、數(shù)模轉(zhuǎn)換器(此后成為“DAC”) 124以及輸出電路125。
      移位寄存器121根據(jù)源采樣時(shí)鐘SSC對(duì)采樣信號(hào)進(jìn)行移位。
      鎖存器陣列122響應(yīng)于從移位寄存器121順序輸入的米樣信號(hào),對(duì)來(lái)自定時(shí)控制器11的數(shù)字視頻數(shù)據(jù)RGB進(jìn)行采樣,對(duì)與每個(gè)水平行相對(duì)應(yīng)的數(shù)據(jù)RGB進(jìn)行鎖存,并且根據(jù)圖5所示的像素陣列的呈現(xiàn)結(jié)構(gòu)來(lái)執(zhí)行數(shù)據(jù)呈現(xiàn)。為了進(jìn)行數(shù)據(jù)呈現(xiàn),鎖存器陣列122 根據(jù)從定時(shí)控制器11輸入的數(shù)據(jù)呈現(xiàn)控制信號(hào),對(duì)要施加至第一組液晶單元的第一組數(shù)據(jù)和要施加至第二組液晶單元的第二組數(shù)據(jù)進(jìn)行臨時(shí)分隔,并且比第二組數(shù)據(jù)早約1/2水平周期輸出第一組數(shù)據(jù)。換言之,在一個(gè)水平周期的前一半中輸出第一組數(shù)據(jù),而在所述一個(gè)水平周期的后一半中輸出第二組數(shù)據(jù)。
      伽馬補(bǔ)償電壓生成器123將多個(gè)伽馬基準(zhǔn)電壓劃分為與灰度級(jí)數(shù)量(可由數(shù)字視頻數(shù)據(jù)RGB的位數(shù)來(lái)表示)一樣多數(shù)量的電壓,以生成與各個(gè)灰度級(jí)相對(duì)應(yīng)的正伽馬補(bǔ)償電壓VGH和負(fù)伽馬補(bǔ)償電壓VGL。
      DAC 124包括提供正伽馬補(bǔ)償電壓VGH的P-解碼器;提供負(fù)伽馬補(bǔ)償電壓VGL的 N-解碼器;以及選擇器,用于響應(yīng)于極性控制信號(hào)POL來(lái)選擇P-解碼器的輸出和N-解碼器的輸出二者之一。P-解碼器對(duì)從鎖存器陣列122輸入的第一組數(shù)據(jù)和第二組數(shù)據(jù)進(jìn)行解碼,并且輸出與數(shù)據(jù)的灰度級(jí)相對(duì)應(yīng)的正伽馬補(bǔ)償電壓VGH。N-解碼器對(duì)從鎖存器陣列122 輸入的第一組數(shù)據(jù)和第二組數(shù)據(jù)進(jìn)行解碼,并且輸出與數(shù)據(jù)的灰度級(jí)相對(duì)應(yīng)的負(fù)伽馬補(bǔ)償電壓VGL。選擇器響應(yīng)于極性控制信號(hào)POL來(lái)選擇正伽馬補(bǔ)償電壓VGH和負(fù)伽馬補(bǔ)償電壓 VGL 二者之一。
      輸出電路125包括分別與輸出通道相連接的多個(gè)緩沖器。輸出電路125使得從 DAC 124提供的模擬數(shù)據(jù)電壓的信號(hào)衰減最小化,并隨后將模擬數(shù)據(jù)電壓提供給液晶顯示面板的數(shù)據(jù)線DLl至DLk。
      圖7示出能夠呈現(xiàn)數(shù)據(jù)的鎖存器陣列122的詳細(xì)結(jié)構(gòu)。圖8示出了作為數(shù)據(jù)呈現(xiàn)控制信號(hào)的第一源輸出使能信號(hào)S0E1、第二源輸出使能信號(hào)S0E2、第一 MUX控制信號(hào)MCI、 以及第二 MUX控制信號(hào)MC2的控制定時(shí)。
      參照?qǐng)D7,鎖存器陣列122包括第一鎖存器,其具有第1-1鎖存器122A和第1_2 鎖存器122B ;第二鎖存器,其具有第2-1鎖存器122C和第2-2鎖存器122D ;復(fù)用器122E ; 以及第三鎖存器122F。
      參照?qǐng)D8,與I個(gè)水平周期IH相對(duì)應(yīng)的第一周期Tl和第二周期T2由第一源輸出使能信號(hào)SOEl的相鄰下降沿FE界定。第二源輸出使能信號(hào)S0E2比第一源輸出使能信號(hào) SOEl晚1/2水平周期H/2生成。第一 MUX控制信號(hào)MCl被生成為針對(duì)水平周期IH的第一半H/2為高邏輯H,并且針對(duì)水平周期IH的第二半H/2為低邏輯L。第二 MUX控制信號(hào)MC2 被生成為與第一 MUX控制信號(hào)MCl的邏輯相反。換言之,第二 MUX控制信號(hào)MC2被生成為針對(duì)水平周期IH的第一半H/2為低邏輯L,并且針對(duì)水平周期IH的第二半水平周期H/2為高邏輯H。第一 MUX控制信號(hào)MCl和第二 MUX控制信號(hào)MC2用于控制復(fù)用器122E的輸出操作。
      在第一周期Tl期間,第1-1鎖存器122A順序地對(duì)與I個(gè)水平行相對(duì)應(yīng)的輸入數(shù)字視頻數(shù)據(jù)RGB中的第一組數(shù)據(jù)進(jìn)行鎖存,并且第1-2鎖存器122B順序地對(duì)與I個(gè)水平行相對(duì)應(yīng)的輸入數(shù)字視頻數(shù)據(jù)RGB中的第二組數(shù)據(jù)進(jìn)行鎖存。在第一周期Tl中所包括的第一源輸出使能信號(hào)SOEl的上升沿RE處,第1-1鎖存器122A向第2_1鎖存器122C輸出所鎖存的第一組數(shù)據(jù),并且同時(shí),第1-2鎖存器122B向第2-2鎖存器122D輸出所鎖存的第二組數(shù)據(jù)。
      復(fù)用器122E在第二周期T2的第一半水平周期H/2期間,響應(yīng)于第一 MUX控制信號(hào)MC1,電連接第2-1鎖存器122C和第三鎖存器122F。此外,復(fù)用器122E在第二周期T2 的第二半水平周期H/2期間,響應(yīng)于第二 MUX控制信號(hào)MC2,電連接第2-2鎖存器122D和第三鎖存器122F。
      第三鎖存器122F在從第一源輸出使能信號(hào)SOEl的下降沿FE開(kāi)始的第二周期T2 的第一半水平周期H/2期間,通過(guò)復(fù)用器122E將從第2-1鎖存器122C輸入的第一組數(shù)據(jù)輸出至DAC 124。此外,第三鎖存器122F在從第二源輸出使能信號(hào)S0E2的下降沿FE開(kāi)始的第二周期T2的第二半水平周期H/2期間,通過(guò)復(fù)用器122E將從第2_2鎖存器122D輸入的第二組數(shù)據(jù)輸出至DAC 124。第2-2鎖存器122D在第二周期T2的第一半水平周期H/2 期間保持第二組數(shù)據(jù),使得第二組數(shù)據(jù)比第一組數(shù)據(jù)晚1/2水平周期H/2輸出。
      這樣,本發(fā)明可借助第二鎖存器122C和122D來(lái)實(shí)現(xiàn)傳統(tǒng)行存儲(chǔ)器的功能。包括第二鎖存器122C和122D的鎖存器陣列122包括比行存儲(chǔ)器更便宜的觸發(fā)器(flip-flop)。 因此,本發(fā)明與現(xiàn)有技術(shù)相比可大幅降低成本。
      圖9和圖10示出了在鎖存器陣列中執(zhí)行數(shù)據(jù)呈現(xiàn)的示例。
      與圖7和圖8相結(jié)合,參照?qǐng)D9和圖10,下面將描述待施加至第一水平行LINE#1 的數(shù)據(jù)和待施加至第二水平行LINE#2的數(shù)據(jù)是如何實(shí)際存儲(chǔ)在鎖存器陣列122中并且從鎖存器陣列122輸出的,作為待施加至每個(gè)水平行的數(shù)據(jù)如何實(shí)際存儲(chǔ)在鎖存器陣列122 中并且從鎖存器陣列122輸出的示例。
      待施加至第一水平行LINE#1的數(shù)據(jù)和待施加至第二水平行LINE#2的數(shù)據(jù)以在定時(shí)控制器中未經(jīng)過(guò)任何排列處理的方式被輸入至鎖存器陣列122中。換言之,待施加至第一水平行LINE#1的數(shù)據(jù)按照R0,GO, B0, ... R799,G799,B799的次序輸入至鎖存器陣列 122,并且待施加至第二水平行LINE#2的數(shù)據(jù)按照f(shuō) 0,G/ 0,B, 0,. ..R/ 799W 799, B/ 799的次序輸入至鎖存器陣列122。
      在第一周期Tl期間,第1-1鎖存器122A順序地對(duì)待施加至第一水平行LINE#1的與I個(gè)水平行相對(duì)應(yīng)的數(shù)據(jù)R0, GO, B0, R799,G799,B799中的第一組數(shù)據(jù)R0, Rl, BI, R2,R3,B3, . . . R799,B799進(jìn)行鎖存,并且第1_2鎖存器122B順序地對(duì)待施加至第一水平行LINE#1的與I個(gè)水平行相對(duì)應(yīng)的數(shù)據(jù)R0,GO, BO, . . . R799,G799,B799中的第二組數(shù)據(jù) GO, BO, Gl,G2,B2, G3,. . . G799進(jìn)行鎖存。在第一周期Tl中所包括的第一源輸出使能信號(hào)SOEl的上升沿RE處,第1-1鎖存器122A向第2_1鎖存器122C輸出所鎖存的第一組數(shù)據(jù) R0, Rl, BI, R2, R3, B3, R799, B799,并且同時(shí),第 1-2 鎖存器 122B 向第 2-2 鎖存器 122D 輸出所鎖存的第二組數(shù)據(jù)GO, BO, Gl, G2,B2, G3, G799。
      接著,在第二周期T2期間,第1-1鎖存器122A順序地對(duì)待施加至第二水平行 LINE#2的與I個(gè)水平行相對(duì)應(yīng)的數(shù)據(jù)R' 0,G' 0,B' 0, R' 799,G' 799,B' 799中的第一組數(shù)據(jù) R' 0,R' 1,B' 1,R' 2,R' 3,B' 3,…R' 799,B' 799 進(jìn)行鎖存,并且第1-2鎖存器122B順序地對(duì)待施加至第二水平行LINE#2的與I個(gè)水平行相對(duì)應(yīng)的數(shù)據(jù) R' 0,G' 0,B' 0,...R' 799,G' 799,B' 799 中的第二組數(shù)據(jù) G' 0,B' 0,G' 1, G' 2,B' 2,G' 3, ... G' 799 進(jìn)行鎖存。
      復(fù)用器122E在第二周期T2的第一半水平周期H/2期間,響應(yīng)于第一 MUX控制信號(hào)MC1,電連接第2-1鎖存器122C和第三鎖存器122F。此外,復(fù)用器122E在第二周期T2 的第二半水平周期H/2期間,響應(yīng)于第二 MUX控制信號(hào)MC2,電連接第2-2鎖存器122D和第三鎖存器122F。
      第三鎖存器122F在從第一源輸出使能信號(hào)SOEl的下降沿FE開(kāi)始的第二周期T2 的第一半水平周期H/2期間,通過(guò)復(fù)用器122E將從第2-1鎖存器122C輸入的第一組數(shù)據(jù) R0,R1,B1,R2,R3,B3,...R799,B799 輸出至 DAC 124。此外,第三鎖存器 122F 在從第二源輸出使能信號(hào)S0E2的下降沿FE開(kāi)始的第二周期T2的第二半水平周期H/2期間,通過(guò)復(fù)用器122E將從第2-2鎖存器122D輸入的第二組數(shù)據(jù)GO, BO, Gl, G2,B2, G3, G799輸出至 DAC 124。
      如上文,根據(jù)本發(fā)明的液晶顯示裝置可省略定時(shí)控制器中的、引起成本增加的行存儲(chǔ)器,并且通過(guò)在數(shù)據(jù)驅(qū)動(dòng)電路的鎖存器陣列中增加相對(duì)便宜的、與DRD面板呈現(xiàn)結(jié)構(gòu)相對(duì)應(yīng)的鎖存器并執(zhí)行常規(guī)在定時(shí)控制器中執(zhí)行的呈現(xiàn)操作來(lái)顯著增加成本競(jìng)爭(zhēng)力。
      根據(jù)上文描述,本領(lǐng)域的技術(shù)人員應(yīng)該理解,在不偏離本發(fā)明的技術(shù)理念的情況下可進(jìn)行各種改變和修改。因此,本發(fā)明的技術(shù)范圍不受說(shuō)明書中詳細(xì)描述的內(nèi)容限制,而由所附權(quán)利要求書限定。
      權(quán)利要求
      1.一種液晶顯示裝置,所述液晶顯示裝置包括液晶顯示面板,其具有像素陣列,該像素陣列包括與奇數(shù)編號(hào)的選通線連接的第一組液晶單元和與偶數(shù)編號(hào)的選通線連接的第二組液晶單元,其中所述第二組液晶單元各被配置為與所述第一組液晶單元中沿所述選通線的延伸方向與所述第二組液晶單元的該液晶單元相鄰的那一個(gè)液晶單元共用數(shù)據(jù)線;數(shù)據(jù)驅(qū)動(dòng)電路,其包括鎖存器陣列并且用于按照時(shí)分方式驅(qū)動(dòng)數(shù)據(jù)線;以及定時(shí)控制器,其用于將數(shù)字視頻數(shù)據(jù)和數(shù)據(jù)呈現(xiàn)控制信號(hào)提供給所述數(shù)據(jù)驅(qū)動(dòng)電路, 并且控制所述數(shù)據(jù)驅(qū)動(dòng)電路的操作定時(shí),其中,所述鎖存器陣列根據(jù)所述數(shù)據(jù)呈現(xiàn)控制信號(hào),將從所述定時(shí)控制器提供的所述數(shù)字視頻數(shù)據(jù)臨時(shí)劃分為待施加至所述第一組液晶單元的第一組數(shù)據(jù)和待施加至所述第二組液晶單元的第二組數(shù)據(jù),并且使所述第一組數(shù)據(jù)比所述第二組數(shù)據(jù)早約1/2水平周期輸出。
      2.根據(jù)權(quán)利要求I所述的液晶顯示裝置,其中,所述定時(shí)控制器每次向所述數(shù)據(jù)驅(qū)動(dòng)電路提供針對(duì)一水平行中的所述第一組液晶單元和所述第二組液晶單元的全部數(shù)字視頻數(shù)據(jù)。
      3.根據(jù)權(quán)利要求I所述的液晶顯示裝置,其中,所述鎖存器陣列包括1-1鎖存器,其用于在從第一源輸出使能信號(hào)的下降沿開(kāi)始到緊接著所述第一源輸出使能信號(hào)的所述下降沿的所述第一源輸出使能信號(hào)的上升沿為止的周期期間,順序地鎖存從所述定時(shí)控制器提供的所述數(shù)字視頻數(shù)據(jù)中的所述第一組數(shù)據(jù),并且響應(yīng)于所述第一源輸出使能信號(hào)的所述上升沿,輸出所鎖存的第一組數(shù)據(jù);1-2鎖存器,其用于在從所述第一源輸出使能信號(hào)的所述下降沿開(kāi)始到緊接著所述第一源輸出使能信號(hào)的所述下降沿的所述第一源輸出使能信號(hào)的所述上升沿為止的周期期間,順序地鎖存從所述定時(shí)控制器提供的所述數(shù)字視頻數(shù)據(jù)中的所述第二組數(shù)據(jù),并且響應(yīng)于所述第一源輸出使能信號(hào)的所述上升沿,輸出所鎖存的第二組數(shù)據(jù);2-1鎖存器,其用于響應(yīng)于所述第一源輸出使能信號(hào)的所述上升沿,對(duì)從所述1-1鎖存器輸出的第一組數(shù)據(jù)進(jìn)行鎖存;以及2-2鎖存器,其用于響應(yīng)于所述第一源輸出使能信號(hào)的所述上升沿,對(duì)從所述1-2鎖存器輸出的第二組數(shù)據(jù)進(jìn)行鎖存。
      4.根據(jù)權(quán)利要求3所述的液晶顯示裝置,其中,所述鎖存器陣列包括復(fù)用器,其用于響應(yīng)于所述數(shù)據(jù)呈現(xiàn)控制信號(hào)中包括的第一 MUX控制信號(hào)和第二 MUX 控制信號(hào),來(lái)選擇并且輸出從所述2-1鎖存器輸出的所述第一組數(shù)據(jù)和從所述2-2鎖存器輸出的所述第二組數(shù)據(jù)二者之一;輸出鎖存器,其用于根據(jù)所述數(shù)據(jù)呈現(xiàn)控制信號(hào)中包括的第一源輸出使能信號(hào)和第二源輸出使能信號(hào),來(lái)輸出由所述復(fù)用器選擇并輸出的所述第一組數(shù)據(jù)和所述第二組數(shù)據(jù)二者中的所述之一。
      5.根據(jù)權(quán)利要求4所述的液晶顯示裝置,其中所述第一 MUX控制信號(hào)在一個(gè)水平周期的第一半水平周期內(nèi)具有高邏輯,并且在所述一個(gè)水平周期的第二半水平周期內(nèi)具有低邏輯,所述第二半水平周期比所述第一半水平周期晚1/2水平周期,并且所述第二 MUX控制信號(hào)具有與所述第一 MUX控制信號(hào)相反的邏輯。
      6.根據(jù)權(quán)利要求5所述的液晶顯示裝置,其中,所述復(fù)用器在所述第一MUX控制信號(hào)具有高邏輯時(shí),選擇所述第一組數(shù)據(jù)并且將所述第一組數(shù)據(jù)輸出至所述輸出鎖存器,而在所述第二 MUX控制信號(hào)具有高邏輯時(shí),選擇所述第二組數(shù)據(jù)并且將所述第二組數(shù)據(jù)輸出至所述輸出鎖存器。
      7.根據(jù)權(quán)利要求4所述的液晶顯示裝置,其中,所述第二源輸出使能信號(hào)比所述第一源輸出使能信號(hào)晚大約1/2水平周期。
      8.根據(jù)權(quán)利要求7所述的液晶顯示裝置,其中,所述輸出鎖存器響應(yīng)于所述第一源輸出使能信號(hào)的下降沿,輸出所述第一組數(shù)據(jù),并且響應(yīng)于所述第二源輸出使能信號(hào)的下降沿輸出所述第二組數(shù)據(jù)。
      9.根據(jù)權(quán)利要求5所述的液晶顯示裝置,其中,所述第一半水平周期從所述第一源輸出使能信號(hào)的下降沿至所述第二源輸出使能信號(hào)的下降沿;以及所述第二半水平周期從所述第二源輸出使能信號(hào)的所述下降沿至所述第一源輸出使能信號(hào)的所述下降沿。
      10.根據(jù)權(quán)利要求4所述的液晶顯示裝置,其中,所述復(fù)用器響應(yīng)于所述第一 MUX控制信號(hào),電連接所述2-1鎖存器和所述輸出鎖存器, 以選擇并輸出所述第一組數(shù)據(jù);并且所述復(fù)用器響應(yīng)于所述第二 MUX控制信號(hào),電連接所述2-2鎖存器和所述輸出鎖存器,以選擇并輸出所述第二組數(shù)據(jù)。
      11.根據(jù)權(quán)利要求I所述的液晶顯示裝置,其中,所述鎖存器陣列由觸發(fā)器實(shí)現(xiàn)。
      12.根據(jù)權(quán)利要求I所述的液晶顯示裝置,其中,所述第一組液晶單元包括所述像素陣列的一個(gè)水平行中的全部紅液晶單元和一半藍(lán)液晶單元;以及所述第二組液晶單元包括所述像素陣列的一個(gè)水平行中的全部綠液晶單元和另一半藍(lán)液晶單元。
      全文摘要
      本發(fā)明涉及一種液晶顯示裝置,其包括具有像素陣列的顯示面板,其包括第一組單元和第二組單元,并且所述第二組單元被配置為與在選通線的延伸方向上相鄰的第一組單元共用數(shù)據(jù)線;數(shù)據(jù)驅(qū)動(dòng)電路,其包括鎖存器陣列,其中鎖存器陣列根據(jù)數(shù)據(jù)呈現(xiàn)控制信號(hào),對(duì)待施加至第一組液晶單元的第一組數(shù)據(jù)與待施加至第二組液晶單元的第二組數(shù)據(jù)進(jìn)行臨時(shí)分隔,并且使第一組數(shù)據(jù)比第二組數(shù)據(jù)早約1/2水平周期輸出。
      文檔編號(hào)G09G3/36GK102543017SQ201110409700
      公開(kāi)日2012年7月4日 申請(qǐng)日期2011年12月9日 優(yōu)先權(quán)日2010年12月10日
      發(fā)明者金賢喆 申請(qǐng)人:樂(lè)金顯示有限公司
      網(wǎng)友詢問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1