国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種移位寄存器單元、柵極驅(qū)動電路及顯示裝置的制造方法

      文檔序號:8340747閱讀:513來源:國知局
      一種移位寄存器單元、柵極驅(qū)動電路及顯示裝置的制造方法
      【技術(shù)領(lǐng)域】
      [0001] 本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種移位寄存器單元、柵極驅(qū)動電路及顯示 裝直。
      【背景技術(shù)】
      [0002] 液晶顯示器(Liquid Crystal Display,簡稱LCD)具有低福射、體積小及低耗能等 優(yōu)點,被廣泛地應(yīng)用在筆記本電腦、平面電視或移動電話等電子產(chǎn)品中。液晶顯示器是由呈 矩陣形式排列的像素單元構(gòu)成的。當(dāng)液晶顯示器進(jìn)行顯示時,數(shù)據(jù)驅(qū)動電路可以將輸入的 顯示數(shù)據(jù)及時鐘信號定時順序鎖存,轉(zhuǎn)換成模擬信號后輸入到液晶面板的數(shù)據(jù)線,柵極驅(qū) 動電路則可以將輸入的時鐘信號經(jīng)過移位寄存器轉(zhuǎn)換成控制像素開啟/關(guān)斷的電壓,并逐 行施加到液晶面板的柵極線上。
      [0003] 為了進(jìn)一步降低液晶顯示器產(chǎn)品的生產(chǎn)成本,現(xiàn)有的柵極驅(qū)動電路常采用 GOA(Gate Driver on Array,陣列基板行驅(qū)動)設(shè)計將TFT(Thin Film Transistor,薄膜場 效應(yīng)晶體管)柵極開關(guān)電路集成在顯示面板的陣列基板上以形成對顯示面板的掃描驅(qū)動。 這種利用GOA技術(shù)集成在陣列基板上的柵極開關(guān)電路也稱為GOA電路或移位寄存器電路。
      [0004] 然而,現(xiàn)有的GOA電路在實現(xiàn)掃描信號輸出的過程中,需要對電路中的部分節(jié)點 進(jìn)行充放電控制,這樣一來,在對節(jié)點充放電的過程中出錯時,GOA電路的穩(wěn)定性會下降。例 如,GOA電路中一般設(shè)置有上拉節(jié)點PU以及下拉節(jié)點ro。其中,上拉節(jié)點PU用于控制GOA 電路中的單個移位寄存器單元向?qū)?yīng)的柵線輸出掃描信號,而下拉節(jié)點ro用于對移位寄 存器單元的輸出端和上拉節(jié)點PU的電位進(jìn)行下拉,以使得在非輸出階段,移位寄存器單元 的輸出端不會向柵線輸出掃描信號。
      [0005] 由于制作工藝中的缺陷會導(dǎo)致陣列基板上的TFT出現(xiàn)漏電流(1。")或者閾值電壓 漂移(Vth shift)的不良現(xiàn)象產(chǎn)生。這樣一來,在將下拉節(jié)點ro的電位進(jìn)行拉升的過程中, 會因為1。^或Vth shift而使得下拉節(jié)點ro的電位無法被拉升,導(dǎo)致下拉節(jié)點ro無法將 移位寄存器單元的輸出端進(jìn)行下拉,從而使得移位寄存器單元在非輸出階段向?qū)?yīng)的柵線 誤輸出掃描信號,進(jìn)而降低了 GOA電路的穩(wěn)定性。

      【發(fā)明內(nèi)容】

      [0006] 本發(fā)明的實施例提供一種移位寄存器單元、柵極驅(qū)動電路及顯示裝置,能夠解決 現(xiàn)有技術(shù)中,由于對節(jié)點充放電過程中出錯,而導(dǎo)致GOA電路穩(wěn)定性下降的問題。
      [0007] 為達(dá)到上述目的,本發(fā)明的實施例采用如下技術(shù)方案:
      [0008] 本發(fā)明實施例的一方面,提供一種移位寄存器單兀,包括第一鎖存模塊和第二鎖 存模塊;
      [0009] 所述第一鎖存模塊,其第一輸入端連接第一時鐘信號端或第二時鐘信號端,第二 輸入端用于接收脈沖信號,輸出端連接所述第二鎖存模塊的第二輸入端;
      [0010] 所述第二鎖存模塊,其第一輸入端連接所述第一時鐘信號端或所述第二時鐘信號 端,輸出端連接所述移位寄存器單元的信號輸出端;
      [0011] 所述第一鎖存模塊的第一輸入端與所述第二鎖存模塊的第一輸入端連接相同的 信號端。
      [0012] 本發(fā)明實施例的另一方面,提供一種柵極驅(qū)動電路,包括至少兩級如上所述的任 一項移位寄存器單兀;
      [0013] 第一級移位寄存器單兀中,第一鎖存模塊的第二輸入端連接脈沖信號輸入端;
      [0014] 除所述第一級移位寄存器單元外,其余每個移位寄存器單元中,第一鎖存模塊的 第二輸入端與其相鄰的上一級移位寄存器單元的信號輸出端相連接;
      [0015] 奇數(shù)級移位寄存器單元中,所述第一鎖存模塊和第二鎖存模塊的第一輸入端連接 第一時鐘信號端;
      [0016] 偶數(shù)級移位寄存器單元中,所述第一鎖存模塊和所述第二鎖存模塊的第一輸入端 連接第二時鐘信號端。
      [0017] 本發(fā)明實施例的又一方面,提供一種顯示裝置,包括如上述所述的柵極驅(qū)動電路。
      [0018] 本發(fā)明實施例提供一種移位寄存器單元、柵極驅(qū)動電路及顯示裝置。所述移位寄 存器單元包括第一鎖存模塊和第二鎖存模塊。其中,第一鎖存模塊的第一輸入端連接第一 時鐘信號端或第二時鐘信號端,第二輸入端用于接收脈沖信號,輸出端連接所述第二鎖存 模塊的第二輸入端。所述第二鎖存模塊,其第一輸入端連接第一時鐘信號端或第二時鐘信 號端,輸出端連接移位寄存器單元的信號輸出端。此外,第一鎖存模塊的第一輸入端與第二 鎖存模塊的第一輸入端連接相同的信號端。這樣一來,通過依次相連的第一鎖存模塊和第 二鎖存模塊,可以對脈沖信號輸入端輸入的單一脈沖信號進(jìn)行鎖存處理,并將所述單一脈 沖信號進(jìn)行行間順序相移,從而可以將上述順序相移的脈沖信號作為掃描信號,對各行柵 線進(jìn)行順序掃描。具體的,第一鎖存模塊和第二鎖存模塊可以對輸入的單一脈沖信號分別 進(jìn)行翻轉(zhuǎn)和移位,使得脈沖信號輸入端輸入的單一脈沖信號與柵線接收到的掃描信號的寬 度一致。相對于現(xiàn)有技術(shù)而言,由第一鎖存模塊和或第二鎖存模塊構(gòu)成的GOA電路中無需 設(shè)置需要進(jìn)行充放電控制的節(jié)點,因此可以避免節(jié)點充放電出錯,從而可以提高GOA電路 的穩(wěn)定性。
      【附圖說明】
      [0019] 為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例或現(xiàn) 有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本 發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以 根據(jù)這些附圖獲得其他的附圖。
      [0020] 圖1為本發(fā)明實施例提供的一種移位寄存器單元的結(jié)構(gòu)示意圖;
      [0021] 圖2為圖1中移位寄存器單元的鎖存模塊的結(jié)構(gòu)示意圖;
      [0022] 圖3為由圖1中移位寄存器單元級聯(lián)而成的柵極驅(qū)動電路的結(jié)構(gòu)示意圖;
      [0023] 圖4a為圖3中柵極驅(qū)動電路的一種時序控制圖;
      [0024] 圖4b為圖3中柵極驅(qū)動電路的另一種時序控制圖;
      [0025] 圖5為圖2的鎖存模塊中的一種或非門的結(jié)構(gòu)示意圖;
      [0026] 圖6為圖2的鎖存模塊中的另一種或非門的結(jié)構(gòu)示意圖;
      [0027] 圖7為圖2的鎖存模塊中的又一種或非門的結(jié)構(gòu)示意圖。
      【具體實施方式】
      [0028] 下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進(jìn)行清楚、完 整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例。基于 本發(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他 實施例,都屬于本發(fā)明保護(hù)的范圍。
      [0029] 本發(fā)明實施例提供一種移位寄存器單元,如圖1所示,可以包括第一鎖存模塊RSl 和第二鎖存模塊RS2。其中,上述第一鎖存模塊RSl和第二鎖存模塊RS2可以是RS鎖存器。
      [0030] 具體的,第一鎖存模塊RS1,其第一輸入端S連接第一時鐘信號端CLK或第二時鐘 信號端CLKB,第二輸入端R用于接收脈沖信號,輸出端Q連接第二鎖存模塊RS2的第二輸入 端R。
      [0031] 第二鎖存模塊RS2,其第一輸入端S連接第一時鐘信號端CLK或第二時鐘信號端 CLKB,輸出端Q連接移位寄存器單元的信號輸出端OUTPUT。
      [0032] 需要說明的是,第一、所述第一鎖存模塊RSl的第一輸入端S與第二鎖存模塊RS2 的第一輸入端S連接相同的信號端。即,第一鎖存模塊RSl的第一輸入端S與第二鎖存模 塊RS2的第一輸入端S可以均連接第一時鐘信號端CLK ;或,第一鎖存模塊RSl的第一輸入 端S與第二鎖存模塊RS2的第一輸入端S可以均連接第二時鐘信號端CLKB。
      [0033] 第二、上述第一時鐘信號端CLK與第二時鐘信號端CLKB輸入的時鐘信號的寬度相 同,方向相反。
      [0034] 本發(fā)明實施例提供一種移位寄存器單兀,包括第一鎖存模塊和第二鎖存模塊。其 中,第一鎖存模塊的第一輸入端連接第一時鐘信號端或第二時鐘信號端,第二輸入端用于 接收脈沖信號,輸出端連接所述第二鎖存模塊的第二輸入端。所述第二鎖存模塊,其第一輸
      當(dāng)前第1頁1 2 3 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1