一種goa單元、goa電路、顯示驅(qū)動(dòng)電路和顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種GOA(英文:Gate driver On Array,中文 全稱:集成柵極驅(qū)動(dòng)電路)單元、GOA電路、顯示驅(qū)動(dòng)電路和顯示裝置。
【背景技術(shù)】
[0002] 有機(jī)發(fā)光二極管顯示器(英文全稱:0rganic Light-Emitting Diode,簡(jiǎn)稱: 0LED)是當(dāng)今平板顯示器研究領(lǐng)域的熱點(diǎn)之一,與傳統(tǒng)液晶顯示器(英文全稱:Liquid Crystal Display,簡(jiǎn)稱:IXD)相比,OLED具有低能耗、生產(chǎn)成本低、自發(fā)光、寬視角及響應(yīng) 速度快等優(yōu)點(diǎn)。目前,在手機(jī)、PDA(英文全稱:Personal Digital Assistant,中文全稱:掌 上電腦)、數(shù)碼相機(jī)等顯示領(lǐng)域OLED已經(jīng)開始取代傳統(tǒng)的液晶顯示器。
[0003] 對(duì)OLED的GOA電路設(shè)計(jì)一直以來(lái)都是本領(lǐng)域技術(shù)人員不斷研究的一個(gè)核心問題。 通常OLED驅(qū)動(dòng)過程中需要提供一個(gè)柵極驅(qū)動(dòng)信號(hào)以及一個(gè)像素電極復(fù)位信號(hào),現(xiàn)有技術(shù) 中通過分別設(shè)計(jì)提供柵極驅(qū)動(dòng)信號(hào)的柵極驅(qū)動(dòng)電路和提供像素電極復(fù)位信號(hào)的復(fù)位電路 來(lái)實(shí)現(xiàn)對(duì)OLED的驅(qū)動(dòng),然而現(xiàn)有技術(shù)中的這種通過兩個(gè)電路分別產(chǎn)生柵極驅(qū)動(dòng)信號(hào)和像 素電極復(fù)位信號(hào)的設(shè)計(jì)會(huì)增加驅(qū)動(dòng)的路的制造難度。
【發(fā)明內(nèi)容】
[0004] 本發(fā)明的實(shí)施例提供一種GOA單元、GOA電路、顯示驅(qū)動(dòng)電路和顯示裝置,用于通 過一個(gè)GOA單元輸出柵極驅(qū)動(dòng)信號(hào)和復(fù)位信號(hào),進(jìn)而簡(jiǎn)化驅(qū)動(dòng)電路。
[0005] 為達(dá)到上述目的,本發(fā)明的實(shí)施例采用如下技術(shù)方案:
[0006] 第一方面,提供一種GOA單元,包括:第一節(jié)點(diǎn)控制模塊、第二節(jié)點(diǎn)控制模塊、第三 節(jié)點(diǎn)控制模塊、第一輸出模塊和第二輸出模塊;
[0007] 所述第一節(jié)點(diǎn)控制模塊連接第一信號(hào)輸入端、第二信號(hào)輸入端、第一節(jié)點(diǎn)、第二節(jié) 點(diǎn)以及第一電平端,用于在所述第一信號(hào)輸入端輸入的第一輸入信號(hào)、所述第二信號(hào)輸入 端輸入的第二輸入信號(hào)以及第二節(jié)點(diǎn)的電壓的控制下將所述第一節(jié)點(diǎn)的電壓與所述第一 信號(hào)輸入端的電壓拉齊,或者將所述第一節(jié)點(diǎn)的電壓與所述第一電平端的電壓拉齊;
[0008] 所述第二節(jié)點(diǎn)控制模塊連接第一時(shí)鐘信號(hào)端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)以及 所述第一電平端,用于在所述第一時(shí)鐘信號(hào)端輸入的第一時(shí)鐘信號(hào)以及所述第一節(jié)點(diǎn)的電 壓的控制下將所述第二節(jié)點(diǎn)的電壓所述第一時(shí)鐘信號(hào)端的電壓拉齊,或者將所述第二節(jié)點(diǎn) 的電壓與所述第一電平端的電壓拉齊;
[0009] 所述第三節(jié)點(diǎn)控制模塊連接所述第一信號(hào)輸入端、第三信號(hào)輸入端、第三節(jié)點(diǎn)以 及所述第一電平端,用于在所述第一信號(hào)輸入端輸入的第一輸入信號(hào)以及所述第三信號(hào)輸 入端輸入的第三輸入信號(hào)的控制下將所述第三節(jié)點(diǎn)的電壓與所述第一信號(hào)輸入端的電壓 拉齊,或者將所述第三節(jié)點(diǎn)的電壓與所述第一電平端的電壓拉齊;
[0010] 第一輸出模塊連接第二時(shí)鐘信號(hào)端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)、所述第二信號(hào) 輸入端、所述第一電平端以及第一信號(hào)輸出端,用于在所述第一節(jié)點(diǎn)的電壓、所述第二節(jié)點(diǎn) 的電壓以及所述第二信號(hào)輸入端輸入的第二輸入信號(hào)的控制下將所述第二時(shí)鐘信號(hào)端輸 入的第二時(shí)鐘信號(hào)在所述第一信號(hào)輸出端輸出,或者在將所述第一信號(hào)輸出端的電壓與所 述第一電平端的電壓拉齊;
[0011] 所述第二輸出模塊連接所述第二時(shí)鐘信號(hào)端、所述第二節(jié)點(diǎn)、所述第三節(jié)點(diǎn)、所述 第三信號(hào)輸入端、所述第二信號(hào)輸出端以及所述第一電平端,用于在所述第二節(jié)點(diǎn)的電壓、 所述第三節(jié)點(diǎn)的電壓以及所述第三信號(hào)輸入端輸入的第三輸入信號(hào)的控制下將所述第二 時(shí)鐘信號(hào)端輸入的第二時(shí)鐘信號(hào)在所述第二信號(hào)輸出端輸出,或者在將所述第二信號(hào)輸出 端的電壓與所述第一電平端的電壓拉齊。
[0012] 可選的,所述第一節(jié)點(diǎn)控制模塊包括:第一晶體管和第二晶體管、第三晶體管;
[0013] 所述第一晶體管的第一端連接所述第一信號(hào)輸入端,所述第一晶體管的第二端連 接所述第一節(jié)點(diǎn),所述第一晶體管的柵極連接所述第一晶體管的第一端;
[0014] 所述第二晶體管的第一端連接所述第一節(jié)點(diǎn),所述第二晶體管的第二端連接所述 第一電平端,所述第二晶體管的柵極連接所述第二信號(hào)輸入端;
[0015] 所述第三晶體管的第一端連接所述第一節(jié)點(diǎn),所述第三晶體管的第二端連接所述 第一電平端,所述第三晶體管的柵極連接所述第二節(jié)點(diǎn)。
[0016] 可選的,所述第二節(jié)點(diǎn)控制模塊包括:第四晶體管、第五晶體管和第六晶體管;
[0017] 所述第六晶體管的第一端連接所述第一時(shí)鐘信號(hào)端,所述第六晶體管的第二端連 接所述第四晶體管的柵極,所述第六晶體管的柵極連接所述第一時(shí)鐘信號(hào)端;
[0018] 所述第四晶體管的第一端連接所述第一時(shí)鐘信號(hào)端,所述第四晶體管的第二端連 接所述第二節(jié)點(diǎn);
[0019] 所述第五晶體管的第一端連接所述第一節(jié)點(diǎn),所述第五晶體管的第二端連接所述 第一電平端,所述第五晶體管的柵極連接所述第一節(jié)點(diǎn)。
[0020] 可選的,所述第三節(jié)點(diǎn)控制模塊包括:第七晶體管和第八晶體管;
[0021] 所述第七晶體管的第一端連接所述第一信號(hào)輸入端,所述第七晶體管的第二端連 接所述第三節(jié)點(diǎn),所述第七晶體管的柵極連接所述第一信號(hào)輸入端;
[0022] 所述第八晶體管的第一端連接所述第三節(jié)點(diǎn),所述第八晶體管的第二端連接所述 第一電平端,所述第八晶體管的柵極連接所述第三信號(hào)輸入端。
[0023] 可選的,所述第一輸出模塊包括:第九晶體管、第十晶體管、第十一晶體管和第一 電容;
[0024] 所述第一電容的第一極連接所述第一節(jié)點(diǎn),所述第一電容的第二極連接所述第一 信號(hào)輸出端;
[0025] 所述第九晶體管的第一端連接所述第二時(shí)鐘信號(hào)端,所述第九晶體管的第二端連 接所述第一信號(hào)輸出端,所述第九晶體管的柵極連接所述第一節(jié)點(diǎn);
[0026] 所述第十晶體管的第一端連接所述第一信號(hào)輸出端,所述第十晶體管的第二端連 接所述第一電平端,所述第十晶體管的柵極連接所述第二節(jié)點(diǎn);
[0027] 所述第十一晶體管的第一端連接所述第一信號(hào)輸出端,所述第十一晶體管的第二 端連接所述第一電平端,所述第十一晶體管的柵極連接所述第二信號(hào)輸入端。
[0028] 可選的,所述第二輸出模塊包括:第十二晶體管、第十三晶體管和第十四晶體管和 第二電容;
[0029] 所述第二電容的第一極連接所述第三節(jié)點(diǎn),所述第二電容的第二極連接所述第二 信號(hào)輸出端;
[0030] 所述第十二晶體管的第一端連接所述第二時(shí)鐘信號(hào)端,所述第十二晶體管的第二 端連接所述第二信號(hào)輸出端,所述第十二晶體管的柵極連接所述第三節(jié)點(diǎn);
[0031] 所述第十三晶體管的第一端連接所述第二信號(hào)輸出端,所述第十三晶體管的第二 端連接所述第一電平端,所述第十二晶體管的柵極連接所述第二節(jié)點(diǎn);
[0032] 所述第十四晶體管的第一端連接所述第二時(shí)鐘信號(hào)端,所述第十四晶體管的第二 端連接所述第二信號(hào)輸出端,所述第十四晶體管的柵極連接所述第三信號(hào)輸入端。
[0033] 可選的,所述晶體管均為N型晶體管;或者所述晶體管均為P型晶體管。
[0034] 可選的,所述第一時(shí)鐘信號(hào)端的第一時(shí)鐘信號(hào)與所述第二時(shí)鐘信號(hào)端的第二時(shí)鐘 信號(hào)相位相反,且所述第一時(shí)鐘信號(hào)端的第一時(shí)鐘信號(hào)與所述第二時(shí)鐘信號(hào)端的第二時(shí)鐘 信號(hào)的占空比均為50%。
[0035] 第二方面,提供一種GOA電路,包括:級(jí)聯(lián)的至少六個(gè)第一方面任一項(xiàng)所述的GOA 單元;
[0036] 其中,第1級(jí)GOA單元的第一信號(hào)輸入端輸入第一幀起始信號(hào),所述第1級(jí)GOA單 元的第二信號(hào)輸入端連接第4級(jí)GOA單元的第一信號(hào)輸出端,所述第1級(jí)GOA單元的第三 信號(hào)輸入端連接第2級(jí)GOA單元的第一信號(hào)輸出端,第1級(jí)GOA單元的第一信號(hào)輸出端連 接所述第4級(jí)GOA單元的第一信號(hào)輸入端;
[0037] 第2級(jí)GOA單元的第一信號(hào)輸入端輸入第二幀起始信號(hào),所述第2級(jí)GOA單元的 第二信號(hào)輸入端連接第5級(jí)GOA單元的第一信號(hào)輸出端,所述第2級(jí)GOA單元的第三信號(hào) 輸入端連接第3級(jí)GOA單元的第一信號(hào)輸出端,第2級(jí)GOA單元的第一信號(hào)輸出端連接所 述第5級(jí)GOA單元的第一信號(hào)輸入端;
[0038] 第3級(jí)GOA單元的第一信號(hào)輸入端輸入第三幀起始信號(hào),所述第3級(jí)GOA單元的 第二信號(hào)輸入端連接第6級(jí)GOA單元的第一信號(hào)輸出端,所述第3級(jí)GOA單元的第三信號(hào) 輸入端連接第4級(jí)GOA單元的第一信號(hào)輸出端,第3級(jí)GOA單元的第一信號(hào)輸出端連接所 述第6級(jí)GOA單元的第一信號(hào)輸入端;
[0039] 第η級(jí)GOA單元的第一信號(hào)輸入端連接第n-3級(jí)GOA單元的第一信號(hào)輸出端,所 述第η級(jí)GOA單元的第二信號(hào)輸入端連接第n+3級(jí)GOA單元的第一信號(hào)輸出端,所述第η 級(jí)GOA單元的第三信號(hào)輸入端連接第η+1級(jí)GOA單元的第一信號(hào)輸出端,所述第η級(jí)GOA 單元的第一信號(hào)輸出端連接第n+3級(jí)GOA單元的第一信號(hào)輸入端,其中,η為正整數(shù)。
[0040] 第三方面,提供一種顯示驅(qū)動(dòng)電路,包括柵極驅(qū)動(dòng)電路和像素驅(qū)動(dòng)電路;
[0041] 其中,所述柵極驅(qū)動(dòng)電路包括第二方面所述的GOA電路。
[0042] 可選的,所述像素驅(qū)動(dòng)電路包括:第十五晶體管、第十六晶體管、第十七晶體管、第 三電容、第四電容以及有機(jī)發(fā)光二極管;
[0043] 所述第十五晶體管連接數(shù)據(jù)信號(hào)端,所述第十五晶體管的第二端連接所述第三電 容的第一極,所述第十五晶體管的柵極連接?xùn)艠O驅(qū)動(dòng)信號(hào)端;
[0044] 所述第十六晶體管的第一端連接電源信號(hào)