国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      鐵路貫通線路電纜運行狀態(tài)監(jiān)測裝置的制作方法

      文檔序號:12562624閱讀:來源:國知局

      技術(shù)特征:

      1.鐵路貫通線路電纜運行狀態(tài)監(jiān)測裝置,包括被測鐵路貫通線路電纜、殼體和電源單元,其特征在于:殼體內(nèi)設(shè)置高速信號采集單元、低速信號采集單元和處理系統(tǒng),在被測鐵路貫通線路電纜的金屬屏蔽層接地導(dǎo)體分別設(shè)置高頻傳感器和低頻傳感器,高頻傳感器和低頻傳感器的輸出端分別連接高速信號采集單元和低速信號采集單元,電源單元的輸出端連接處理系統(tǒng)的電源端口。

      2.根據(jù)權(quán)利要求1所述的鐵路貫通線路電纜運行狀態(tài)監(jiān)測裝置,其特征在于:所述的高速信號采集單元包括信號調(diào)理器A、高速A/D轉(zhuǎn)換器和高速比較器,低速信號采集單元包括信號調(diào)理器B和低速A/D轉(zhuǎn)換器,所述的處理系統(tǒng)包括FPGA、動態(tài)存儲器和處理器,高頻傳感器的輸出端連接信號調(diào)理器A的輸入端,信號調(diào)理器A的輸出端分別通過高速A/D轉(zhuǎn)換器和高速比較器連接FPGA的信號輸入端,低頻傳感器的輸出端連接信號調(diào)理器B的輸入端,信號調(diào)理器B的輸出端通過低速A/D轉(zhuǎn)換器連接FPGA的信號輸入端,F(xiàn)PGA的數(shù)據(jù)端設(shè)置連接存儲器,其輸出端連接處理器的數(shù)據(jù)端。

      3.根據(jù)權(quán)利要求2所述的鐵路貫通線路電纜運行狀態(tài)監(jiān)測裝置,其特征在于:所述的處理器的通訊端通過以太網(wǎng)芯片連接網(wǎng)絡(luò)。

      4.根據(jù)權(quán)利要求1所述的鐵路貫通線路電纜運行狀態(tài)監(jiān)測裝置,其特征在于:所述的處理系統(tǒng)的輸入端設(shè)置變電站電壓采集單元,所述的變電站電壓采集單元包括在變電站母線二次側(cè)PT的開口三角處安裝電壓傳感器、信號調(diào)理器C和A/D轉(zhuǎn)換器,A/D轉(zhuǎn)換器連接FPGA的信號輸入端。

      當(dāng)前第2頁1 2 3 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1