一種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及數(shù)據(jù)傳輸技術(shù)領(lǐng)域,尤其是一種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線。
【背景技術(shù)】
[0002]眾所周知,在當(dāng)今高速實(shí)時(shí)數(shù)字信號(hào)處理系統(tǒng)中,涉及的數(shù)據(jù)對(duì)象趨于多樣化,這些數(shù)據(jù)通常采用不同的電氣接口,具有不同的傳輸速率、傳輸方向?,F(xiàn)代機(jī)電一體化控制設(shè)備中,如工業(yè)加注機(jī)、設(shè)備清洗機(jī)控制系統(tǒng)基本是PLC與顯示屏加儀表等構(gòu)成的小型計(jì)算機(jī)控制系統(tǒng)。但現(xiàn)在工業(yè)已經(jīng)進(jìn)入了數(shù)字化、智能化時(shí)代,進(jìn)入物聯(lián)網(wǎng)領(lǐng)域,要求信息共享,生產(chǎn)過(guò)程信息化、網(wǎng)絡(luò)化管理,提高生產(chǎn)效率,降低人員勞動(dòng)強(qiáng)度。
[0003]在醫(yī)療樣品檢驗(yàn)方面,對(duì)于數(shù)據(jù)的精準(zhǔn)相對(duì)較高,而傳統(tǒng)的數(shù)據(jù)傳輸線都存在信號(hào)干擾,不能完美的完成對(duì)數(shù)據(jù)的傳輸。
【實(shí)用新型內(nèi)容】
[0004]針對(duì)上述現(xiàn)有技術(shù)中存在的不足,本實(shí)用新型的目的在于提供一種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線。
[0005]為了實(shí)現(xiàn)上述目的,本實(shí)用新型采用如下技術(shù)方案:
[0006]—種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線,它包括RJ45接口、CPLD控制器、微處理器、電源管理電路和射頻接口 ;
[0007]所述射頻接口接收檢驗(yàn)設(shè)備輸出的信號(hào)并將信號(hào)輸入至CPLD控制器,所述CPLD控制器將信號(hào)進(jìn)行整理并將信號(hào)輸入至微控制器,所述微控制器將信號(hào)進(jìn)行再次整理并將信號(hào)反饋給RJ45接口,所述電源管理電路同時(shí)與CPLD控制器和微處理器連接,所述CPLD控制器的1027端腳連接有晶振電路。
[0008]優(yōu)選地,所述微處理器為STM32F107VCT6芯片。
[0009]優(yōu)選地,所述電源管理電路包括LM2596-5.0芯片、19D-05S05隔離模塊、第一SPXl 117芯片和第二SPXl 117芯片,所述LM2596-5.0芯片的VIN端腳通過(guò)第一二極管接地并通過(guò)第一電容接地,所述LM2596-5.0芯片的FBK接口接入電源并與19D-05S05隔離模塊的+VIN端腳連接,所述LM2596-5.0芯片的OUT端腳通過(guò)第一電感線圈與第二 SPXl 117芯片連接,所述第一電感線圈兩端分別通過(guò)第二二極管和第二電容接地,所述第二 SPX1117芯片的VIN端腳通過(guò)第六電容接地,所述第二 SPXl 117芯片的VOUT端腳與微處理器連接并通過(guò)第七電容接地,所述19D-05S05隔離模塊的VO端腳與第一 SPXl 117芯片連接并通過(guò)第四電容接地,所述第一SPXl 117芯片的VOUT與CPLD控制器連接并通過(guò)第五電容接地。
[0010]優(yōu)選地,所述射頻接口包括主體,所述主體的一側(cè)端向上延伸有輸入導(dǎo)板,所述輸入導(dǎo)板的頂端向主體軸心方向延伸有導(dǎo)入面,所述導(dǎo)入面的中心處開(kāi)設(shè)有輸入口,所述主體的上表面設(shè)置有兩對(duì)稱(chēng)的金屬連接片,所述金屬連接片以輸入口為中心逐步相互靠攏,所述主體的下端設(shè)置有傳輸線,所述傳輸線與CPLD控制器連接。
[0011]由于采用了上述方案,本實(shí)用新型通過(guò)射頻接口接入檢驗(yàn)設(shè)備的數(shù)據(jù)信號(hào),同時(shí),檢測(cè)到的信號(hào)則通過(guò)CPLD控制器和微處理器進(jìn)行整理,并利用晶振電路實(shí)時(shí)為CPLD控制器提供晶振,信號(hào)整理后則通過(guò)RJ45接口將信號(hào)輸入至網(wǎng)絡(luò)路由,并且,利用電源管理電路實(shí)現(xiàn)對(duì)內(nèi)部電源的穩(wěn)定供給,其結(jié)構(gòu)簡(jiǎn)單,操作方便,具有很強(qiáng)實(shí)用性。
【附圖說(shuō)明】
[0012]圖1是本實(shí)用新型實(shí)施例的結(jié)構(gòu)原理示意圖;
[0013]圖2是本實(shí)用新型實(shí)施例的電源管理電路的電路結(jié)構(gòu)示意圖;
[0014]圖3是本實(shí)用新型實(shí)施例的射頻接口的電路結(jié)構(gòu)示意圖;
[0015]圖4是本實(shí)用新型實(shí)施例的射頻接口與檢驗(yàn)設(shè)備輸出端連接示意圖。
【具體實(shí)施方式】
[0016]以下結(jié)合附圖對(duì)本實(shí)用新型的實(shí)施例進(jìn)行詳細(xì)說(shuō)明,但是本實(shí)用新型可以由權(quán)利要求限定和覆蓋的多種不同方式實(shí)施。
[0017]如圖1至圖4所示,本實(shí)施例提供的一種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線,它包括RJ45接口4、CPLD控制器2、微處理器3、電源管理電路5和射頻接口 I;
[0018]射頻接口I接收檢驗(yàn)設(shè)備輸出的信號(hào)并將信號(hào)輸入至CPLD控制器2,CPLD控制器2將信號(hào)進(jìn)行整理并將信號(hào)輸入至微控制器3,微控制器3將信號(hào)進(jìn)行再次整理并將信號(hào)反饋給RJ45接口 4,電源管理電路5同時(shí)與CPLD控制器2和微處理器3連接,CPLD控制器2的1027端腳連接有晶振電路6。
[0019]進(jìn)一步,微處理器3為STM32F107VCT6芯片。
[0020]本實(shí)施例通過(guò)射頻接口I接入檢驗(yàn)設(shè)備的數(shù)據(jù)信號(hào),同時(shí),檢測(cè)到的信號(hào)則通過(guò)CPLD控制器2和微處理器3進(jìn)行整理,并利用晶振電路6實(shí)時(shí)為CPLD控制器2提供晶振,信號(hào)整理后則通過(guò)RJ45接口4將信號(hào)輸入至網(wǎng)絡(luò)路由,并且,利用電源管理電路5實(shí)現(xiàn)對(duì)內(nèi)部電源的穩(wěn)定供給。
[0021]本實(shí)施例的電源管理電路5可采用如圖2所示的電路結(jié)構(gòu),即包括LM2596-5.0芯片U1、19D-05S05 隔離模塊 U2、第一 3?)(1117芯片1]3和第二3?乂1117芯片1]4,1112596-5.0芯片1]1的VI N端腳通過(guò)第一二極管Dl接地并通過(guò)第一電容Cl接地,LM2596-5.0芯片Ul的FBK接口接入電源并與19D-05S05隔離模塊U2的+VI N端腳連接,LM2596-5.0芯片Ul的OUT端腳通過(guò)第一電感線圈LI與第二 SPX1117芯片U4連接,第一電感線圈LI兩端分別通過(guò)第二二極管D2和第二電容C2接地,第二 SPXl 117芯片U4的VIN端腳通過(guò)第六電容C6接地,第二 SPXl 117芯片U4的VOUT端腳與微處理器3連接并通過(guò)第七電容C7接地,19D-05S05隔離模塊U2的VO端腳與第一 SPXl 117芯片U3連接并通過(guò)第四電容C4接地,第一 SPXl 117芯片U3的VOUT與CPLD控制器2連接并通過(guò)第五電容C5接地。本電路向CPLD控制器2和微控制器3輸入3.3V電源,利用19D-05S05隔離模塊U2防浪涌、防電磁干擾、抑制尖峰電流,并利用第一二極管Dl實(shí)現(xiàn)反向保護(hù)。
[0022]本實(shí)施例的射頻接口I的接口可采用如圖3所示的機(jī)械結(jié)構(gòu),即包括主體102,主體102的一側(cè)端向上延伸有輸入導(dǎo)板104,輸入導(dǎo)板104的頂端向主體102軸心方向延伸有導(dǎo)入面106,導(dǎo)入面106的中心處開(kāi)設(shè)有輸入口 105,主體102的上表面設(shè)置有兩對(duì)稱(chēng)的金屬連接片101,金屬連接片101以輸入口為中心逐步相互靠攏,主體102的下端設(shè)置有傳輸線103,傳輸線103與CPLD控制器2連接。本射頻接口 I通過(guò)金屬連接片101與檢驗(yàn)設(shè)備的輸出端連接,并利用金屬連接片101與檢驗(yàn)設(shè)備的輸出端之間的相互擠壓,而實(shí)現(xiàn)整體固定,并利用輸入導(dǎo)板104和導(dǎo)入面106實(shí)現(xiàn)輸入引導(dǎo)與支持,其連接狀態(tài)示意圖如圖4所示。
[0023]以上所述僅為本實(shí)用新型的優(yōu)選實(shí)施例,并非因此限制本實(shí)用新型的專(zhuān)利范圍,凡是利用本實(shí)用新型說(shuō)明書(shū)及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程變換,或直接或間接運(yùn)用在其他相關(guān)的技術(shù)領(lǐng)域,均同理包括在本實(shí)用新型的專(zhuān)利保護(hù)范圍內(nèi)。
【主權(quán)項(xiàng)】
1.一種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線,其特征在于:它包括RJ45接口、CPLD控制器、微處理器、電源管理電路和射頻接口 ; 所述射頻接口接收檢驗(yàn)設(shè)備輸出的信號(hào)并將信號(hào)輸入至CPLD控制器,所述CPLD控制器將信號(hào)進(jìn)行整理并將信號(hào)輸入至微控制器,所述微控制器將信號(hào)進(jìn)行再次整理并將信號(hào)反饋給RJ45接口,所述電源管理電路同時(shí)與CPLD控制器和微處理器連接,所述CPLD控制器的1027端腳連接有晶振電路。2.如權(quán)利要求1所述的一種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線,其特征在于:所述微處理器為STM32F107VCT6芯片。3.如權(quán)利要求2所述的一種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線,其特征在于:所述電源管理電路包括1^2596-5.0芯片、190-05305隔離模塊、第一3?乂1117芯片和第二3?乂1117芯片,所述LM2596-5.0芯片的VIN端腳通過(guò)第一二極管接地并通過(guò)第一電容接地,所述LM2596-5.0芯片的FBK接口接入電源并與19D-05S05隔離模塊的+VIN端腳連接,所述LM2596-5.0芯片的OUT端腳通過(guò)第一電感線圈與第二 SPX1117芯片連接,所述第一電感線圈兩端分別通過(guò)第二二極管和第二電容接地,所述第二 SPX1117芯片的VIN端腳通過(guò)第六電容接地,所述第二 SPXl 117芯片的VOUT端腳與微處理器連接并通過(guò)第七電容接地,所述19D-05S05隔離模塊的VO端腳與第一 SPXl 117芯片連接并通過(guò)第四電容接地,所述第一 SPXl 117芯片的VOUT與CPLD控制器連接并通過(guò)第五電容接地。4.如權(quán)利要求2所述的一種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線,其特征在于:所述射頻接口包括主體,所述主體的一側(cè)端向上延伸有輸入導(dǎo)板,所述輸入導(dǎo)板的頂端向主體軸心方向延伸有導(dǎo)入面,所述導(dǎo)入面的中心處開(kāi)設(shè)有輸入口,所述主體的上表面設(shè)置有兩對(duì)稱(chēng)的金屬連接片,所述金屬連接片以輸入口為中心逐步相互靠攏,所述主體的下端設(shè)置有傳輸線,所述傳輸線與CPLD控制器連接。
【專(zhuān)利摘要】本實(shí)用新型涉及數(shù)據(jù)傳輸技術(shù)領(lǐng)域,尤其是一種運(yùn)用于血樣醫(yī)療檢驗(yàn)設(shè)備數(shù)據(jù)采集線。它包括依次連接的射頻接口、CPLD控制器、微處理器和RJ45接口;CPLD控制器和微處理器同時(shí)連接有電源管理電路,CPLD控制器的IO27端腳連接有晶振電路。本實(shí)用新型通過(guò)射頻接口接入檢驗(yàn)設(shè)備的數(shù)據(jù)信號(hào),同時(shí),檢索到的信號(hào)則通過(guò)CPLD控制器和微處理器進(jìn)行整理,并利用晶振電路實(shí)時(shí)為CPLD控制器提供晶振,信號(hào)整理后則通過(guò)RJ45接口將信號(hào)輸入至網(wǎng)絡(luò)路由,并且,利用電源管理電路實(shí)現(xiàn)對(duì)內(nèi)部電源的穩(wěn)定供給。
【IPC分類(lèi)】G05B19/042
【公開(kāi)號(hào)】CN205334148
【申請(qǐng)?zhí)枴緾N201620047588
【發(fā)明人】王忠慶
【申請(qǐng)人】中國(guó)醫(yī)科大學(xué)附屬第一醫(yī)院
【公開(kāi)日】2016年6月22日
【申請(qǐng)日】2016年1月19日