專(zhuān)利名稱:具有多個(gè)電源管理狀態(tài)的計(jì)算機(jī)系統(tǒng)的電源控制電路的制作方法
本申請(qǐng)依賴1999年10月25日申請(qǐng)的第1999-46418號(hào)韓國(guó)專(zhuān)利申請(qǐng)的優(yōu)先權(quán),該專(zhuān)利申請(qǐng)的全部?jī)?nèi)容結(jié)合于此作為參考。
本發(fā)明涉及一種計(jì)算機(jī)系統(tǒng)的電源控制電路,更具體地講,涉及一種根據(jù)計(jì)算機(jī)系統(tǒng)的多個(gè)電源管理狀態(tài)有區(qū)別地控制對(duì)計(jì)算機(jī)系統(tǒng)的電源供應(yīng)的電源控制電路。
隨著具有各種計(jì)算機(jī)功能的組件數(shù)量的增多,現(xiàn)在的計(jì)算機(jī)系統(tǒng)傾向于消耗大量的電能。為了減少電能消耗,可以把不同的計(jì)算機(jī)組件設(shè)置成具有不同電能消耗水平的各種不同電源狀態(tài)。例如,在系統(tǒng)待用期間可以停止來(lái)自計(jì)算機(jī)系統(tǒng)的視頻輸出,處理器操作和硬盤(pán)驅(qū)動(dòng)器的旋轉(zhuǎn)。
已知的高級(jí)電源管理技術(shù)中的一種是已經(jīng)通過(guò)基本輸入-輸出系統(tǒng)(BIOS)指令實(shí)現(xiàn)的高級(jí)電源管理(APM)。在1996年2月通過(guò)的高級(jí)電源管理BIOS接口規(guī)定,1.2修訂版中詳細(xì)地說(shuō)明了APM。根據(jù)該規(guī)定,BIOS,通過(guò)操作系統(tǒng)透明系統(tǒng)管理中斷(SMI),監(jiān)控受電源管理的設(shè)備,并且在要使系統(tǒng)進(jìn)入睡眠狀態(tài)時(shí)通知操作系統(tǒng)。操作系統(tǒng)接下來(lái)又把即將開(kāi)始的電源狀態(tài)改變通知給它的設(shè)備驅(qū)動(dòng)程序,從而使它們能夠順序地關(guān)閉它們各自的設(shè)備。緊接著設(shè)備驅(qū)動(dòng)程序操作之后,控制返回到BIOS,BIOS執(zhí)行使系統(tǒng)進(jìn)入睡眠狀態(tài)所需的任何硬件規(guī)定操作。在從睡眠狀態(tài)喚醒過(guò)程中,系統(tǒng)BIOS首先接收控制,從而使它能夠配置系統(tǒng)硬件,以使系統(tǒng)返回工作狀態(tài)。只有在BIOS執(zhí)行了它的配置任務(wù)之后,才使控制返回到操作系統(tǒng)。
高級(jí)電源管理方案中比較完善的一個(gè)是高級(jí)配置和電源接口(ACPI),在1996年12月22日通過(guò)的高級(jí)配置和電源接口規(guī)定的1.0修訂版中對(duì)其進(jìn)行了說(shuō)明,將其結(jié)合在此作為參考。例如在授權(quán)給Reneris的名稱為“利用數(shù)據(jù)結(jié)構(gòu)以在多個(gè)設(shè)備中共享多個(gè)電源的系統(tǒng)和方法(System and Method For Using Data Structure To Share APlurality Of Power Resources Among A Plurality Of Devices)”的第5,919,264號(hào)美國(guó)專(zhuān)利中也說(shuō)明了支持ACPI的計(jì)算機(jī)系統(tǒng)的實(shí)例,該專(zhuān)利結(jié)合在此作為參考。
在ACPI下,當(dāng)發(fā)生一個(gè)電源管理或配置事件時(shí),經(jīng)過(guò)一個(gè)稱為“系統(tǒng)控制中斷(SCI)”的“操作系統(tǒng)可見(jiàn)中斷”通知操作系統(tǒng)。而操作系統(tǒng)本身指導(dǎo)整個(gè)系統(tǒng)和設(shè)備電源狀態(tài)過(guò)渡。
ACPI規(guī)定定義了六個(gè)“睡眠”狀態(tài)S0-S5。在狀態(tài)S0(也稱為工作狀態(tài)G0),計(jì)算機(jī)系統(tǒng)處于完全工作狀態(tài)并且操作,消耗最大的電能。在S5狀態(tài)(也稱為軟關(guān)斷狀態(tài)),計(jì)算機(jī)系統(tǒng)消耗最少的電能。計(jì)算機(jī)系統(tǒng)中不執(zhí)行任何代碼,幾乎所有設(shè)備都不活動(dòng),并且計(jì)算機(jī)系統(tǒng)等待一個(gè)喚醒事件,以使它過(guò)渡到一個(gè)更高的活動(dòng)狀態(tài)。從軟關(guān)斷狀態(tài)喚醒需要計(jì)算機(jī)系統(tǒng)的完整啟動(dòng)過(guò)程,因?yàn)樵谶M(jìn)入S5之前不存儲(chǔ)系統(tǒng)前后關(guān)系。S0和S5之間的各睡眠狀態(tài)每個(gè)規(guī)定了一種不同的組件活動(dòng)量,因而也規(guī)定了一種電能消耗量。根據(jù)哪些設(shè)備不活動(dòng),在進(jìn)入睡眠狀態(tài)之前存儲(chǔ)多少系統(tǒng)前后關(guān)系,和其他因素,狀態(tài)S1-S4具有不同的喚醒等待時(shí)間。
具有這種ACPI方案的計(jì)算機(jī)系統(tǒng)支持ATX規(guī)定,ATX已經(jīng)制定為一個(gè)使PC工業(yè)能夠更便宜地制造產(chǎn)品,改進(jìn)易用性和服務(wù)性,和易于結(jié)合新的令人激動(dòng)的I/O特征的規(guī)定。根據(jù)ATX規(guī)定,總是為計(jì)算機(jī)系統(tǒng)的電源管理控制器提供維持電能。具體地講,ACPI的睡眠狀態(tài)S3是一個(gè)低喚醒等待時(shí)間睡眠狀態(tài),其中除了系統(tǒng)存儲(chǔ)器和電源管理控制器之外的所有系統(tǒng)前后關(guān)系被丟失。在這種狀態(tài)下,CPU(中央處理單元),高速緩存器和其它芯片組的前后關(guān)系被丟失。
系統(tǒng)進(jìn)入ACPI的S3階段的過(guò)程通常稱為“掛起到RAM(suspendto RAM)”,其中將系統(tǒng)前后關(guān)系存儲(chǔ)到系統(tǒng)存儲(chǔ)器。由于在計(jì)算機(jī)系統(tǒng)從睡眠狀態(tài)S3返回到工作狀態(tài)S0的恢復(fù)操作中一般跳過(guò)啟動(dòng)程序,使用者可以快速地使用系統(tǒng)。
支持ACPI的計(jì)算機(jī)系統(tǒng)具有具有一個(gè)電源開(kāi)關(guān)(所謂的軟開(kāi)關(guān)),電源開(kāi)關(guān)用于使計(jì)算機(jī)系統(tǒng)過(guò)渡到狀態(tài)S3和S5。如果軟開(kāi)關(guān)在預(yù)定時(shí)間內(nèi)是接通的,那么系統(tǒng)進(jìn)入狀態(tài)S3。如果軟開(kāi)關(guān)接通超過(guò)預(yù)定的時(shí)間,那么系統(tǒng)狀態(tài)切換到狀態(tài)S5??梢岳肂IOS的CMOS設(shè)置實(shí)用程序?qū)⑦@些軟開(kāi)關(guān)功能設(shè)定為有效/無(wú)效。
在一個(gè)ACPI支持計(jì)算機(jī)系統(tǒng)中,在狀態(tài)S3和狀態(tài)S5中都給系統(tǒng)存儲(chǔ)器提供維持電能。盡管狀態(tài)S5實(shí)際上與斷電狀態(tài)相同,但是使用者不能在狀態(tài)S5用一個(gè)新存儲(chǔ)器替換系統(tǒng)存儲(chǔ)器,因?yàn)槿匀辉诮o系統(tǒng)存儲(chǔ)器提供維持電能。
因此,本發(fā)明的一個(gè)目的是提供一種支持ACPI(高級(jí)配置和電源接口)的計(jì)算機(jī)的電源控制電路,其能夠減少電能消耗。
本發(fā)明的另一個(gè)目的是提供一種支持ACPI的計(jì)算機(jī)的電源控制電路,其允許在ACPI的軟關(guān)斷狀態(tài)下通過(guò)切斷對(duì)系統(tǒng)存儲(chǔ)器的不必要的電能供給用一個(gè)新的存儲(chǔ)器替換系統(tǒng)存儲(chǔ)器。
根據(jù)本發(fā)明的一個(gè)方面,將一種電源控制電路用于具有多個(gè)電源管理狀態(tài)的計(jì)算機(jī)系統(tǒng),所述電源管理狀態(tài)包括一個(gè)正常狀態(tài),一個(gè)睡眠狀態(tài)和一個(gè)斷電狀態(tài)。電源控制電路包括一個(gè)電源,一個(gè)電源管理控制器,和一個(gè)開(kāi)關(guān)電路。電源提供主電能和維持電能。通過(guò)接收維持電能操作的電源管理控制器控制電源,以在正常狀態(tài)下輸出主電能,并根據(jù)多個(gè)電源管理狀態(tài)輸出多個(gè)系統(tǒng)狀態(tài)顯示信號(hào)。開(kāi)關(guān)電路接收主電能和維持電能,并在系統(tǒng)狀態(tài)顯示信號(hào)顯示正常狀態(tài)時(shí)向易失性系統(tǒng)存儲(chǔ)器提供主電能。相反,在系統(tǒng)狀態(tài)顯示信號(hào)顯示斷電狀態(tài)時(shí),開(kāi)關(guān)電路切斷提供到系統(tǒng)存儲(chǔ)器的維持電能。
在睡眠狀態(tài),將系統(tǒng)前后關(guān)系存儲(chǔ)并保存在系統(tǒng)存儲(chǔ)器中。
開(kāi)關(guān)電路包括一個(gè)第一開(kāi)關(guān),一個(gè)第二開(kāi)關(guān),和一個(gè)開(kāi)關(guān)驅(qū)動(dòng)器。第一開(kāi)關(guān)設(shè)置在維持電源和系統(tǒng)存儲(chǔ)器之間。第二開(kāi)關(guān)設(shè)置在主電源和系統(tǒng)存儲(chǔ)器之間。開(kāi)關(guān)驅(qū)動(dòng)器接收系統(tǒng)狀態(tài)顯示信號(hào),在系統(tǒng)狀態(tài)顯示信號(hào)顯示正常狀態(tài)時(shí)接通第二開(kāi)關(guān),在系統(tǒng)狀態(tài)顯示信號(hào)顯示睡眠狀態(tài)時(shí)接通第一開(kāi)關(guān),并且在系統(tǒng)狀態(tài)顯示信號(hào)顯示斷電狀態(tài)時(shí)關(guān)閉第一和第二開(kāi)關(guān)。開(kāi)關(guān)電路進(jìn)一步包括一個(gè)設(shè)置在維持電源和第一開(kāi)關(guān)之間的調(diào)節(jié)器。
圖1是顯示根據(jù)本發(fā)明的電源控制電路的方框圖;和圖2是圖1中所示開(kāi)關(guān)電路的詳細(xì)電路圖。
電源管理控制電路包括一個(gè)根據(jù)ACPI管理電源的電源管理控制器,和一個(gè)根據(jù)電源管理控制器的控制將主電能和維持電能提供給系統(tǒng)存儲(chǔ)器的開(kāi)關(guān)電路。當(dāng)一個(gè)ACPI計(jì)算機(jī)過(guò)渡到ACPI的狀態(tài)S5(軟關(guān)斷狀態(tài))時(shí),電源管理控制器切斷提供到系統(tǒng)存儲(chǔ)器的電能,以抑制不必要的電能消耗。當(dāng)將系統(tǒng)存儲(chǔ)器從/向主板上取下/安裝時(shí),電源管理控制器防止系統(tǒng)存儲(chǔ)器和外圍電路的損壞。
圖1圖示了電源控制電路的配置。參見(jiàn)圖1,一個(gè)計(jì)算機(jī)系統(tǒng)的電源10支持ATX規(guī)定。電源10接收外部商業(yè)交流電,并輸出主電能(例如,5V,-5V,12V,-12V,和3.3V)和維持電能(5V)。當(dāng)3.3V和5V的輸出高于下電壓閾值時(shí),電源10輸出一個(gè)高電平的電源正常信號(hào)PW_OK。如熟悉本領(lǐng)域的人員所知,如果電源10應(yīng)用于便攜式計(jì)算機(jī),那么它接收來(lái)自AC適配器或電池的電能,然后輸出主電能和維持電能。
電源管理控制器30通過(guò)接收從電源10提供的維持電能P5V_SB操作。因此,在電源10接收外部商業(yè)電能的同時(shí),控制器30總是通過(guò)接收維持電能P5V_SB操作??刂破?0可以由一個(gè)內(nèi)置于支持ACPI的Intel PⅡX4芯片組中的系統(tǒng)電源管理邏輯電路構(gòu)成。如熟悉本領(lǐng)域的人員所知,支持ACPI的電源管理控制器30是根據(jù)電源按鈕開(kāi)關(guān)40,各種恢復(fù)事件和系統(tǒng)狀態(tài)信息的輸入控制計(jì)算機(jī)系統(tǒng)的電源的。
當(dāng)通過(guò)電源按鈕開(kāi)關(guān)40輸入使系統(tǒng)狀態(tài)轉(zhuǎn)換到正常狀態(tài),或恢復(fù)事件發(fā)生時(shí),電源管理控制器30向電源10輸入高電平的加電信號(hào)PW_ON。電源10響應(yīng)高電平的加電信號(hào)PW_ON的輸入而輸出主電能,并且在3.3V和5V的輸出高于下電壓閾值時(shí)輸出一個(gè)高電平的電源正常信號(hào)PW_OK。如果輸入了使計(jì)算機(jī)系統(tǒng)過(guò)渡到ACPI的狀態(tài)S3或S5的電源按鈕開(kāi)關(guān)40,或輸入了一個(gè)使計(jì)算機(jī)系統(tǒng)切換到狀態(tài)S3或S5的系統(tǒng)狀態(tài)信息,控制器30向電源10輸出低電平的加電信號(hào)PW_ON,并且輸出系統(tǒng)狀態(tài)顯示信號(hào)S3#和S5#。
開(kāi)關(guān)電路50設(shè)置在電源10和系統(tǒng)存儲(chǔ)器20之間。開(kāi)關(guān)電路50接收來(lái)自電源10的3.3V的主電能P3.3V和5V的維持電能P5V_SB,然后將適當(dāng)?shù)?.3V的雙電能P3.3V_DUAL提供給系統(tǒng)存儲(chǔ)器20。盡管將在后面要更充分地說(shuō)明,當(dāng)系統(tǒng)在狀態(tài)S3時(shí),開(kāi)關(guān)電路50通過(guò)調(diào)節(jié)器(未示出)將5V的維持電能P5V_SB轉(zhuǎn)換到3.3V,然后把它提供到系統(tǒng)存儲(chǔ)器20。當(dāng)系統(tǒng)是正常狀態(tài)時(shí),開(kāi)關(guān)電路50把3.3V主電能P3.3V提供到系統(tǒng)存儲(chǔ)器20。并且在系統(tǒng)在狀態(tài)S5(軟關(guān)斷狀態(tài))時(shí),開(kāi)關(guān)電路50切斷提供到系統(tǒng)存儲(chǔ)器20的3.3V的雙電能P3.3V_DUAL。從電源管理控制器30輸出的系統(tǒng)狀態(tài)顯示信號(hào)S3#和SS5#控制開(kāi)關(guān)電路50。
圖2是圖1所示開(kāi)關(guān)電路50的詳細(xì)電路圖。參見(jiàn)圖2,開(kāi)關(guān)電路50包括一個(gè)調(diào)節(jié)器51,一個(gè)第一開(kāi)關(guān)53,一個(gè)第一開(kāi)關(guān)驅(qū)動(dòng)器55,一個(gè)第二開(kāi)關(guān)57,和一個(gè)第二開(kāi)關(guān)驅(qū)動(dòng)器59。
電容器C51和C52連接在調(diào)節(jié)器51的輸入端與接地電壓GND之間。電容器C53和C54連接在調(diào)節(jié)器51的輸出端與接地電壓GND之間。調(diào)節(jié)器51接收從電源10提供的5V維持電壓P5V_SB,然后輸出3.3V的維持電壓P3.3V_SB。第一開(kāi)關(guān)53連接在調(diào)節(jié)器51與系統(tǒng)存儲(chǔ)器20之間。第一開(kāi)關(guān)驅(qū)動(dòng)器55控制第一開(kāi)關(guān)53的接通/斷開(kāi)。如圖2中所示,開(kāi)關(guān)53和57最好由場(chǎng)效應(yīng)晶體管FET51和FET54實(shí)現(xiàn)。
當(dāng)?shù)谝唤雨P(guān)53接通時(shí),將調(diào)節(jié)器51供給的3.3V維持電能P3.3V_SB提供到系統(tǒng)存儲(chǔ)器20。第二開(kāi)關(guān)57連接在電源10與系統(tǒng)存儲(chǔ)器20之間。第二開(kāi)關(guān)驅(qū)動(dòng)器59控制第二開(kāi)關(guān)57的接通/斷開(kāi)。當(dāng)?shù)诙_(kāi)關(guān)57接通時(shí),將電源10供給的3.3V主電能P3.3V提供到系統(tǒng)存儲(chǔ)器20。
第一開(kāi)關(guān)驅(qū)動(dòng)器55包括第一和第二場(chǎng)效應(yīng)晶體管FET52和FET53,和第一和第二電阻R51和R52。第一場(chǎng)效應(yīng)晶體管FET52的漏極連接到第一開(kāi)關(guān)53的場(chǎng)效應(yīng)晶體管FET51的柵極,并且經(jīng)過(guò)第一電阻R51連接到5V維持電能P5V_SB。第一場(chǎng)效應(yīng)晶體管FET52的源極連接到接地電壓GND,并且場(chǎng)效應(yīng)晶體管FET52的柵極連接到電源管理控制器30的系統(tǒng)狀態(tài)顯示信號(hào)S3#。第二場(chǎng)效應(yīng)晶體管FET53的漏極連接到第一場(chǎng)效應(yīng)晶體管FET52的柵極,并且場(chǎng)效應(yīng)晶體管FET53的源極連接到接地電壓GND。此外,場(chǎng)效應(yīng)晶體管FET53的柵極連接到電源管理控制器30的系統(tǒng)狀態(tài)顯示信號(hào)S5#。
第二開(kāi)關(guān)驅(qū)動(dòng)器59是由一個(gè)邏輯電路58,第三至第五電阻R53,R54,和R55,以及一個(gè)NPN晶體管Q51構(gòu)成的。晶體管Q51的集電極連接到第二開(kāi)關(guān)57的場(chǎng)效應(yīng)晶體管FET54的柵極,并且經(jīng)過(guò)第四電阻R54連接到12V主電能P12V。晶體管Q1的發(fā)射極連接到接地電壓GND,并且晶體管Q1的基極經(jīng)過(guò)第五電阻R55連接到邏輯電路58的輸出端。邏輯電路58是由一個(gè)NAND(與非)電路構(gòu)成的。邏輯電路58接收電源管理控制器30的系統(tǒng)狀態(tài)顯示信號(hào)S3#和電源10的電源正常信號(hào)PW_OK,并且隨后輸出NAND操作結(jié)果。邏輯電路58的輸出端經(jīng)過(guò)第五電阻R55連接到晶體管Q51的基極,并且經(jīng)過(guò)第三電阻R53連接到5V維持電壓P5V_SB。
下面的表1示出了當(dāng)計(jì)算機(jī)系統(tǒng)在正常操作狀態(tài)(或工作狀態(tài)),睡眠狀態(tài)S3和S5時(shí)從電源管理控制器30輸出的系統(tǒng)狀態(tài)顯示信號(hào)S3#和S5#之間的相互關(guān)系。
表1
如表1中所示,當(dāng)計(jì)算機(jī)系統(tǒng)在正常狀態(tài),系統(tǒng)狀態(tài)顯示信號(hào)S3#和S5#分別具有高電平。因此,第一開(kāi)關(guān)驅(qū)動(dòng)器55關(guān)斷第一開(kāi)關(guān)53。如果電源正常信號(hào)PW_OK具有高電平,那么第二開(kāi)關(guān)驅(qū)動(dòng)器59接通第二開(kāi)關(guān)57。因此,當(dāng)系統(tǒng)在正常狀態(tài)時(shí),系統(tǒng)存儲(chǔ)器20接收3.3V主電能P3.3V。當(dāng)系統(tǒng)在狀態(tài)S3時(shí),信號(hào)S3#具有低電平,并且信號(hào)S5#具有高電平。因此,第一開(kāi)關(guān)驅(qū)動(dòng)器55接通第一開(kāi)關(guān)53,第二開(kāi)關(guān)驅(qū)動(dòng)器59關(guān)斷第二開(kāi)關(guān)57。因此,系統(tǒng)存儲(chǔ)器20在系統(tǒng)處于狀態(tài)S3時(shí),接收3.3V維持電能P3.3V_SB。當(dāng)系統(tǒng)在狀態(tài)S5時(shí),信號(hào)S3#和S5#分別具有低電平。因此,第一開(kāi)關(guān)驅(qū)動(dòng)器55關(guān)斷第一開(kāi)關(guān)53,第二開(kāi)關(guān)驅(qū)動(dòng)器59關(guān)斷第二開(kāi)關(guān)57。因而,當(dāng)系統(tǒng)在狀態(tài)S5時(shí),提供給系統(tǒng)存儲(chǔ)器20的雙電能P3.3V_DUAL被切斷。
如上所述,當(dāng)支持ACPI的計(jì)算機(jī)系統(tǒng)在狀態(tài)S5時(shí),提供給系統(tǒng)存儲(chǔ)器的維持電能被切斷。因此,在從/向主板拆除/安裝系統(tǒng)存儲(chǔ)器時(shí),可以防止系統(tǒng)存儲(chǔ)器和外圍電路的損壞。此外,在狀態(tài)S5切斷了提供給系統(tǒng)存儲(chǔ)器的電能,抑制了不必要的電能消耗。
盡管本發(fā)明是參考其優(yōu)選實(shí)施例特別示出和說(shuō)明的,但熟悉本領(lǐng)域的人員應(yīng)當(dāng)知道,可以在形式和細(xì)節(jié)上進(jìn)各種改變,而不脫離本發(fā)明的精神和范圍。
權(quán)利要求
1.一種用于具有包括一個(gè)正常狀態(tài),一個(gè)睡眠狀態(tài)和一個(gè)斷電狀態(tài)的多個(gè)電源管理狀態(tài)的計(jì)算機(jī)系統(tǒng)的電源電路,電源電路包括一個(gè)用于提供主電能和維持電能的電源;一個(gè)電源管理控制器,用于控制電源在正常狀態(tài)輸出主電能,并根據(jù)多個(gè)電源管理狀態(tài)輸出多個(gè)系統(tǒng)狀態(tài)顯示信號(hào),電源管理控制器通過(guò)接收維持電能操作;和一個(gè)用于接收主電能和維持電能的開(kāi)關(guān)電路,其中在系統(tǒng)狀態(tài)顯示信號(hào)顯示正常狀態(tài)時(shí),開(kāi)關(guān)電路向易失性系統(tǒng)存儲(chǔ)器提供主電能,其中在信號(hào)顯示睡眠狀態(tài)時(shí),開(kāi)關(guān)電路向系統(tǒng)存儲(chǔ)器提供維持電能,和其中在信號(hào)顯示斷電狀態(tài)時(shí),開(kāi)關(guān)電路切斷提供給系統(tǒng)存儲(chǔ)器的維持電能。
2.根據(jù)權(quán)利要求1所述的電源電路,其中在睡眠狀態(tài)時(shí),系統(tǒng)的前后關(guān)系存儲(chǔ)和保持在系統(tǒng)存儲(chǔ)器中。
3.根據(jù)權(quán)利要求1所述的電源電路,其中開(kāi)關(guān)電路包括一個(gè)設(shè)置在維持電源和系統(tǒng)存儲(chǔ)器之間的第一開(kāi)關(guān);一個(gè)設(shè)置在主電源和系統(tǒng)存儲(chǔ)器之間的第二開(kāi)關(guān);和一個(gè)用于接收系統(tǒng)狀態(tài)顯示信號(hào)的開(kāi)關(guān)驅(qū)動(dòng)器,其中當(dāng)系統(tǒng)狀態(tài)顯示正常狀態(tài)時(shí),開(kāi)關(guān)驅(qū)動(dòng)器接通第二開(kāi)關(guān),其中當(dāng)信號(hào)顯示睡眠狀態(tài)時(shí),開(kāi)關(guān)驅(qū)動(dòng)器接通第一開(kāi)關(guān),和其中當(dāng)信號(hào)顯示斷電狀態(tài)時(shí),開(kāi)關(guān)驅(qū)動(dòng)器斷開(kāi)第一和第二開(kāi)關(guān)。
4.根據(jù)權(quán)利要求1所述的電源電路,進(jìn)一步包括一個(gè)設(shè)置在維持電能和第一開(kāi)關(guān)之間的調(diào)節(jié)器。
全文摘要
在一個(gè)具有多個(gè)電源管理狀態(tài)的計(jì)算機(jī)系統(tǒng)中,一個(gè)電源管理控制電路包括:一個(gè)根據(jù)高級(jí)配置和電源接口(ACPI)管理電源的電源管理控制器,和一個(gè)根據(jù)電源管理控制器的控制向系統(tǒng)存儲(chǔ)器提供主電能和維持電能的開(kāi)關(guān)電路。當(dāng)把一種系統(tǒng)狀態(tài)轉(zhuǎn)換成ACPI 軟關(guān)斷狀態(tài)時(shí),電源管理控制器切斷提供給系統(tǒng)存儲(chǔ)器的電能。因此,可以防止不必要的電能消耗,和在從/向主板拆除/安裝系統(tǒng)存儲(chǔ)器時(shí)防止系統(tǒng)存儲(chǔ)器和外圍電路的損壞。
文檔編號(hào)G06F1/32GK1303035SQ0012989
公開(kāi)日2001年7月11日 申請(qǐng)日期2000年10月24日 優(yōu)先權(quán)日1999年10月25日
發(fā)明者樸盛根 申請(qǐng)人:三星電子株式會(huì)社