Usb資源利用的制作方法
【專利摘要】本發(fā)明涉及USB資源利用。至少一個(gè)下游接口可以被配置為同時(shí)連接于USB3.0兼容設(shè)備和USB2.0兼容設(shè)備。接口可以用于通過(guò)下游端口與USB3.0兼容設(shè)備通信并且同時(shí)通過(guò)所述下游端口與USB2.0兼容設(shè)備通信。
【專利說(shuō)明】USB資源利用
[0001] 相關(guān)申請(qǐng)
[0002] 本實(shí)用專利要求于2010年9月30日提交的美國(guó)臨時(shí)申請(qǐng)序列號(hào)61/388, 061的 優(yōu)先權(quán),該臨時(shí)申請(qǐng)通過(guò)引用被全部并入本文。
[0003] 背景
[0004] 通用串行總線(USB)技術(shù)已經(jīng)是非常成功的并且它們的應(yīng)用是幾乎普遍存在的。 USB3. 0兼容標(biāo)準(zhǔn)的到來(lái)通過(guò)更大的數(shù)據(jù)傳輸速率提供增強(qiáng)的性能。USB3. 0標(biāo)準(zhǔn)采用SSTX 和SSTR信號(hào)(在下文稱為"超高速"信號(hào))來(lái)實(shí)現(xiàn)更大的數(shù)據(jù)傳輸速率。為了保持通用的性 質(zhì),向后兼容通過(guò)還包括USB2. 0兼容的D+和D-信號(hào)(在下文稱為"高速"信號(hào))來(lái)保持,使 得不被配置為處理超高速信號(hào)的較老的USB設(shè)備可以仍然使用USB2. 0信號(hào)(例如高速、全 速和/或低速)信號(hào)通信。
【專利附圖】
【附圖說(shuō)明】
[0005] 附圖示出了在本申請(qǐng)中傳達(dá)的構(gòu)思的實(shí)現(xiàn)。所示的實(shí)現(xiàn)的特征可以通過(guò)參照結(jié)合 附圖理解的下文的描述被更容易地理解。相似的參考數(shù)字在各個(gè)附圖中在所有可行之處用 于指示相似的元件。此外,每個(gè)參考數(shù)字的最左邊的數(shù)字傳達(dá)參考數(shù)字被首次引進(jìn)的圖和 相關(guān)聯(lián)的討論。
[0006] 圖1是可以根據(jù)各種實(shí)施方案實(shí)現(xiàn)的USB資源利用方法的流程圖。
[0007] 圖2示出了有效地利用USB資源的系統(tǒng)200的實(shí)施方案。
[0008] 圖2A示出了方案212在設(shè)備220中的實(shí)現(xiàn)的實(shí)施方案。
[0009] 圖2B示出了方案212在設(shè)備240中的實(shí)現(xiàn)的另一個(gè)實(shí)施例。
[0010] 圖2、2A、2B和3-7是可以根據(jù)本發(fā)明的各種實(shí)施方案采用的USB資源利用技術(shù)。
【具體實(shí)施方式】
[0011] 本專利涉及通用串行總線(USB)技術(shù)并且具體地涉及利用USB技術(shù)可用的資源。 USB3. 0是相對(duì)新的標(biāo)準(zhǔn),其提供比現(xiàn)有的USB2. 0技術(shù)更好的性能。USB3. 0還保持對(duì)USB2. 0 設(shè)備的向后兼容。簡(jiǎn)言之,USB3. 0兼容接口包括第一組超高速導(dǎo)線(SSTX和SSRX信號(hào))和 第二組高速USB2. 0導(dǎo)線(D+和D-信號(hào))。
[0012] 在許多使用方案中,USB接口在包括插座的USB端口中終止。插座可以允許用戶 將下游設(shè)備例如閃速存儲(chǔ)器軟件狗設(shè)備、照相機(jī)、鼠標(biāo)等的插頭插入U(xiǎn)SB端口中。如果下游 設(shè)備是USB3. 0兼容的,那么與下游設(shè)備的數(shù)據(jù)通信利用第一組超高速導(dǎo)線。否則,第二組 高速USB2. 0導(dǎo)線可以被利用。這樣的系統(tǒng)提供向后兼容,使得插頭被插入端口中的任何未 知的USB設(shè)備合適地起作用。
[0013] 然而,其他的應(yīng)用沒(méi)有這種未知的因素。例如,USB技術(shù)可以被用于將已知的部件 固定地連接在一起。在這樣的情況下,事先已知下游設(shè)備是USB3. 0兼容的還是USB2. 0兼 容的。在這樣的情況下,冗余的第一組超高速導(dǎo)線和第二組USB2. 0兼容導(dǎo)線不提供增強(qiáng)的 靈活性,而是代替地僅導(dǎo)致增加的成本和/或降低的性能,因?yàn)檫B接器中的一個(gè)不正在被 使用。
[0014] 如本文所使用的,術(shù)語(yǔ)"USB3. 0"或"USB3. 0兼容的"用于意指支持如USB-IF (Implementers Forum), Inc.在USB3. 0規(guī)范中所定義的超高速信令的設(shè)備(其可以包括一 個(gè)或多個(gè)兼容的部件)。相似地,術(shù)語(yǔ)"高速導(dǎo)線"用于指可以用于如USB-IF在USB2. 0規(guī)范 中所定義的低速、全速或高速信令的D+/D-線路。此外,可能USB3. 0兼容設(shè)備支持USB2. 0 規(guī)范所定義的能力中的全部或一些,并且USB2. 0兼容設(shè)備支持USB3. 0規(guī)范所定義的能力 中的一些。這兩個(gè)規(guī)范僅作為例子被使用,并且沒(méi)有被規(guī)定為相對(duì)于本文描述的方法和設(shè) 備實(shí)施方案或它們的等效形式的精神是限制性的。
[0015] 圖1是可以用于向用戶提供給定的系統(tǒng)配置的增加的性能和/或降低的成本的 方法100的實(shí)施方案。在102,該方法將USB3.0兼容接口供應(yīng)至已知是USB3.0兼容的并 且因此僅使用接口的超高速部分的下游設(shè)備。在104,該方法將USB3. 0接口的未被使用的 USB2. 0兼容部分提供至USB2. 0兼容設(shè)備。因此,單個(gè)USB3. 0接口可以用于與兩個(gè)不同的 下游設(shè)備通信。在一種情況下,USB3. 0兼容接口可以包括包含超高速導(dǎo)線和高速導(dǎo)線的下 游端口。超高速導(dǎo)線可以連接于USB3. 0兼容設(shè)備,并且高速導(dǎo)線可以連接于USB2. 0兼容 設(shè)備。因此,單個(gè)端口可以服務(wù)于兩個(gè)設(shè)備。因此,對(duì)于給定系統(tǒng)資源集合,最終用戶或消 費(fèi)者可以接收比之前可能的功能更好的和/或更多的功能。
[0016] 在一些實(shí)施方案中,方法100和/或用于實(shí)現(xiàn)當(dāng)前構(gòu)思的其他方法可以被存儲(chǔ)在 計(jì)算機(jī)可讀存儲(chǔ)介質(zhì)上作為計(jì)算機(jī)可讀指令。處理器例如控制器可以執(zhí)行計(jì)算機(jī)可讀指令 以執(zhí)行方法。
[0017] 圖2示出了有效地利用USB資源的系統(tǒng)200的實(shí)施方案。系統(tǒng)200包括主機(jī)設(shè)備 202和兩個(gè)下游設(shè)備204和206。在這種情況下,下游設(shè)備204已知是USB3. 0兼容的(或至 少有USB3. 0能力的)設(shè)備,并且下游設(shè)備206已知是USB2. 0兼容設(shè)備。為了解釋的目的, 關(guān)于將在下文更詳細(xì)地討論的第一方案210和第二方案212解釋系統(tǒng)200。
[0018] 主機(jī)202可以供應(yīng)包括第一組導(dǎo)線216和第二組導(dǎo)線218的接口 214。接口 214 可以是USB3. 0兼容的。在這種情況下,第一組導(dǎo)線216是超高速(USB3. 0)兼容的SSTX和 SSTR線路。相似地,第二組導(dǎo)線218可以是高速(USB2. 0)兼容的D+和D-線路。
[0019] 在方案210中描繪的實(shí)施方案中,下游設(shè)備204是已知的USB3.0兼容設(shè)備。因此, 第一組導(dǎo)線216用于在主機(jī)設(shè)備202和下游設(shè)備204之間的通信,而第二組導(dǎo)線218保持 不被利用,如在220指示的。因此,從資源使用的觀點(diǎn)看,接口 214作為方案210中的資源 是未充分利用的。一個(gè)對(duì)比的實(shí)施例是在下文關(guān)于方案212被描述。
[0020] 在方案212中描繪的實(shí)施方案中,下游設(shè)備204以與方案210相同的方式連接于 主機(jī)設(shè)備202。然而,第二組導(dǎo)線218連接于下游設(shè)備206以增加資源利用。因此,在方案 210中與單個(gè)下游設(shè)備連接的接口 214可以現(xiàn)在用于連接于兩個(gè)下游設(shè)備。因此,對(duì)于主 機(jī)設(shè)備202的給定的成本,最終用戶可以在方案212中比在方案210中被提供更多的功能。 在其他的情況中,可以在已知下游設(shè)備204是USB3. 0兼容設(shè)備并且下游設(shè)備204將以通常 永久的方式連接于接口 214的例子中實(shí)現(xiàn)方案212。如本文所使用的,通常永久的方式意指 最終用戶不預(yù)期容易地和頻繁地?cái)嚅_(kāi)下游設(shè)備204并且連接一些其他的下游設(shè)備。
[0021] 圖2A示出了方案212在設(shè)備220中的實(shí)現(xiàn)的實(shí)施方案。在這種情況下,設(shè)備220 包括主板222,主板222通過(guò)包括端口 230的單個(gè)USB接口 228耦合于是已知的有USB3. 0 能力的設(shè)備的圖形卡224和是已知的USB2. 0設(shè)備的聲卡226。USB接口提供到圖形卡224 的超高速連接器232和到聲卡226的高速連接器234。
[0022] 圖2B示出了方案212在設(shè)備240中的實(shí)現(xiàn)的另一個(gè)實(shí)施例。在這種情況下,設(shè)備 240包括主板242,主板242耦合于是已知的USB3. 0設(shè)備的圖形卡244。主板還耦合于外 部USB2. 0兼容連接器246。外部USB2. 0兼容連接器246可以作為可以接納任何USB2. 0兼 容設(shè)備例如記憶棒、讀卡器、鍵盤(pán)、鼠標(biāo)等的USB插座來(lái)表示。主板通過(guò)包括端口 250的單 個(gè)USB接口 248連接于圖形卡和外部USB2.0兼容連接器246。USB接口 248提供到圖形卡 244的超高速連接器252和到外部USB2. 0兼容連接器246的高速連接器254。
[0023] 圖3示出了可以有效地利用USB資源的系統(tǒng)300的另一個(gè)實(shí)施方案。系統(tǒng)300包 括作為擴(kuò)展塢302而實(shí)現(xiàn)的設(shè)備。關(guān)于擴(kuò)展塢302描述的原理可以被其他的可以采用USB 技術(shù)的設(shè)備利用。在本實(shí)施例中,擴(kuò)展塢302包括相對(duì)于殼體303定位的六個(gè)外部端口。 外部端口中的一個(gè)是去往PC的上游端口 304。其余的五個(gè)端口是以三個(gè)USB3.0兼容USB 端口 306 (1)、306 (2)和306 (3)(被示為USB兼容插座)、一個(gè)以太網(wǎng)端口 308和一個(gè)視 頻端口 310的形式的下游端口。擴(kuò)展塢電路312示出了擴(kuò)展塢302的示意圖。在本實(shí)施例 中,擴(kuò)展塢包括三個(gè)芯片組:集線器芯片組314、視頻芯片組316和以太網(wǎng)芯片組318。集線 器芯片組314可以被配置為作為4端口 USB集線器起作用,如在320指示的。(雖然4端口 集線器實(shí)施例在此示出,但是關(guān)于該數(shù)量不是關(guān)鍵的,并且其他的實(shí)現(xiàn)可以涉及具有或多 或或少的端口的USB集線器)。
[0024] 視頻芯片組316可以被配置為向視頻功能提供USB3.0,如在322指示的。以太網(wǎng) 芯片組318可以被配置為向以太網(wǎng)功能提供USB2. 0,如在324指示的。因此,集線器芯片組 314通過(guò)接口 326連接于上游端口 304。集線器芯片組314通過(guò)接口 328(1)連接于USB3. 0 端口 306 (1),通過(guò)接口 328 (2)連接于USB3.0端口 306 (2),并且通過(guò)接口 328 (3)連接 于USB3.0端口 306 (3)。此外,集線器芯片組通過(guò)接口 328 (4)連接于視頻芯片組316和 以太網(wǎng)芯片組318。最后,視頻芯片組316通過(guò)接口 330連接于視頻端口 310。相似地,以 太網(wǎng)芯片組318通過(guò)接口 332連接于以太網(wǎng)端口 308。注意,在本實(shí)施方案中,在集線器芯 片組314與視頻芯片組316和以太網(wǎng)芯片組318之間的通過(guò)接口 328 (4)的連接可以被認(rèn) 為是相對(duì)"固定的"。例如,如果沒(méi)有芯片組中的一個(gè)的故障和隨后的更換,那么連接不預(yù)期 被干擾??梢员徽J(rèn)為是相對(duì)固定的一種方案是芯片組被焊接在印刷電路板(PCB )上的情況。
[0025] 接口 328 (4)可以被配置為與上文關(guān)于圖2的方案212的描述一致。在本實(shí)現(xiàn) 中,回想起擴(kuò)展塢302包括四端口 USB集線器320。然而,通信可以使用五個(gè)下游機(jī)構(gòu)(例如 USB3.0端口 306 (1)-306 (3)、視頻芯片組316和以太網(wǎng)芯片組318)來(lái)建立。因此,本實(shí) 現(xiàn)比之前的技術(shù)更好地利用四端口集線器所提供的資源。
[0026] 雖然系統(tǒng)300在擴(kuò)展塢的內(nèi)容中被解釋,但是本發(fā)明的構(gòu)思可以在任何數(shù)量的設(shè) 備例如集線器、中繼器、分路器、監(jiān)視器、ASIC、計(jì)算設(shè)備、照相機(jī)和存儲(chǔ)設(shè)備以及其他設(shè)備 中實(shí)現(xiàn)。
[0027] 圖4示出了可以有效地利用USB資源的系統(tǒng)400的又一個(gè)實(shí)施方案。系統(tǒng)400包 括以在內(nèi)部包含PC芯片組404的筆記本計(jì)算設(shè)備402的形式的設(shè)備。關(guān)于筆記本計(jì)算設(shè) 備402描述的原理可以被其他的可以采用USB技術(shù)的設(shè)備利用。在本實(shí)施例中,筆記本計(jì) 算設(shè)備402包括兩個(gè)外部USB3. 0兼容下游連接或端口 406 (1)和406 (2)(被示為USB插 座)、一個(gè)USB3. 0固態(tài)驅(qū)動(dòng)器408和一個(gè)USB2. 0光學(xué)驅(qū)動(dòng)器410。PC芯片組404包括一個(gè) USB3.0 主機(jī)控制器 412 和三個(gè) USB3.0 接口 414 (1)、414 (2)和 414 (3)。
[0028] 主機(jī)控制器412通過(guò)USB3. 0接口 414 (1)耦合于USB3. 0端口 406 (1)并且通過(guò) USB3.0 接口 414 (2)耦合于 USB3.0 端口 406 (2)。主機(jī)控制器 412 通過(guò) USB3.0 接口 414 (3)耦合于USB3. 0固態(tài)驅(qū)動(dòng)器408和光學(xué)驅(qū)動(dòng)器410。在這個(gè)特定的情況下,接口 414 (3) 可以允許超高速信號(hào)在USB3. 0主機(jī)控制器412和USB3. 0固態(tài)驅(qū)動(dòng)器408之間傳遞。接 口 414 (3)還可以允許高速(和/或低速和/或全速信號(hào))在主機(jī)控制器412和光學(xué)驅(qū)動(dòng)器 410之間傳遞。因此,本實(shí)現(xiàn)可以允許USB3. 0主機(jī)控制器412與四個(gè)端口和/或利用僅三 個(gè)接口的設(shè)備通信。因此,本實(shí)現(xiàn)比之前的技術(shù)更好地利用可用資源。
[0029] 圖5示出了可以有效地利用USB資源的系統(tǒng)500的又一個(gè)實(shí)施方案。系統(tǒng)500包 括主機(jī)或上游設(shè)備502和兩個(gè)下游設(shè)備504和506。在本實(shí)施例中,下游設(shè)備504是已知的 USB3. 0兼容設(shè)備,并且下游設(shè)備506是已知的USB2. 0兼容設(shè)備。
[0030] 主機(jī)設(shè)備502包括包含控制器512并且限定接口 514的主機(jī)芯片組510。(主機(jī)芯 片組510還可以限定未在此示出但例如在圖3中示出的其他的接口)。接口 514可以限定 第一數(shù)據(jù)或信號(hào)路徑516和第二數(shù)據(jù)或信號(hào)路徑518。第一數(shù)據(jù)路徑516可以在主機(jī)設(shè)備 502和下游設(shè)備504之間延伸以允許在這兩個(gè)設(shè)備之間的通信。相似地,第二數(shù)據(jù)路徑518 可以在主機(jī)設(shè)備502和下游設(shè)備506之間延伸以允許在這兩個(gè)設(shè)備之間的通信。
[0031] 第一數(shù)據(jù)路徑510可以包括第一組導(dǎo)線520,而第二數(shù)據(jù)路徑512可以包括第二組 導(dǎo)線522。第一組導(dǎo)線520可以是USB3. 0兼容的SSTX和SSTR線路。相似地,第二組導(dǎo)線 522可以是USB2. 0兼容的D+和D-線路。
[0032] 接口 514可以允許在控制器512與第一和第二下游設(shè)備504和506之間的數(shù)據(jù)通 信。此外,在本實(shí)現(xiàn)中,數(shù)據(jù)路徑516和518可以允許分別在下游設(shè)備504和控制器512之 間的和在下游設(shè)備506和控制器之間的同時(shí)通信。例如,下游設(shè)備504可以通過(guò)數(shù)據(jù)路徑 516將數(shù)據(jù)發(fā)送至控制器,而下游設(shè)備506通過(guò)數(shù)據(jù)路徑518將數(shù)據(jù)發(fā)送至控制器。這種配 置可以防止可能由于通過(guò)共享的數(shù)據(jù)路徑的同時(shí)通信而發(fā)生的數(shù)據(jù)的錯(cuò)亂。
[0033] 圖6和7示出了用于允許在主機(jī)設(shè)備和兩個(gè)下游設(shè)備之間通過(guò)單個(gè)接口的通信的 實(shí)施方案的兩個(gè)可選的配置。
[0034] 圖6示出了根據(jù)一個(gè)實(shí)施方案的集線器芯片組602。集線器芯片組包括控制器 604、總線606和接口 608。接口形成兩個(gè)數(shù)據(jù)路徑610 (1)和610 (2)。數(shù)據(jù)路徑610 (1) 使超高速信號(hào)能夠當(dāng)數(shù)據(jù)路徑被耦合于有USB3. 0能力的設(shè)備612時(shí)通過(guò)接口 608傳遞至 總線606。數(shù)據(jù)路徑610 (2)使標(biāo)準(zhǔn)速度或高速信號(hào)能夠當(dāng)數(shù)據(jù)路徑被耦合于有USB2. 0能 力的設(shè)備614時(shí)通過(guò)接口 608傳遞至總線606。
[0035] 圖7示出了集線器芯片組702中的集線器芯片組的另一個(gè)實(shí)施方案。集線器芯片 組702包括兩個(gè)控制器704 (1)和704 (2)和接口 708。接口可以包括兩個(gè)數(shù)據(jù)路徑710 (1)和710 (2)。數(shù)據(jù)路徑710 (1)使超高速信號(hào)能夠當(dāng)數(shù)據(jù)路徑被連接于有USB3.0能力 的設(shè)備712時(shí)通過(guò)接口 708來(lái)傳遞。數(shù)據(jù)路徑710 (2)使標(biāo)準(zhǔn)速度或高速信號(hào)能夠當(dāng)數(shù)據(jù) 路徑被連接于有USB2. 0能力的設(shè)備714時(shí)通過(guò)接口 708來(lái)傳遞。
[0036] 上文描述的實(shí)現(xiàn)允許單個(gè)USB3. 0接口被耦合于兩個(gè)不同的下游設(shè)備并且通過(guò)單 個(gè)USB3. 0接口提供與兩個(gè)下游設(shè)備的令人滿意的通信。
[0037] 總括起來(lái),本發(fā)明的實(shí)現(xiàn)提供共享單個(gè)USB3. 0接口以連接兩個(gè)分離的USB設(shè)備的 方式。從另一個(gè)觀點(diǎn)看,本發(fā)明的技術(shù)提供使USB3.0主機(jī)接口上的可用的線路或?qū)Ь€使用 專用的USB3. 0導(dǎo)線連接USB3. 0設(shè)備以及使用專用的USB2. 0導(dǎo)線連接USB2. 0設(shè)備的方 式。這些技術(shù)使設(shè)計(jì)者能夠在已知所連接的設(shè)備中的一個(gè)支持USB3. 0 (例如有USB3. 0能 力)的設(shè)計(jì)中不對(duì)整個(gè)USB3.0端口造成浪費(fèi)。因此,這些技術(shù)比現(xiàn)有的技術(shù)允許給定的設(shè) 計(jì)向給定組的硬件提供更多的端口。
[0038] 雖然關(guān)于利用USB資源的技術(shù)、方法、設(shè)備、系統(tǒng)等以結(jié)構(gòu)特征和/或方法行動(dòng)特 有的語(yǔ)言被描述,但是應(yīng)理解,在所附的權(quán)利要求中限定的主題不一定被限于所描述的特 定的特征或行動(dòng)。更確切地,特定的特征和行動(dòng)作為實(shí)現(xiàn)所主張的方法、設(shè)備、系統(tǒng)等的示 例性的形式而被公開(kāi)。
【權(quán)利要求】
1. 一種設(shè)備,包括: 至少一個(gè)下游接口, 其中各個(gè)下游接口被配置為同時(shí)連接于有USB3. 0能力的設(shè)備和USB2. 0兼容設(shè)備。
2. 根據(jù)權(quán)利要求1所述的設(shè)備,其中所述至少一個(gè)下游接口包括第一組導(dǎo)線和第二組 導(dǎo)線,其中所述第一組導(dǎo)線被配置為將USB3. 0信號(hào)傳送至所述有USB3. 0能力的設(shè)備,并且 所述第二組導(dǎo)線被配置為將USB2. 0信號(hào)傳送至所述USB2. 0兼容設(shè)備。
3. 根據(jù)權(quán)利要求1所述的設(shè)備,其中所述設(shè)備還包括耦合于總線的控制器,并且其中 所述至少一個(gè)下游接口包括在所述總線和所述有USB3. 0能力的設(shè)備之間的第一數(shù)據(jù)路徑 以及在所述總線和所述USB2. 0兼容設(shè)備之間的第二數(shù)據(jù)路徑。
4. 根據(jù)權(quán)利要求3所述的設(shè)備,其中所述第一數(shù)據(jù)路徑和所述第二數(shù)據(jù)路徑是分離的 并且不同于彼此。
5. 根據(jù)權(quán)利要求1所述的設(shè)備,其中所述設(shè)備還包括第一控制器和第二控制器,并且 其中所述至少一個(gè)下游接口包括第一數(shù)據(jù)路徑和第二數(shù)據(jù)路徑,并且其中所述第一數(shù)據(jù) 路徑將所述有USB3. 0能力的設(shè)備耦合于所述第一控制器,并且所述第二數(shù)據(jù)路徑將所述 USB2. 0兼容設(shè)備稱合于所述第二控制器。
6. 根據(jù)權(quán)利要求1所述的設(shè)備,其中所述至少一個(gè)下游接口被配置為同時(shí)傳送所述 USB3. 0信號(hào)和所述USB2. 0信號(hào)。
7. 根據(jù)權(quán)利要求1所述的設(shè)備,其中所述設(shè)備包括主機(jī)控制器、集線器控制器、包含主 機(jī)控制器的片上系統(tǒng)、或包含集線器控制器的片上系統(tǒng)。
8. -種設(shè)備,包括: 上游端口;以及 至少一個(gè)下游端口,其中各個(gè)下游端口被配置為使用USB3. 0信號(hào)對(duì)有USB3. 0能力的 設(shè)備提供第一連接以及使用USB2. 0信號(hào)對(duì)USB2. 0兼容設(shè)備提供第二連接。
9. 根據(jù)權(quán)利要求8所述的設(shè)備,其中所述第一 USB3. 0連接獨(dú)立于所述第二USB2. 0連 接。
10. 根據(jù)權(quán)利要求8所述的設(shè)備,其中所述至少一個(gè)下游端口允許所述設(shè)備接收來(lái)自 所述有USB3. 0能力的設(shè)備和所述USB2. 0兼容設(shè)備的同時(shí)通信。
11. 根據(jù)權(quán)利要求8所述的設(shè)備,其中所述有USB3. 0能力的設(shè)備是視頻芯片組,并且所 述USB2. 0兼容設(shè)備是以太網(wǎng)芯片組。
12. 根據(jù)權(quán)利要求8所述的設(shè)備,還包括USB控制器,并且其中所述USB控制器被配置 為在使用所述USB3. 0信號(hào)與所述USB3. 0設(shè)備通信和使用USB2. 0信號(hào)與所述USB2. 0設(shè)備 通信之間交替。
13. 根據(jù)權(quán)利要求8所述的設(shè)備,還包括耦合于所述各個(gè)下游端口的第一 USB控制器和 第二USB控制器,所述第一控制器被配置為處理所述USB3. 0信號(hào),并且所述第二控制器被 配置為處理所述USB2. 0信號(hào)。
14. 根據(jù)權(quán)利要求8所述的設(shè)備,包括USB集線器或USB分路器。
15. -種系統(tǒng),包括: USB集線器設(shè)備,其位于殼體中并且包括上游接口和至少一個(gè)下游接口;以及 各個(gè)下游接口,其具有連接于USB3. 0兼容芯片組的第一組USB3. 0導(dǎo)線和連接于 USB2. 0兼容芯片組的第二組USB2. 0導(dǎo)線。
16. 根據(jù)權(quán)利要求15所述的系統(tǒng),其中所述各個(gè)下游接口被配置為對(duì)所述USB3. 0兼容 芯片組提供第一數(shù)據(jù)路徑和第一緩沖存儲(chǔ)器以及對(duì)所述USB2. 0兼容芯片組提供第二數(shù)據(jù) 路徑和第二緩沖存儲(chǔ)器。
17. 根據(jù)權(quán)利要求16所述的系統(tǒng),其中所述USB3. 0導(dǎo)線被焊接于所述USB3. 0兼容芯 片組,并且所述第二組USB2. 0導(dǎo)線被焊接于所述USB2. 0兼容芯片組。
18. 根據(jù)權(quán)利要求15所述的系統(tǒng),其中所述USB集線器設(shè)備包括控制器,并且其中所述 第一組USB3. 0導(dǎo)線提供在所述USB3. 0兼容芯片組和所述控制器之間的第一數(shù)據(jù)路徑,并 且其中所述第二組USB2. 0導(dǎo)線提供在所述USB2. 0兼容芯片組和所述控制器之間的第二數(shù) 據(jù)路徑。
19. 根據(jù)權(quán)利要求18所述的系統(tǒng),其中所述第一數(shù)據(jù)路徑和所述第二數(shù)據(jù)路徑允許從 所述USB3. 0兼容芯片組至所述控制器和從所述USB2. 0兼容芯片組至所述控制器的同時(shí)通 ?目。
20. 根據(jù)權(quán)利要求16所述的系統(tǒng),其中所述USB3. 0兼容芯片組是包括位于所述殼體上 的視頻端口的視頻芯片組,并且其中所述USB2. 0兼容芯片組是包括在所述殼體上的以太 網(wǎng)端口的以太網(wǎng)芯片組。
21. -種方法,包括: 通過(guò)下游端口與USB3. 0兼容設(shè)備通信;以及 同時(shí)通過(guò)所述下游端口與USB2. 0兼容設(shè)備通信。
22. -種或多種計(jì)算機(jī)可讀存儲(chǔ)介質(zhì),其具有存儲(chǔ)在其上的指令,所述指令當(dāng)被控制器 執(zhí)行時(shí)實(shí)現(xiàn)權(quán)利要求21的方法。
【文檔編號(hào)】G06F13/40GK104123259SQ201310152801
【公開(kāi)日】2014年10月29日 申請(qǐng)日期:2013年4月27日 優(yōu)先權(quán)日:2013年4月27日
【發(fā)明者】漢斯·凡安特衛(wèi)普, 赫爾夫·勒?qǐng)D爾納 申請(qǐng)人:賽普拉斯半導(dǎo)體公司