在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路的制作方法
【專利摘要】一種在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,用于具有GPIO模塊的終端通信設(shè)備,該電路的輸入端電性連接終端通信設(shè)備中的GPIO模塊,輸出端電性連接可控器件,該電路中的鎖存器具有連接GPIO模塊第二輸入/輸出信號的鎖存使能端,連接GPIO模塊第一輸入/輸出信號的控制端,輸出信號給可控器件的輸出端,第一下拉電阻串聯(lián)鎖存器的鎖存使能端,在終端通信設(shè)備初始化過程中,將鎖存使能端下拉為低電平,使鎖存器執(zhí)行鎖存功能。本發(fā)明在終端通信設(shè)備升級后的初始化過程中,將終端通信設(shè)備的輸入輸出端的狀態(tài)保持在升級前的狀態(tài)不改變,不影響可控器件的狀態(tài),電路設(shè)計簡單可靠,器件成本低,實現(xiàn)穩(wěn)定性高,占用印刷電路板的面積小,功耗極低。
【專利說明】在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路。
【背景技術(shù)】
[0002]在終端通信設(shè)備升級(遠程升級或者本地升級)后,通常需要對終端通信設(shè)備的整個系統(tǒng)做初始化(重啟),以完成升級后的重新加載。在終端通信設(shè)備初始化時,終端通信設(shè)備的I/o (輸入/輸出)端的輸出狀態(tài)可能會轉(zhuǎn)變。比如:某終端通信設(shè)備的I/O端在正常工作時輸出低電平,在初始化時輸出高阻態(tài),那么當(dāng)該終端通信設(shè)備正常使用過程中進行升級,完成升級后終端通信設(shè)備會自動初始化,則該終端通信設(shè)備的I/o端的輸出狀態(tài)會由輸出低電平變成輸出高阻態(tài)。終端通信設(shè)備的I/o端控制著許多可控器件(包含繼電器、電子開關(guān)、報警指示燈、電源芯片、時鐘芯片、邏輯芯片等)的使能端(enable腳),在很多情況下,希望可控器件仍然維持原先的狀態(tài)不變,而I/O端輸出狀態(tài)的轉(zhuǎn)變會引起I/O端所控制的可控器件的狀態(tài)改變,這就會直接影響到該終端通信設(shè)備的I/O端實現(xiàn)的功能。
【發(fā)明內(nèi)容】
[0003]本發(fā)明提供一種在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,可以在終端通信設(shè)備升級后的初始化過程中,將終端通信設(shè)備的輸入輸出端的狀態(tài)保持在升級前的狀態(tài)不改變,不影響可控器件的狀態(tài),電路設(shè)計簡單可靠,器件成本低,實現(xiàn)穩(wěn)定性高,占用印刷電路板的面積小,功耗極低。
[0004]為了達到上述目的,本發(fā)明提供一種在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,該電路用于具有GP1模塊的終端通信設(shè)備,該電路的輸入端電性連接所述的終端通信設(shè)備中的GP1模塊,該電路的輸出端電性連接終端通信設(shè)備中的可控器件;
所述的保持輸入輸出端狀態(tài)穩(wěn)定的電路包含鎖存器和電性連接該鎖存器第一下拉電阻;
所述的鎖存器具有:
鎖存使能端,其接收所述的GP1模塊的第二輸入/輸出信號;
控制端,其接收所述的GP1模塊的第一輸入/輸出信號;
輸出端,其電性連接所述的可控器件,該輸出端輸出信號給可控器件;
當(dāng)鎖存使能端為高電平時,鎖存器處于解鎖狀態(tài),輸出端的輸出隨著控制端的變化而變化,當(dāng)鎖存使能端為低電平時,鎖存器處于鎖存狀態(tài),輸出端的輸出保持原始狀態(tài)不變;所述的第一下拉電阻的一端電性連接鎖存器的鎖存使能端,第一下拉電阻的另一端接地,在終端通信設(shè)備初始化過程中,第一下拉電阻將連接第二輸入/輸出信號的鎖存使能端下拉為低電平,使鎖存器執(zhí)行鎖存功能,使輸出端輸出的輸出信號保持原始狀態(tài)不變。
[0005]所述的第一下拉電阻的阻值范圍是IK Ω?10 ΚΩ。
[0006]所述的鎖存器還具有:
輸出使能端; 當(dāng)輸出使能端為低電平時,鎖存器正常工作。
[0007]所述的保持輸入輸出端狀態(tài)穩(wěn)定的電路還包含第二下拉電阻,該第二下拉電阻的一端電性連接鎖存器的輸出使能端,第二下拉電阻的另一端接地,所述的第二下拉電阻將輸出使能端下拉為低電平,保持鎖存器處于有效工作狀態(tài)。
[0008]所述的第二下拉電阻的阻值范圍是IK Ω?10 ΚΩ。
[0009]所述的鎖存器還具有:
接地端;
電源端。
[0010]所述的保持輸入輸出端狀態(tài)穩(wěn)定的電路還包含電性連接鎖存器的電源端的旁路電容。
[0011]本發(fā)明可以在終端通信設(shè)備升級后的初始化過程中,將終端通信設(shè)備的輸入輸出端的狀態(tài)保持在升級前的狀態(tài)不改變,不影響可控器件的狀態(tài),電路設(shè)計簡單可靠,器件成本低,實現(xiàn)穩(wěn)定性高,占用印刷電路板的面積小,功耗極低。
【專利附圖】
【附圖說明】
[0012]圖1是本發(fā)明的電路圖。
【具體實施方式】
[0013]以下根據(jù)圖1,具體說明本發(fā)明的較佳實施例。
[0014]如圖1所示,本發(fā)明提供一種在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,該電路用于具有GP1 (General Purpose Input Output,通用輸入/輸出)模塊的終端通信設(shè)備,該電路的輸入端電性連接所述的終端通信設(shè)備中的GP1模塊,該電路的輸出端電性連接終端通信設(shè)備中的可控器件。
[0015]所述的GP1模塊具有第一輸入/輸出信號端和第二輸入/輸出信號端,所述的第一輸入/輸出信號端輸出第一輸入/輸出信號CPU_GP101,所述的第二輸入/輸出信號端輸出第二輸入/輸出信號CPU_GP102。
[0016]所述的保持輸入輸出端狀態(tài)穩(wěn)定的電路包含鎖存器Ul和電性連接該鎖存器Ul的第一下拉電阻Rl。
[0017]所述的鎖存器Ul要選用具有鎖存使能端LE的鎖存器,如圖1所示,本實施例中,鎖存器Ul的型號為74LVC1G373,所述的鎖存器Ul具有六個引腳:
第一引腳I為鎖存使能端LE,其接收所述的GP1模塊的第二輸入/輸出信號CPU_GP102 ;
弟~■引腳2為接地端GND ;
第三引腳3為控制端D,其接收所述的GP1模塊的第一輸入/輸出信號CPU_GP101 ;第四引腳4為輸出端Q,其電性連接所述的可控器件,該輸出端Q輸出信號SWITCH_CTL_0UT ;
第五引腳5為電源端VCC ;
第六引腳6為輸出使能端0E。
[0018]當(dāng)鎖存使能端LE為高電平時,鎖存器Ul處于解鎖狀態(tài),輸出端Q的輸出隨著控制端D的變化而變化,當(dāng)鎖存使能端LE為低電平時,鎖存器Ul處于鎖存狀態(tài),輸出端Q的輸出保持原始狀態(tài)不變;當(dāng)輸出使能端OE為低電平時,鎖存器Ul正常工作。
[0019]所述的第一下拉電阻Rl的一端電性連接鎖存器Ul的鎖存使能端LE,第一下拉電阻Rl的另一端接地,所述的第一下拉電阻Rl的阻值范圍是IK Ω?10 K Ω ;在終端通信設(shè)備初始化過程中,GP1模塊的狀態(tài)可能會產(chǎn)生變化,此時第一下拉電阻Rl將連接第二輸入/輸出信號CPU_GP102的鎖存使能端LE下拉為低電平,使鎖存器Ul執(zhí)行鎖存功能,并且使輸出端Q輸出的輸出信號SWITCH_CTL_0UT保持原始狀態(tài)不變,此時無論GP1模塊的第一輸入/輸出信號端CPU_GP101和第二輸入/輸出信號端CPU_GP102在初始化過程中是虛高電平、虛低電平或者高阻態(tài),均不影響可控器件的原本輸出狀態(tài)。
[0020]所述的保持輸入輸出端狀態(tài)穩(wěn)定的電路還包含第二下拉電阻R2,該第二下拉電阻R2的一端電性連接鎖存器Ul的輸出使能端0E,第二下拉電阻R2的另一端接地,所述的第二下拉電阻R2的阻值范圍是1ΚΩ?10 ΚΩ ;當(dāng)輸出使能端OE為高電平時,輸出為高阻態(tài),所述的第二下拉電阻R2將輸出使能端OE下拉為低電平,保持鎖存器Ul處于有效工作狀態(tài)。
[0021]所述的保持輸入輸出端狀態(tài)穩(wěn)定的電路還包含電性連接鎖存器Ul的電源端VCC的旁路電容Cl,具有濾波作用。
[0022]在終端通信設(shè)備初始化過程中,由于剛開始上電,電流較弱,GP1模塊的第二輸入/輸出信號端CPU_GP102可以被第一下拉電阻Rl下拉為低電平,鎖存使能端LE為低電平,鎖存器Ul執(zhí)行鎖存功能,使輸出端Q輸出的SWITCH_CTL_0UT保持原始狀態(tài)不變,當(dāng)終端通信設(shè)備初始化完成后,終端通信設(shè)備正常工作,電壓恢復(fù)正常,則終端通信設(shè)備可以控制GP1模塊的第二輸入/輸出信號端CPU_GP102輸出高電平,鎖存使能端LE為高電平,鎖存器Ul解鎖。
[0023]所述的終端通信設(shè)備包含但不限于智能家居終端、10兆/100兆/1000兆速率的以太網(wǎng)交換機(10/100/100BASET-T Switch)、媒體轉(zhuǎn)換器(Media converter)、光網(wǎng)絡(luò)單元(0NU)、光網(wǎng)絡(luò)終端(0ΝΤ)、數(shù)字用戶線路調(diào)制解調(diào)器(XDSL modem)、可編程邏輯控制器(PLC)終端、電纜調(diào)制解調(diào)器(Cable Modem)、基于同軸電纜的以太網(wǎng)傳輸設(shè)備(EoC)終端、家庭網(wǎng)關(guān)等各種通信系統(tǒng)終端。
[0024]本發(fā)明的優(yōu)點在于:
1、可以在終端通信設(shè)備升級后的初始化過程中,將終端通信設(shè)備的輸入輸出端的狀態(tài)保持在升級前的狀態(tài)不改變,不影響可控器件的狀態(tài);
2、電路設(shè)計簡單可靠,器件成本低,實現(xiàn)穩(wěn)定性高,占用印刷電路板的面積小,功耗極低。
[0025]盡管本發(fā)明的內(nèi)容已經(jīng)通過上述優(yōu)選實施例作了詳細介紹,但應(yīng)當(dāng)認識到上述的描述不應(yīng)被認為是對本發(fā)明的限制。在本領(lǐng)域技術(shù)人員閱讀了上述內(nèi)容后,對于本發(fā)明的多種修改和替代都將是顯而易見的。因此,本發(fā)明的保護范圍應(yīng)由所附的權(quán)利要求來限定。
【權(quán)利要求】
1.一種在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,其特征在于,該電路用于具有GP1模塊的終端通信設(shè)備,該電路的輸入端電性連接所述的終端通信設(shè)備中的GP1模塊,該電路的輸出端電性連接終端通信設(shè)備中的可控器件; 所述的保持輸入輸出端狀態(tài)穩(wěn)定的電路包含鎖存器(U1)和電性連接該鎖存器(U1)的第一下拉電阻(R1); 所述的鎖存器(U1)具有: 鎖存使能端(LE),其接收所述的GP1模塊的第二輸入/輸出信號(CPU_GP102); 控制端(D),其接收所述的GP1模塊的第一輸入/輸出信號(CPU_GP101); 輸出端(Q ),其電性連接所述的可控器件,該輸出端(Q )輸出信號(SWITCH_CTL_OUT )給可控器件; 當(dāng)鎖存使能端(LE)為高電平時,鎖存器(U1)處于解鎖狀態(tài),輸出端(Q)的輸出隨著控制端(D)的變化而變化,當(dāng)鎖存使能端(LE)為低電平時,鎖存器(U1)處于鎖存狀態(tài),輸出端(Q)的輸出保持原始狀態(tài)不變; 所述的第一下拉電阻(R1)的一端電性連接鎖存器(U1)的鎖存使能端(LE),第一下拉電阻(R1)的另一端接地,在終端通信設(shè)備初始化過程中,第一下拉電阻(R1)將連接第二輸入/輸出信號(CPU_GP102)的鎖存使能端(LE)下拉為低電平,使鎖存器(U1)執(zhí)行鎖存功能,使輸出端(Q)輸出的輸出信號(SWITCH_CTL_OUT)保持原始狀態(tài)不變。
2.如權(quán)利要求1所述的在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,其特征在于,所述的第一下拉電阻(R1)的阻值范圍是1ΚΩ?10 ΚΩ。
3.如權(quán)利要求1所述的在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,其特征在于,所述的鎖存器(U1)還具有: 輸出使能端(OE); 當(dāng)輸出使能端(OE)為低電平時,鎖存器(U1)正常工作。
4.如權(quán)利要求3所述的在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,其特征在于,所述的保持輸入輸出端狀態(tài)穩(wěn)定的電路還包含第二下拉電阻(R2),該第二下拉電阻(R2)的一端電性連接鎖存器(U1)的輸出使能端(OE),第二下拉電阻(R2)的另一端接地,所述的第二下拉電阻(R2)將輸出使能端(OE)下拉為低電平,保持鎖存器(U1)處于有效工作狀態(tài)。
5.如權(quán)利要求4所述的在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,其特征在于,所述的第二下拉電阻(R2)的阻值范圍是1ΚΩ?10 ΚΩ。
6.如權(quán)利要求5所述的在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,其特征在于,所述的鎖存器(U1)還具有: 接地端(GND); 電源端(VCC)。
7.如權(quán)利要求6所述的在終端通信設(shè)備初始化中保持輸入輸出端狀態(tài)穩(wěn)定的電路,其特征在于,所述的保持輸入輸出端狀態(tài)穩(wěn)定的電路還包含電性連接鎖存器(U1)的電源端(VCC)的旁路電容(C1)。
【文檔編號】G06F13/40GK104298640SQ201410533480
【公開日】2015年1月21日 申請日期:2014年10月11日 優(yōu)先權(quán)日:2014年10月11日
【發(fā)明者】裴志剛, 張藝陽 申請人:上海斐訊數(shù)據(jù)通信技術(shù)有限公司