国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      移位寄存器及其驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路和顯示裝置的制造方法

      文檔序號:8488641閱讀:348來源:國知局
      移位寄存器及其驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路和顯示裝置的制造方法
      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,具體地,涉及一種移位寄存器及其驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路和顯示裝置。
      【背景技術(shù)】
      [0002]隨著平板顯示的發(fā)展,高分辨率、窄邊框成為發(fā)展的潮流,而在顯示面板上集成柵極驅(qū)動(dòng)電路是實(shí)現(xiàn)高分辨率、窄邊框顯示最重要的解決辦法。
      [0003]柵極驅(qū)動(dòng)電路由多級移位寄存器依次級聯(lián)組成,圖1為現(xiàn)有技術(shù)提供的移位寄存器的電路圖,該移位寄存器包括:觸發(fā)晶體管T100、復(fù)位晶體管T200、第一上拉晶體管T300、第二上拉晶體管T400、自舉電容ClOO和下拉模塊。其中,第一上拉晶體管T300用于上拉移位寄存器的輸出端輸出的信號,第二上拉晶體管T400用于上拉移位寄存器的傳遞信號輸出端輸出的信號。移位寄存器的傳遞信號輸出端為本級移位寄存器與上一級移位寄存器和下一級移位寄存器級聯(lián)的級聯(lián)端。第一節(jié)點(diǎn)PUl為自舉電容ClOO和第二上拉晶體管T400的柵極的連接點(diǎn),VCLK用于在上拉階段對移位寄存器的傳遞信號輸出端輸出的信號進(jìn)行上拉。VZ為移位寄存器的傳遞信號輸出端輸出的傳遞信號,STV為與觸發(fā)晶體管TlOO的柵極連接的起始信號端輸出的起始信號,RESET為復(fù)位晶體管T200的柵極連接的復(fù)位信號端輸出的復(fù)位信號,OUTPUT為移位寄存器的輸出端輸出的信號,VGH表示高電平的電壓,VGL表示低電平的電壓。
      [0004]如圖2所示,在移位寄存器的上拉階段,STV為高電平(RESET為低電平),觸發(fā)晶體管TlOO開啟,VGH對第一節(jié)點(diǎn)PUl進(jìn)行充電,同時(shí)VGH對自舉電容ClOO進(jìn)行充電,將第一節(jié)點(diǎn)PUl的電位上拉為高電位;第二上拉晶體管T400開啟,VCLK為高電平,對移位寄存器的傳遞信號輸出端輸出的信號進(jìn)行上拉,使移位寄存器的傳遞信號輸出端輸出高電平的傳遞信號。在移位寄存器的下拉階段,RESET為高電平(STV為低電平),下拉模塊將第一節(jié)點(diǎn)PUl的高電位下拉為低電位,同時(shí)將移位寄存器的傳遞信號輸出端輸出的傳遞信號從高電平下拉為低電平。
      [0005]在移位寄存器的下拉階段,第一節(jié)點(diǎn)PUl的電位跳變(即由高電位跳變?yōu)榈碗娢?會(huì)使自舉電容ClOO產(chǎn)生耦合效應(yīng),自舉電容ClOO的耦合效應(yīng)會(huì)直接導(dǎo)致移位寄存器的傳遞信號輸出端輸出的傳遞信號VZ產(chǎn)生尖刺,嚴(yán)重影響移位寄存器移位傳遞的穩(wěn)定性,移位寄存器移位傳遞的穩(wěn)定性還會(huì)使移位寄存器電路的噪聲提高,影響移位寄存器的輸出端輸出信號的穩(wěn)定性。

      【發(fā)明內(nèi)容】

      [0006]本發(fā)明針對現(xiàn)有技術(shù)中存在的上述技術(shù)問題,提供一種移位寄存器及其驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路和顯示裝置。該移位寄存器通過設(shè)置去噪模塊,使其在上拉節(jié)點(diǎn)的電位發(fā)生跳變時(shí),能防止電容的耦合效應(yīng)使移位寄存器傳遞信號輸出端輸出的傳遞信號產(chǎn)生尖刺等噪聲,從而使移位寄存器的移位傳遞信號更加穩(wěn)定,進(jìn)而使移位寄存器輸出的信號更加穩(wěn)定。
      [0007]本發(fā)明提供一種移位寄存器,包括觸發(fā)復(fù)位模塊、上拉模塊、第一電容和下拉模塊,還包括去噪模塊,所述觸發(fā)復(fù)位模塊、所述上拉模塊、所述下拉模塊和所述第一電容的第一端連接于上拉節(jié)點(diǎn);所述去噪模塊的第一端連接所述第一電容的第二端,所述去噪模塊的第二端連接所述下拉模塊和傳遞信號輸出端;所述上拉模塊和所述下拉模塊均與所述移位寄存器的輸出端連接;所述上拉模塊與所述傳遞信號輸出端連接;
      [0008]所述觸發(fā)復(fù)位模塊,用于根據(jù)起始信號輸入端輸入的起始信號和復(fù)位信號輸入端輸入的復(fù)位信號對所述上拉模塊觸發(fā)或復(fù)位;
      [0009]所述上拉模塊,用于對所述移位寄存器的輸出端輸出的信號和所述傳遞信號輸出端輸出的信號上拉;
      [0010]所述第一電容,用于在上拉階段提升所述上拉節(jié)點(diǎn)的電位;
      [0011]所述下拉模塊,用于對所述移位寄存器的輸出端輸出的信號和所述傳遞信號輸出端輸出的信號下拉;
      [0012]所述傳遞信號輸出端,用于輸出本級移位寄存器與上一級移位寄存器和下一級移位寄存器之間的級間傳遞信號;
      [0013]所述去噪模塊,用于在下拉階段對所述傳遞信號輸出端輸出的傳遞信號去噪。
      [0014]優(yōu)選地,所述去噪模塊包括第九晶體管,所述第九晶體管的柵極和第一極連接所述第一電容的第二端,所述第九晶體管的第二極連接所述傳遞信號輸出端和所述下拉模塊。
      [0015]優(yōu)選地,所述去噪模塊包括第九晶體管,所述第九晶體管第一極連接所述第一電容的第二端,所述第九晶體管的柵極和第二極連接所述傳遞信號輸出端和所述下拉模塊。
      [0016]優(yōu)選地,所述上拉模塊包括第一子模塊和第二子模塊,所述第一子模塊和所述第二子模塊連接于所述上拉節(jié)點(diǎn),所述第一子模塊連接第一時(shí)鐘信號端,所述第二子模塊連接第一電源;所述第一子模塊連接所述傳遞信號輸出端,所述第二子模塊連接所述移位寄存器的輸出端;
      [0017]所述第一子模塊用于對所述傳遞信號輸出端輸出的信號上拉;
      [0018]所述第二子模塊用于對所述移位寄存器的輸出端輸出的信號上拉。
      [0019]優(yōu)選地,所述下拉模塊包括第三子模塊和第四子模塊,所述第三子模塊和所述第四子模塊連接于下拉節(jié)點(diǎn),所述第三子模塊連接第二時(shí)鐘信號端和所述第一電源,所述第四子模塊連接第二電源、所述第九晶體管的第二極和所述傳遞信號輸出端,且所述第四子模塊與所述第一子模塊和所述第二子模塊連接于所述上拉節(jié)點(diǎn);
      [0020]所述第三子模塊用于在下拉階段控制所述下拉節(jié)點(diǎn)的電位;
      [0021]所述第四子模塊用于對所述移位寄存器的輸出端輸出的信號和所述傳遞信號輸出端輸出的信號下拉。
      [0022]優(yōu)選地,所述第一子模塊包括第四晶體管,所述第四晶體管的柵極連接所述上拉節(jié)點(diǎn)和所述第一電容的第一端,所述第四晶體管的第一極連接所述第一時(shí)鐘信號端,所述第四晶體管的第二極連接所述傳遞信號輸出端、所述第九晶體管的第二極和所述第四子模塊;
      [0023]所述第二子模塊包括第三晶體管,所述第三晶體管的柵極連接所述上拉節(jié)點(diǎn),所述第三晶體管的第一極連接所述第一電源和所述第三子模塊,所述第三晶體管的第二極連接所述移位寄存器的輸出端和所述第四子模塊。
      [0024]優(yōu)選地,所述第三子模塊包括第五晶體管和第六晶體管,所述第五晶體管的柵極和第一極連接所述第二時(shí)鐘信號端,所述第五晶體管的第二極連接所述第六晶體管的柵極;所述第六晶體管的第一極連接所述第一電源和所述第三晶體管的第一極,所述第六晶體管的第二極連接所述下拉節(jié)點(diǎn);
      [0025]所述第四子模塊包括第七晶體管、第八晶體管、第十晶體管和第十一晶體管,所述第十晶體管的柵極和所述第七晶體管的第一極均連接所述上拉節(jié)點(diǎn);所述第十晶體管的第一極、所述第七晶體管的柵極、所述第八晶體管的柵極和所述第十一晶體管的柵極均連接所述下拉節(jié)點(diǎn);所述第十晶體管的第二極、所述第七晶體管的第二極、所述第八晶體管的第二極和所述第十一晶體管的第二極均連接所述第二電源;所述第八晶體管的第一極連接所述第九晶體管的第二極、所述第四晶體管的第二極和所述傳遞信號輸出端;所述第十一晶體管的第一極連接所述第三晶體管的第二極和所述移位寄存器的輸出端。
      [0026]優(yōu)選地,所述第一時(shí)鐘信號端輸出的第一時(shí)鐘信號和所述第二時(shí)鐘信號端輸出的第二時(shí)鐘信號相反。
      [0027]優(yōu)選地,所述觸發(fā)復(fù)位模塊包括觸發(fā)子模塊和復(fù)位子模塊,所述觸發(fā)子模塊和所述復(fù)位子模塊連接于所述上拉節(jié)點(diǎn),所述觸發(fā)子模塊連接第三電源,所述復(fù)位子模塊連接第四電源;
      [0028]所述觸發(fā)子模塊用于根據(jù)所述起始信號輸入端輸入的起始信號對所述上拉模塊進(jìn)行觸發(fā);
      [0029]所述復(fù)位子模塊用于根據(jù)所述復(fù)位信號輸入端輸入的復(fù)位信號對所述上拉模塊復(fù)位。
      [0030]優(yōu)選地,所述觸發(fā)子模塊包括第一晶體管,所述第一晶體管的柵極連接所述起始信號輸入端,所述第一晶體管的第一極連接所述第三電源,所述第一晶體管的第二極連接所述上拉節(jié)點(diǎn);
      [0031]所述復(fù)位子模塊包括第二晶體管,所述第二晶體管的柵極連接所述復(fù)位信號輸入端,所述第二晶體管的第一極連接所述上拉節(jié)點(diǎn),所述第二晶體管的第二極連接所述第四電源。
      [0032]本發(fā)明還提供一種柵極驅(qū)動(dòng)電路,包括:多級的移位寄存器,所述移位寄存器采用上述移位寄存器,本級所述移位寄存器的傳遞信號輸出端與上一級所述移位寄存器的復(fù)位信號輸入端和下一級所述移位寄存器的起始信號輸入端連接。
      [0033]本發(fā)明還提供一種顯示裝置,包括上述柵極驅(qū)動(dòng)電路。
      [0034]本發(fā)明還提供一種移位寄存器的驅(qū)動(dòng)方法,所述移位寄存器包括觸發(fā)復(fù)位模塊、上拉模塊、第一電容、去噪模塊和下拉模塊,所述驅(qū)動(dòng)方法包括:
      [0035]第一階段,所述觸發(fā)復(fù)位模塊根據(jù)起始信號輸入端輸入的起始信號對所述上拉模塊觸發(fā),所述上拉模塊對所述移位寄存器的輸出端輸出的信號上拉;
      當(dāng)前第1頁1 2 3 4 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
      1