移位寄存器單元及其驅(qū)動方法、柵極驅(qū)動電路和顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種移位寄存器單元及其驅(qū)動方法、柵極驅(qū)動電路和顯示裝置。
【背景技術(shù)】
[0002]隨著液晶顯示不斷的發(fā)展,高分辨率、窄邊框成為液晶顯示發(fā)展的趨勢,而柵極移位寄存器在顯示面板中的應(yīng)用,是實現(xiàn)窄邊框與高分辨率的重要方法之一。
[0003]TFT-LCD (Thin Film Transistor-Liquid Crystal Display 薄膜場效應(yīng)晶體管-液晶顯示器)的驅(qū)動器主要包括柵極驅(qū)動電路與數(shù)據(jù)驅(qū)動電路,而柵極驅(qū)動電路主要由多級移位寄存器單元以及連接各個移位寄存器單元的信號線組成,每一級移位寄存器單元均與一根柵線對接,通過移位寄存器單元的輸出驅(qū)動信號,逐行掃描驅(qū)動像素TFT。
[0004]現(xiàn)有技術(shù)中一種常見的移位寄存器單元中,輸出控制模塊的控制端所連接的節(jié)點(以下稱該節(jié)點為PU)為高電平時,輸出控制模塊會導通,從而能夠輸出一個移位高電平的驅(qū)動信號。為了避免輸出控制模塊在一幀內(nèi)多次輸出高電平,需要在輸出控制模塊輸出移位高電平的驅(qū)動信號之后將該節(jié)點PU進行一次復位,將該節(jié)點PU置為低電平。而為了防止與該節(jié)點HJ相連的各個模塊(比如輸入模塊)的漏電流導致節(jié)點HJ的電壓在一幀內(nèi)再次拉高,一般需要在進行一次復位之后對該節(jié)點PU繼續(xù)復位,為了進行這樣的復位,現(xiàn)有技術(shù)中一般設(shè)置加強復位模塊和加強復位模塊的控制模塊(以下稱為加強復位控制模塊)進行復位,該加強復位控制模塊在輸出控制模塊輸出高電平的移位脈沖時,將加強復位模塊關(guān)斷,避免影響輸出控制模塊的輸出,在一次復位之后導通,將加強復位模塊開啟,對節(jié)點PU進行加強復位。
[0005]現(xiàn)有技術(shù)中的加強復位控制模塊一般由多個晶體管組成,導致相應(yīng)的移位寄存器單元所占用的布局面積較大。
【發(fā)明內(nèi)容】
[0006]本發(fā)明的一個目的是降低移位寄存器單元所占用的布局面積。
[0007]第一方面,本發(fā)明提供了一種移位寄存器單元,包括:輸入模塊、輸出控制模塊、復位模塊、加強復位模塊以及儲能模塊;所述儲能模塊的第一端連接第一節(jié)點;
[0008]所述輸入模塊連接所述第一節(jié)點、第一輸入端和第二輸入端,適于在所述第二輸入端為所述輸入模塊對應(yīng)的有效電平時開啟,將輸入到所述第一輸入端的脈沖信號寫入第一節(jié)點,將所述第一節(jié)點置為第一電平;所述脈沖信號的電平為第一電平,同時向所述儲能模塊的第一端充電;所述脈沖信號的電平為第一電平;
[0009]所述輸出控制模塊連接所述第一節(jié)點、第三輸入端和驅(qū)動信號輸出端,適于在所述第一節(jié)點為第一電平時,根據(jù)輸入到所述第三輸入端的第一時鐘信號向所述驅(qū)動信號輸出端輸出驅(qū)動信號;
[0010]所述復位模塊連接所述第一節(jié)點、第四輸入端和第五輸入端,適于在所述第四輸入端輸入的復位信號的控制下,根據(jù)所述第五輸入端輸入的第二電平的電壓將所述第一節(jié)點置為第二電平;
[0011]所述加強復位模塊連接所述第一節(jié)點和第六輸入端,適于在所述第一節(jié)點為第二電平且所述輸入模塊關(guān)斷時,將所述第一節(jié)點的電平置為第六輸入端所輸入的電平。
[0012]進一步的,所述第五輸入端和所述第六輸入端為同一輸入端。
[0013]進一步的,所述儲能模塊的第二端連接所述輸出端;
[0014]所述移位寄存器單元還包括重置模塊,所述重置模塊連接所述輸出端、第七輸入端和第八輸入端,適于在所述第七輸入端輸入所述重置模塊對應(yīng)的有效電平且第八輸入端輸入第二電平時將所述輸出端的電平置為第二電平。
[0015]進一步的,所述第八輸入端與所述第五輸入端和/或所述第六輸入端為同一輸入端。
[0016]進一步的,所述第七輸入端與所述第四輸入端為同一輸入端,所述重置模塊對應(yīng)的有效電平與所述復位信號的電平均為第一電平。
[0017]進一步的,所述重置模塊包括第一晶體管,所述第一晶體管的柵極連接所述第七輸入端,源極連接所述輸出端,漏極連接第八輸入端,所述第一晶體管的導通電平為所述重置模塊對應(yīng)的有效電平。
[0018]進一步的,還包括加強重置模塊,所述加強重置模塊連接第一節(jié)點、第九輸入端和所述驅(qū)動信號輸出端,適于在所述第一節(jié)點為第二電平且所述第九輸入端輸入第二電平的電壓時將所述驅(qū)動信號輸出端的電平置為第二電平。
[0019]進一步的,所述第九輸入端與所述第五輸入端和/或所述第六輸入端為同一輸入端。
[0020]進一步的,所述加強重置模塊包括第二晶體管,所述第二晶體管的柵極連接所述第一節(jié)點,漏極連接所述驅(qū)動信號輸出端,源極連接所述第九輸入端,所述第二晶體管的導通電平為第二電平。
[0021]進一步的,所述輸入模塊包括第三晶體管;
[0022]所述第三晶體管的柵極連接所述第二輸入端,源極連接所述第一輸入端;或者所述第三晶體管的源極連接所述第二輸入端,柵極連接所述第一輸入端;
[0023]所述第三晶體管的漏極連接所述第一節(jié)點,導通電平為第一電平。
[0024]進一步的,所述加強復位模塊包括第四晶體管,所述第四晶體管的柵極和漏極連接所述第一節(jié)點,源極連接所述第六輸入端,且所述第四晶體管的溝道寬長比小于所述第三晶體管的溝道寬長比,所述第四晶體管的導通電平為第二電平。
[0025]進一步的,所述輸出控制模塊包括第五晶體管;所述第五晶體管的柵極連接所述第一節(jié)點,源極連接所述第三輸入端,漏極連接所述驅(qū)動信號輸出端,所述第五晶體管的導通電平為第一電平。
[0026]進一步的,所述復位模塊包括第六晶體管,所述第六晶體管的柵極連接所述第四輸入端,源極連接所述第一節(jié)點,漏極連接第五輸入端,所述第六晶體管的導通電平為第一電平。
[0027]進一步的,所述第一輸入端和所述第二輸入端為同一輸入端,所述輸入模塊對應(yīng)的有效電平為第一電平。
[0028]進一步的,所述儲能模塊為電容。
[0029]進一步的,所述第一電平為高電平,所述第二電平為低電平。
[0030]第二方面,本發(fā)明提供了一種驅(qū)動上述任一項移位寄存器單元的方法,包括:
[0031]在第一階段,在所述第二輸入端輸入所述輸入模塊對應(yīng)的有效電平使所述輸入模塊開啟,在所述第一輸入端輸入第一電平的脈沖信號使所述輸入模塊將第一節(jié)點置為第一電平并對所述儲能模塊的第一端充電;
[0032]在第二階段,所述第一節(jié)點為第一電平時,導通所述輸出控制模塊,在所述第三輸入端輸入第一時鐘信號,通過所述輸出控制模塊向驅(qū)動信號輸出端輸出驅(qū)動信號;
[0033]在第三階段,在所述第四輸入端輸入復位信號,并在所述第五輸入端輸入第二電平的電壓,控制所述復位模塊將所述第一節(jié)點置為第二電平,并在第六輸入端輸入第二電平的電壓,使所述第一節(jié)點進一步被置為第六輸入端輸入的電壓;
[0034]在第三階段以及第三階段之后,第一節(jié)點為第二電平,導通加強復位模塊,使所述加強復位模塊將所述第一節(jié)點進一步置為第六輸入端輸入的電壓。
[0035]第三方面,本發(fā)明提供了一種柵極驅(qū)動電路,包括多個級聯(lián)的移位寄存器單元,所述移位寄存器單元為上述任一項所述的移位寄存器單元。
[0036]第四方面,本發(fā)明提供了一種顯示裝置,包括上述所述的柵極驅(qū)動電路。
[0037]本發(fā)明提供的移位寄存器單元中,加強復位模塊與所述第一節(jié)點和第六輸入端相連,適于在所述第一節(jié)點為第二電平且所述輸入模塊關(guān)斷時將所述第一節(jié)點的電壓置為第六輸入端輸入的電壓。這樣在輸出控制模塊輸出驅(qū)動信號時,由于第一節(jié)點為第一電平,不會導致加強復位模塊的開啟,從而不會影響輸出控制模塊輸出驅(qū)動信號;在第一節(jié)點被復位模塊置為第二電平之后,加強復位模塊持續(xù)導通,通過在第六輸入端持續(xù)輸入第二電平的電壓,能夠避免第一節(jié)點的電荷積累,從而避免第一節(jié)點的再次變?yōu)榈谝浑娖?。這樣就能夠在不設(shè)置加強復位控制模塊的前提下,完成對第一節(jié)點的加強復位。與現(xiàn)有技術(shù)中需要設(shè)置加強復位控制模塊的移位寄存器單元相比,減少了布局面積,有益于顯示裝置的窄邊化。
【附圖說明】
[0038]圖1為現(xiàn)有技術(shù)中一種移位寄存器單元的電路示意圖;
[0039]圖2為對圖1中的移位寄存器單元驅(qū)動時關(guān)鍵信號和節(jié)點的電位變化圖;
[0040]圖3為本發(fā)明提供的一種移位寄存器單元的結(jié)構(gòu)示意圖;
[0041]圖4為本發(fā)明提供的另