專利名稱:具有獨(dú)立的讀取和寫入存取晶體管的柵極橫向晶閘管隨機(jī)存取存儲(chǔ)器(gltram)單元及具 ...的制作方法
技術(shù)領(lǐng)域:
本發(fā)明的實(shí)施方式大體涉及半導(dǎo)體存儲(chǔ)器器件。尤其是,本發(fā)明的實(shí)施方式涉及 柵極橫向晶閘管隨機(jī)存取存儲(chǔ)器(GLTRAM)單元(cell)結(jié)構(gòu)和實(shí)現(xiàn)這種GLTRAM存儲(chǔ)器單 元的存儲(chǔ)器器件,及其制造方法。
背景技術(shù):
集成電路存儲(chǔ)器包括靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)。許多SRAM單元結(jié)構(gòu)利用六晶 體管或八晶體管存儲(chǔ)器單元。與在SRAM單元的許多實(shí)現(xiàn)中使用的這種六晶體管和八晶體 管相關(guān)的大布局面積限制了高密度SRAM器件的設(shè)計(jì)??紤]到這些缺點(diǎn),已經(jīng)有構(gòu)筑具有簡(jiǎn)單布局和相對(duì)于傳統(tǒng)存儲(chǔ)器單元更小的布局 面積的、基于晶閘管的存儲(chǔ)器單元的嘗試。晶閘管是一種雙穩(wěn)定、三端子器件,其由四層結(jié) 構(gòu)構(gòu)成,所述四層結(jié)構(gòu)包括P型陽極區(qū)、N型基區(qū)、耦合于柵極的P型基區(qū)以及以PNPN配置 布置的N型陰極區(qū)。PN結(jié)形成于該P(yáng)型陽極區(qū)和該N型基區(qū)之間、該N型基區(qū)和該P(yáng)型基 區(qū)之間以及該P(yáng)型基區(qū)和該N型陰極區(qū)之間。向該P(yáng)型陽極區(qū)、該N型陰極區(qū)和該P(yáng)型基 區(qū)制造觸點(diǎn)。F. Nemati和J. D. Plummer披露過一種雙器件晶閘管SRAM(T-RAM)單元,其包括 存取晶體管和柵極輔助的、豎直PNPN晶閘管,其中所述豎直晶閘管工作在柵極增強(qiáng)開關(guān)模 式。參考F. Nemati和J. D. Plummer的,1999年加州斯坦福的斯坦福大學(xué)的集成系統(tǒng)中心的 "a Novel Thyristor-based SRAM Cell (T-RAM) for High-Speed,Low-Voltage,Giga-Scale Memories”。T-RAM單元的性能依賴于該豎直晶閘管的關(guān)斷(turn-off)特性。該關(guān)斷特性 依賴于該P(yáng)NPN晶閘管的P型基區(qū)中的累積電荷和載流子(carrier)遷移時(shí)間。通過反向 偏置該晶閘管以進(jìn)行寫入零(write-zero)操作和通過使用柵極電極以幫助該豎直晶閘管 的關(guān)斷開關(guān)以對(duì)累積的電荷放電,該豎直晶閘管的關(guān)斷特性從毫秒級(jí)進(jìn)步到納秒級(jí)。圖1是電路示意圖100,其描繪了傳統(tǒng)的晶閘管隨機(jī)存取存儲(chǔ)器(T-RAM)單元的陣 列,該陣列包含T-RAM單元110。如圖1中所示,T-RAM單元110由字線120、130、公共位線150、串聯(lián)于匪OS存取 晶體管170的薄電容耦合晶閘管(TCCT)器件160組成。該TCCT器件160提供一種有源 存儲(chǔ)元件,其包含晶閘管162和耦合于晶閘管162的柵極的電容器165。NMOS存取晶體管 170耦合于TCCT器件160的陰極節(jié)點(diǎn)146和公共位線150之間。TCCT器件160的陽極節(jié) 點(diǎn)148固定在正偏壓。TCCT器件160呈現(xiàn)出雙穩(wěn)定電流-電壓(I-V)特性。該雙穩(wěn)定電 流-電壓特性導(dǎo)致邏輯1(1)和邏輯0(0)數(shù)據(jù)狀態(tài)之間的很寬的讀取邊緣,因?yàn)閮蓚€(gè)狀態(tài) 之間的on/off電流比大于lxlO5。參看F. Nemati等人的著作。該雙穩(wěn)定電流-電壓特性 帶來良好的讀取電流,因?yàn)樵谶壿?(1)數(shù)據(jù)狀態(tài),TCCT器件160處于帶來更高電流的正向 二極管模式。為了在T-RAM單元110存儲(chǔ)邏輯1 (1),通過TCCT器件160和NMOS存取晶體 管170施加大于等待或保持電流的恒定電流。通過公共位線150收集來自該存儲(chǔ)器單元的 每一個(gè)的電流。在讀取操作過程中,公共位線150上的電壓水平必須被保持在某個(gè)水平上(例如,地或一半(Vdd))。如果電流從每一個(gè)連接的存儲(chǔ)器單元中流到公共位線150,則公 共位線150上的電壓水平將波動(dòng)。這可能致使該讀取操作受到干擾(也被稱為“讀取干擾” 問題),因?yàn)楣参痪€150上的電壓水平既被所選的單元改變又被來自未被選擇的單元的 泄露電流的量改變。圖2是電路示意圖200其描繪了傳統(tǒng)的薄電容耦合晶閘管(TCCT)-DRAM單元的陣 列,該陣列包括TCCT-DRAM單元210、270。與傳統(tǒng)DRAM單元(它們通常包括MOSFET器件和 電容器)相反,TCCT-DRAM單元210由單個(gè)TCCT器件260和三個(gè)控制線組成,該三個(gè)控制 線包括寫入使能線230、字線240和位線250。值得注意的是,TCCT-DRAM單元210不需要 存取晶體管。TCCT器件沈0由晶閘管262和柵極電容器265組成,晶閘管262包括連接到 位線250的陽極節(jié)點(diǎn)248和連接到字線240的陰極節(jié)點(diǎn)M6,柵極電容器265在晶閘管262 的P基區(qū)(未示)上方直接連接到柵極線,所述柵極線充當(dāng)寫入使能線230。TCCT-DRAM單 元210使用基本讀取/寫入操作工作,其包括等待模式、寫入邏輯1(1)操作、寫入邏輯0(0) 操作和讀取操作。在等待模式下,位線250和字線240兩者都處于Vdd,而存儲(chǔ)的數(shù)據(jù)由晶閘管的P 基區(qū)的充電狀態(tài)保持。TCCT DRAM中的字線240激活沿著寫入使能線230連接的TCCT單 元。在寫入邏輯1(1)操作過程中,施加在位線250上的電壓保持高電壓而寫入使能線230 被脈沖化(pulsed),同時(shí)字線240保持在地電壓水平,觸發(fā)TCCT器件沈0閉鎖。除了施 加在位線250上的電壓被保持在低電壓從而寫入使能線230的脈沖將TCCT器件260切換 到其阻斷狀態(tài)之外,寫入0(0)操作的偏置方案與寫入1(1)操作的相同。在讀取操作過程 中,字線240被保持低電壓而位線250的電壓或電流的變化被讀取到感測(cè)放大器(sense amplifier)中。在等待模式或“保持期”過程中(此過程發(fā)生在寫入0 (0)操作之后),由于從陽極 節(jié)點(diǎn)248流到陰極節(jié)點(diǎn)246的反向泄漏電流,該晶閘管的P基區(qū)(未示)被沖負(fù)電而該P(yáng) 基區(qū)的電勢(shì)逐漸增加。由于這個(gè)泄漏電流,在工作過程中TCCT-DRAM單元210必須被定期 刷新以重置TCCT-DRAM單元210的充電狀態(tài)。該刷新操作涉及從TCCT-DRAM單元210讀取 存儲(chǔ)的值,然后將存儲(chǔ)的值寫入回TCCT-DRAM單元210。相應(yīng)地,需要存儲(chǔ)器器件和存儲(chǔ)器單元結(jié)構(gòu),其具有很小的存儲(chǔ)器單元尺寸和很 快的工作速度,還需要用于制造這種存儲(chǔ)器器件和存儲(chǔ)器單元結(jié)構(gòu)的方法。如果這種存儲(chǔ) 器器件和存儲(chǔ)器單元結(jié)構(gòu)還能夠消除執(zhí)行周期性的刷新操作的需要的話,會(huì)很理想。如果 這種存儲(chǔ)器器件和存儲(chǔ)器單元結(jié)構(gòu)可以減少和/或消除比如讀取操作過程中可能發(fā)生的 讀取干擾等問題的話,也會(huì)很理想。
發(fā)明內(nèi)容
根據(jù)一個(gè)實(shí)施方式,提供一種存儲(chǔ)器器件,其包括寫入位線、讀取位線和至少一個(gè) 存儲(chǔ)器單元。該存儲(chǔ)器單元包括寫入存取晶體管、讀取存取晶體管(其耦合于該讀取位線 并耦合于該第一寫入存取晶體管)和柵極橫向晶閘管(GLT)器件(其耦合于該第一寫入存 取晶體管)。通過解耦(decoupling)該讀取和寫入位線,該存儲(chǔ)器單元阻止讀取操作過程 中的讀取干擾,這是其許多特征之一。
通過參考該具體實(shí)施方式
和權(quán)利要求書,同時(shí)結(jié)合以下附圖,可以得出對(duì)本發(fā)明 的更完整的理解,在附圖中圖1是一個(gè)電路示意圖,其描繪了傳統(tǒng)晶閘管隨機(jī)存取存儲(chǔ)器(T-RAM)單元的陣列;圖2是一個(gè)電路示意圖,其描繪了傳統(tǒng)的薄電容耦合晶閘管(TCCT)-DRAM單元的 陣列;圖3是一種可以與本發(fā)明的實(shí)施方式一起使用的存儲(chǔ)器系統(tǒng)的方框圖;圖4是一個(gè)電路示意圖,其描繪了依照本發(fā)明的一個(gè)實(shí)施方式的存儲(chǔ)器單元;圖5、7、8、10-11、13_14和16-21以剖面圖的形式描繪了圖4的存儲(chǔ)器單元,以及 依照本發(fā)明的各實(shí)施方式用于制造它的方法步驟;圖6、9、12、15、和22以俯視平面圖的形式描繪了圖4的存儲(chǔ)器單元,以及依照本發(fā) 明的各實(shí)施方式的制造它的方法步驟;圖23是一個(gè)時(shí)序圖,其描繪了依照本發(fā)明的一個(gè)實(shí)施方式,在圖4的存儲(chǔ)器單元 的工作過程中施加到控制線的電壓;圖M是一個(gè)電路示意圖,其描繪了依照本發(fā)明的另一個(gè)實(shí)施方式的存儲(chǔ)器單元;圖5、7、8、10-11、13-14和16-21以剖面圖的形式描繪了圖24的存儲(chǔ)器單元,以及 依照本發(fā)明的各實(shí)施方式用于制造它的方法步驟;圖6、9、10、12、和25以俯視平面圖的形式描繪了圖對(duì)的存儲(chǔ)器單元和依照本發(fā)明 的各實(shí)施方式的制造它的方法步驟;以及圖沈是一個(gè)時(shí)序圖,其描繪了依照本發(fā)明的一個(gè)實(shí)施方式,在圖M的存儲(chǔ)器單元 的工作過程中施加到控制線的電壓。
具體實(shí)施例方式以下具體實(shí)施方式
僅僅是示例性質(zhì)的,不是想要限制本發(fā)明及本發(fā)明的應(yīng)用和使 用。本文使用的單詞“示例性”意思是“作為示例、實(shí)例或說明”。本文中被描述為“示例性” 的實(shí)施方式不必然被解釋為相對(duì)于其它實(shí)施方式是優(yōu)選的或更好的。下面描述的所有實(shí)現(xiàn) 僅僅是示例性實(shí)現(xiàn),是為了使本領(lǐng)域的技術(shù)人員能夠制造或使用本發(fā)明而提供的,而不是 為了限制本發(fā)明的范圍,本發(fā)明的范圍由權(quán)利要求限定。而且,不想要被在前面的技術(shù)領(lǐng) 域、背景技術(shù)、發(fā)明摘要或下面的具體實(shí)施方式
中介紹的任何明示或暗示的理論束縛。為了簡(jiǎn)明,在本文中不對(duì)與晶體管的設(shè)計(jì)和制造、存儲(chǔ)器器件的控制、存儲(chǔ)器單元 編程、存儲(chǔ)器單元擦除和該器件和系統(tǒng)(以及該器件和系統(tǒng)的各獨(dú)立運(yùn)行的部件)的其它 功能方面有關(guān)的常規(guī)方法進(jìn)行詳細(xì)描述。而且,在本文各圖中顯示的連接線是為了代表示 例性的功能關(guān)系和/或各元件之間的物理耦合。應(yīng)當(dāng)注意,在本發(fā)明的實(shí)施方式中可能存 在替代的或附加的功能關(guān)系或物理連接。以下描述將元件或節(jié)點(diǎn)或特征稱為“連接”或“耦合”在一起。在本文中,除非另 外特別說明,“連接”的意思是一個(gè)元件、節(jié)點(diǎn)或特征被直接聯(lián)接到另一個(gè)元件、節(jié)點(diǎn)或特征 (或直接與其通訊)。同樣地,除非另外特別說明,“耦合”的意思是一個(gè)元件、節(jié)點(diǎn)或特征被 直接或間接聯(lián)接到另一個(gè)元件,節(jié)點(diǎn)或特征(或直接或間接與其通訊)。在說明書和權(quán)利要求書中,數(shù)字序號(hào)(如果有的話),比如術(shù)語“第一”、“第二”、 “第三”、“第四”,可被用于在類似的元件間進(jìn)行區(qū)分,不必然用于描述特定的相繼或時(shí)間順 序。應(yīng)當(dāng)理解,這樣使用的這些術(shù)語是可以互換的。在適當(dāng)情況下,本文描述的本發(fā)明的實(shí) 施方式能夠以除了本文描繪的或以其它方式描述的以外的其它順序制造或操作。而且,術(shù)語“包含”、“包括”、“具有”及其任何變形,是想要涵蓋非排除性內(nèi)涵,從而 包含一個(gè)元件列表的過程、方法、物品或裝置不必然受限于那些元件,而是可包括沒有在這種過程、方法、物品或裝置中特別列出或隱含的其它元件。圖3是能與本發(fā)明的實(shí)施方式一起使用的存儲(chǔ)器系統(tǒng)340的方框圖。存儲(chǔ)器系統(tǒng) 340是一個(gè)示例性實(shí)施方式的簡(jiǎn)化表示,而實(shí)際的系統(tǒng)340還可包括圖3中未示的傳統(tǒng)的元 件、邏輯、部件和功能。存儲(chǔ)器系統(tǒng)340可以執(zhí)行包括相對(duì)于存儲(chǔ)器陣列342寫入1 (1)、讀 取1(1)、寫入0(1)和讀取0(0)的操作。存儲(chǔ)器系統(tǒng)340包括存儲(chǔ)器陣列342、行和列譯碼器344、348和感測(cè)放大器線路 346,該存儲(chǔ)器陣列342包含多個(gè)存儲(chǔ)器單元,這些單元的字線和位線通常分別排列成行和 列。指明每個(gè)存儲(chǔ)器單元的行地址和列地址。對(duì)于特定的存儲(chǔ)器單元,通過允許或阻止特 定位線上載有的信號(hào)(代表邏輯“0”或邏輯“1”)被寫入存儲(chǔ)器元件或從該存儲(chǔ)器元件中 讀取,特定的字線控制對(duì)該存儲(chǔ)器單元的該特定存儲(chǔ)器元件的存取。因此,每個(gè)存儲(chǔ)器單元 100可以存儲(chǔ)一個(gè)字節(jié)的數(shù)據(jù),比如邏輯“0”或邏輯“ 1 ”。存儲(chǔ)器陣列342的位線可連接于感測(cè)放大器電路346,而其字線可連接于行譯碼 器344。地址和控制信號(hào)從地址/控制線361輸入到存儲(chǔ)器系統(tǒng)340中。該地址/控制線 361連接于譯碼器348、感測(cè)放大器電路346和行譯碼器344。地址/控制線361被用于獲 得對(duì)存儲(chǔ)器陣列342的讀取和寫入存取及其它。列譯碼器348經(jīng)由列選擇線362上的控制和列選擇信號(hào)連接于感測(cè)放大器電路 346。感測(cè)放大器線路346通過輸入/輸出(I/O)數(shù)據(jù)線363接收目的地為存儲(chǔ)器陣列342 的輸入數(shù)據(jù)并輸出從存儲(chǔ)器陣列342讀取的數(shù)據(jù)。通過激活字線(經(jīng)由行譯碼器344),從 存儲(chǔ)器陣列342的單元讀取數(shù)據(jù),該字線將對(duì)應(yīng)于該字線的所有的存儲(chǔ)器單元耦合到相應(yīng) 的位線360,位線360限定了該陣列的列。還激活一個(gè)或更多個(gè)位線。當(dāng)特定字線和位線被 激活從而選擇一個(gè)或更多個(gè)位(bit)時(shí),連接于位線的感測(cè)放大器線路346通過檢測(cè)激活 的位線和參考線之間的電勢(shì)差而檢測(cè)并放大所選的位中的數(shù)據(jù)。圖4是一個(gè)電路示意圖,其描繪了按照本發(fā)明的一個(gè)實(shí)施方式的存儲(chǔ)器單元410。 盡管圖4中描繪了單個(gè)存儲(chǔ)器單元410,本領(lǐng)域的技術(shù)人員會(huì)意識(shí)到,在實(shí)際實(shí)現(xiàn)中,存儲(chǔ) 器單元410很可能是在集成電路中互連的大量的存儲(chǔ)單元中的一個(gè)。本領(lǐng)域的技術(shù)人員將 能理解,存儲(chǔ)器單元410很可能被實(shí)現(xiàn)在包括數(shù)千或更多個(gè)這種存儲(chǔ)器單元的存儲(chǔ)單元陣 列中。在一個(gè)實(shí)施方式中,存儲(chǔ)器單元410可以被實(shí)現(xiàn)為圖3中描繪的存儲(chǔ)器系統(tǒng)340的 存儲(chǔ)器陣列342內(nèi)的存儲(chǔ)器單元之一。存儲(chǔ)器單元410包含柵極橫向晶閘管(GLT)器件460、寫入存取晶體管470、讀存 取晶體管480和感測(cè)晶體管490。多個(gè)控制線被用于操作存儲(chǔ)器單元410,包括字線420、寫 入使能線430、電源線432、寫入位線452和讀取位線454。在一個(gè)實(shí)現(xiàn)中,字線420包含多 晶硅,寫入使能線430和電源線432每個(gè)包含第一金屬層,而寫入位線452和讀取位線妨4 每個(gè)包含第二金屬層。在一個(gè)實(shí)現(xiàn)中,晶體管470、480、490中的每一個(gè)都是MOSFET并因此包括源極、漏 極和柵極。盡管術(shù)語“M0SFET”適當(dāng)?shù)刂傅氖蔷哂薪饘贃艠O和氧化物柵絕緣體的器件,在全 文中用該術(shù)語表示任何半導(dǎo)體器件,所述半導(dǎo)體器件包括位于柵絕緣體(無論是氧化物還 是其它絕緣體)上方的導(dǎo)電柵極(無論是金屬的還是其它導(dǎo)電材料的),該柵絕緣體隨后又 位于半導(dǎo)體襯底(無論是硅的還是其它半導(dǎo)體材料的)上方。根據(jù)具體實(shí)現(xiàn),該MOSFET晶 體管可以是NM0SFET或PM0SFET。在圖4中,寫入存取晶體管470包括源極472、漏極474和耦合于字線420的柵極475。讀取存取晶體管480包括源極482、漏極484和柵極485。感 測(cè)晶體管490包括源極492、漏極494和柵極495。柵極橫向晶閘管(GLT)器件由圖4中的符號(hào)460表示。應(yīng)當(dāng)理解,GLT器件460包 含晶閘管462(表示為兩個(gè)串聯(lián)的二極管)和連接于晶閘管462的金屬氧化物硅(M0Q電容 器,例如如圖20中所示。通常,該晶閘管是雙穩(wěn)定的、三端子器件,其包含柵極465、陰極區(qū) 464、陽極區(qū)466和位于陽極區(qū)466和陰極區(qū)464之間的一對(duì)基區(qū)(未示)。向陽極區(qū)466 制造觸點(diǎn)(contact)以形成陽極端子,向陰極區(qū)464制造觸點(diǎn)以形成陰極端子,以及向柵極 465制造觸點(diǎn)以形成柵極端子。PN或NP結(jié)形成在陽極區(qū)466和一個(gè)基區(qū)之間,在該一對(duì)基 區(qū)之間,以及另一個(gè)基區(qū)和陰極區(qū)464之間。在GLT器件460中,該MOS電容器(未示)連 接于晶閘管462的一個(gè)基區(qū)。在存儲(chǔ)器單元410的一個(gè)示例性實(shí)施方式中(下面會(huì)參考圖5-20對(duì)其進(jìn)行描 述),晶體管470、480、490是NM0SFET,而GLT器件460包含耦合于MOS電容器的PNPN晶 閘管462。如圖20中所示,該P(yáng)NPN晶閘管462包括柵極465 (其充當(dāng)該MOS電容器的一個(gè) 板)、排列成PNPN結(jié)構(gòu)的P型陽極區(qū)466、N型基區(qū)468、P型基區(qū)463和N型陰極區(qū)464,其 中N型和P型基區(qū)468、463橫向配置于該P(yáng)型陽極區(qū)466和N型陰極區(qū)464之間。如上, 向P型陽極區(qū)466、N型陰極區(qū)464和柵極465制造觸點(diǎn)。P型陽極區(qū)466和N型基區(qū)468 之間形成一個(gè)PN結(jié),N型基區(qū)468和P型基區(qū)463之間形成另一個(gè)PN結(jié),而P型基區(qū)463 和N型陰極區(qū)464之間形成又一個(gè)PN結(jié)。GLT器件460的MOS電容器包括柵極465、該P(yáng) 型基區(qū)和位于柵極465和該P(yáng)型基區(qū)之間的柵絕緣體層。該柵絕緣體層充當(dāng)該電容器的電 介質(zhì)。該N型基區(qū)和該P(yáng)型基區(qū)彼此相鄰。該MOS電容器連接于該晶閘管的該P(yáng)型基區(qū)。 在一個(gè)替代的示例性實(shí)施方式中,晶體管470、480、490是PM0SFET,而GLT器件460包含耦 合于MOS電容器的晶閘管,其中該晶閘管排列為NPNP結(jié)構(gòu),且該MOS電容器連接于N型基 區(qū)。圖4描繪了各節(jié)點(diǎn)441、442、443、444、445、446、448、449以幫助描繪構(gòu)成存儲(chǔ)器單 元410的不同的器件460、470、480、490和各控制線420、430、432、452、妨4之間的電氣和/ 或物理耦合。各節(jié)點(diǎn)不必然暗示構(gòu)成存儲(chǔ)器單元410的不同的器件460、470、480、490和控 制線420、430、432、452、妨4彼此直接連接,而在一些實(shí)施方式中,附加的居間器件(沒有描 繪)可以存在于特定器件和給定節(jié)點(diǎn)之間。GLT器件460的陰極節(jié)點(diǎn)464在節(jié)點(diǎn)444耦合于寫入存取晶體管470的漏極474 和讀取存取晶體管480的柵極495。GLT器件460的柵極465在節(jié)點(diǎn)446耦合于寫入使能 線430,而GLT器件460的陽極節(jié)點(diǎn)466在節(jié)點(diǎn)448耦合于電源線432。感測(cè)晶體管490在節(jié)點(diǎn)449耦合于電源線432,并在節(jié)點(diǎn)444耦合于寫入存取晶 體管470的漏極474和GLT器件460的陰極節(jié)點(diǎn)464。感測(cè)晶體管490的源極492在節(jié)點(diǎn) 445耦合于讀取存取晶體管480的漏極484。感測(cè)晶體管490感測(cè)節(jié)點(diǎn)444的電壓。例如, 如果GLT器件460存儲(chǔ)邏輯1 (1),節(jié)點(diǎn)444處的電壓水平將是“高”的(例如,大于0. 5伏) 并足夠大到開啟感測(cè)晶體管490,且感測(cè)晶體管490引起讀取位線妨4上的電壓變化。如果 GLT器件460存儲(chǔ)邏輯0 (0),節(jié)點(diǎn)444處的電壓水平將是大約0. 0伏且感測(cè)晶體管490不 引起讀取位線妨4上的電壓變化,因?yàn)楦袦y(cè)晶體管490將保持關(guān)閉。在圖4的示意圖中,寫入存取晶體管470和讀取存取晶體管480被描繪為耦合于字線420,且讀取存取晶體管480的柵極485被描繪為在節(jié)點(diǎn)443耦合于寫入存取晶體管 470的柵極475。即使柵極475、485被描繪為在節(jié)點(diǎn)443耦合,本領(lǐng)域的技術(shù)人員將會(huì)意識(shí) 到,柵極475、485事實(shí)上是字線420的部分并由共同的導(dǎo)電材料(比如多晶硅)層形成。在圖4描繪的實(shí)施方式中,寫入晶體管470的源極472在節(jié)點(diǎn)441耦合于寫入位 線452,讀取存取晶體管480的源極482在節(jié)點(diǎn)442耦合于讀取位線454,而感測(cè)晶體管490 的漏極494在節(jié)點(diǎn)449耦合于電源線432。通過只當(dāng)寫入位線452不在等待模式中時(shí)開關(guān), 寫入存取晶體管470經(jīng)由寫入位線452控制寫入操作過程中的寫入存取。該等待模式指的 是讀取和寫入操作之間中的保持狀態(tài),在該過程中字線420位于保持電壓。讀取存取晶體 管480經(jīng)由讀取位線妨4控制讀取操作過程中的讀取存取。通過提供獨(dú)立的寫入和讀取位 線452、妨4和獨(dú)立的寫入存取晶體管470和獨(dú)立的讀取存取晶體管480,讀取和寫入操作彼 此被完全隔離,因?yàn)樽x取和寫入路徑彼此被解耦,從而消除了上面提到的讀取干擾問題。下 面參考圖23更詳細(xì)地描述存儲(chǔ)器單元410的操作,然后描述用于制造存儲(chǔ)器單元410的方 法步驟。圖5-22描繪了依照各種本發(fā)明的實(shí)施方式的存儲(chǔ)器單元410和用于制造它的方 法步驟。尤其是,圖6、9、12、15、22描繪了存儲(chǔ)器單元410的俯視平面圖和用于制造它的方 法步驟,而圖5、7、8、10-11、13-14和16-21描繪存儲(chǔ)器單元410的剖面視圖和用于制造它 的方法步驟。在圖6、9、12、15、22中描繪的平面圖包括上下剖面線。圖7、11、13、16、18和 20描繪了跨越該上剖面線的存儲(chǔ)器單元410的剖面視圖而圖8、10、14、17、19和21描繪了 跨越該下剖面線的存儲(chǔ)器單元410的剖面視圖。在如下所述的說明性實(shí)施方式中,示例性存儲(chǔ)器單元410包含三個(gè)N溝道 MOS (NMOS)晶體管470、480、490和GLT器件460 (其包含耦合于MOS電容器的PNPN晶閘 管)。然而,如同下面解釋的,類似的方法步驟可用于制造包含三個(gè)P溝道MOS(PMC)Q晶體 管和包含耦合于MOS電容器的NPNP晶閘管的GLT器件的另一存儲(chǔ)器單元。制造存儲(chǔ)器單元的各步驟中,MOS晶體管和晶閘管為大家所熟知,因此,為了簡(jiǎn)明, 許多傳統(tǒng)的步驟在本文中將只被簡(jiǎn)要提及或者被完全省略,而不提供大家熟知的工藝細(xì) 節(jié)。如同上面提到的,本文中使用的術(shù)語“MOS晶體管”應(yīng)被以非限制的方式解釋并且指的 是任何的半導(dǎo)體器件,該半導(dǎo)體器件包括置于柵絕緣體上方的導(dǎo)電柵極,而該柵絕緣體接 著又置于半導(dǎo)體襯底上方。存儲(chǔ)器單元410的制造的開始的幾個(gè)步驟是常規(guī)的,因此該開始的步驟沒有被顯 示和詳細(xì)描述。該制造開始于提供在其中或其上制造存儲(chǔ)器單元410的半導(dǎo)體結(jié)構(gòu)或襯底 401。半導(dǎo)體襯底401可以是塊狀半導(dǎo)體材料或絕緣體上的半導(dǎo)體(SOI)襯底。按照在圖 5中描繪的本發(fā)明的一個(gè)實(shí)施方式,半導(dǎo)體襯底401被描繪為(SOI)結(jié)構(gòu)401,其包含位于 掩埋氧化物絕緣層404上或上方的至少一個(gè)半導(dǎo)體材料薄層406,該掩埋氧化物絕緣層404 接著又由載體晶圓或襯底402支撐,從而該掩埋氧化物絕緣層404位于該載體晶圓402和 該半導(dǎo)體層406之間。本領(lǐng)域的技術(shù)人員將能理解,半導(dǎo)體層406可以是硅層、鍺層、砷化 鎵層或其它的半導(dǎo)體材料。在一個(gè)實(shí)施方式中,半導(dǎo)體層406包含在該掩埋氧化物絕緣層 404上的硅薄單晶層。該硅薄單晶層可以是具有(100)表面晶向(crystal orientation) 的硅襯底。該薄硅層優(yōu)選地具有至少約1-35歐姆每平方的電阻率。本文使用的術(shù)語“硅 層”將用于涵蓋半導(dǎo)體工業(yè)中經(jīng)常使用的相對(duì)純凈的硅材料或輕微雜質(zhì)摻雜的單晶硅材料以及混有少量其它元素比如鍺、碳等,以及雜質(zhì)摻雜物元素比如硼、磷和砷的娃,以形成基 本上單晶的半導(dǎo)體材料。在一個(gè)實(shí)施方式中,該掩埋氧化物絕緣層404可以是例如二氧化 硅層,其優(yōu)選地具有約40-200納米的厚度。半導(dǎo)體層406可以是雜質(zhì)摻雜的,具有N型導(dǎo)電率確定雜質(zhì)或P型導(dǎo)電率確定雜 質(zhì),取決于待形成的GLT器件460和MOS晶體管470、480、490的導(dǎo)電率類型。在NMOS實(shí) 施方式中,半導(dǎo)體層406摻雜有P型導(dǎo)電率確定雜質(zhì)以在該半導(dǎo)體層406中形成P阱區(qū)域 463、471、486、493。例如,可以通過摻雜離子(比如硼)的注入和后續(xù)的熱退火進(jìn)行雜質(zhì)摻 雜。替代地,在PMOS實(shí)施方式中,半導(dǎo)體層406可以摻雜有N型導(dǎo)電率確定雜質(zhì)以在半導(dǎo) 體層406中形成N阱區(qū)域(未示)。例如,可以通過摻雜離子(比如磷和砷)的注入和后續(xù) 的熱退火進(jìn)行雜質(zhì)摻雜。一旦形成P阱區(qū)域463、471、486、493,溝槽可以被蝕刻入半導(dǎo)體層406以在相鄰的 存儲(chǔ)單元之間形成介質(zhì)隔離區(qū)域(未示)。例如,該存儲(chǔ)器單元410可以通過介質(zhì)隔離區(qū)域 (未示)(優(yōu)選地,淺溝槽隔離(STI)區(qū)域)從其它的存儲(chǔ)單元(未示)電氣隔離。大家熟 知,有許多工藝可用于形成該STI,因此在本文中不必詳細(xì)描述這些工藝。通常,STI包括被 蝕刻入半導(dǎo)體層406表面的淺的溝槽,隨后用絕緣材料填充該溝槽。在用絕緣材料(比如 氧化物)填充該溝槽后,通常平坦化其表面,例如,通過化學(xué)機(jī)械拋光(CMP)。如圖6-8中所示,在半導(dǎo)體層406上方形成柵絕緣材料層408并分別覆蓋柵絕緣 材料408和雜質(zhì)摻雜的P阱區(qū)域463、471、486、493形成柵極465、475、485、495。柵絕緣材 料層408可以是熱生長(zhǎng)的二氧化硅層,或替代地,沉積絕緣體比如氧化硅、氮化硅,或相對(duì) 于二氧化硅具有高介電常數(shù)(K)的高介電常數(shù)(K)絕緣體材料。“高K介電”材料的示例包 括鉿和硅酸鋯及其氧化物,包括而不限于,二氧化鉿(HfO2)、硅酸鉿(HfSiO)等等。沉積的 隔離物可以是例如通過化學(xué)氣相沉積(CVD)、低壓化學(xué)氣相沉積(LPCVD)、等離子體增強(qiáng)化 學(xué)氣相沉積(PECVD)或原子層沉積(ALD)沉積的。柵絕緣體層408優(yōu)選地具有約I-IOnm 的厚度,然而可以根據(jù)實(shí)現(xiàn)的具體電路確定實(shí)際的厚度。柵極465、475、485、495優(yōu)選地是通過覆蓋該柵絕緣材料層408沉積柵形成材料層 (未示),然后圖案化(pattern)并蝕刻該柵形成材料層(以及下面的柵絕緣材料層408)以 形成覆蓋柵絕緣材料408的剩余部分的帶(strip)420、421、422而形成的,如圖6中所示。 該柵形成材料層和因此產(chǎn)生的柵極465、475、485、495,可以由一層多晶硅或其它導(dǎo)電材料 (比如金屬)形成。在一個(gè)實(shí)施方式中,該柵形成材料層包含非摻雜多晶硅層,其厚度為約 100-300nm。該多晶硅可以是通過例如在CVD反應(yīng)(比如低壓化學(xué)氣相沉積(LPCVD))中還 原硅烷(SiH4)而沉積的。在圖案化和蝕刻該層?xùn)判纬刹牧虾驮搶訓(xùn)沤^緣材料408之后,柵極465、475、485、 495已經(jīng)形成,其覆蓋柵絕緣材料408的剩余部分。如圖9-11中所示,柵絕緣材料408中的 開口暴露毗鄰柵極465、475、485、495的P阱區(qū)域463、471、486、493,而且形成覆蓋P阱區(qū) 域463的一部分的掩模層498。P阱區(qū)域463、471、486、493的暴露部分的至少表面部分可 以用N型導(dǎo)電率確定雜質(zhì)進(jìn)行雜質(zhì)摻雜以在毗鄰柵極465、475、485、495的半導(dǎo)體層406中 形成輕微摻雜的延伸區(qū)域456。例如,可以通過摻雜物離子(比如砷)的注入和后續(xù)的熱退 火進(jìn)行雜質(zhì)摻雜如圖12-14中所示,然后形成側(cè)壁墊片469和絕緣墊片塊467。在一個(gè)實(shí)施方式中,絕緣材料的鋪蓋層(未示)比如氧化硅和/或氮化硅的介電層,覆蓋柵極465、475、485、 495和半導(dǎo)體層406的暴露部分(包括輕微摻雜的延伸區(qū)域456)保形沉積。然后在該絕 緣材料的鋪蓋層上方施加感光材料(比如光刻膠)層,并將其圖案化以留下剩余部分496 并暴露該鋪蓋絕緣層的其它部分。然后用蝕刻劑各向異性蝕刻(例如,通過活性離子蝕刻 (RIE))該鋪蓋絕緣層的暴露部分(也就是說,沒有被剩余的感光材料496覆蓋的那些)以 在柵極465、475、485、495的側(cè)壁412、413、414、416、417、418、419上形成側(cè)壁墊片469并在 柵極465的側(cè)壁415上形成絕緣墊片塊467。氧化硅和氮化硅可以被例如CHF3、CF4或SF6 化學(xué)物質(zhì)蝕刻。絕緣墊片塊467覆蓋半導(dǎo)體層406的一部分、柵極465的一部分和柵極465 的側(cè)壁415。然后除去感光材料496的剩余部分。如圖15-17中所示,然后施加并圖案化另一層掩模材料(其可以是例如一層光刻 膠)以提供離子注入掩模499。離子注入掩模499覆蓋半導(dǎo)體層406中對(duì)應(yīng)于N型基區(qū)/ 陽極區(qū)468、466的最終位置的區(qū)域,并暴露半導(dǎo)體層406中對(duì)應(yīng)于源區(qū)472、共漏極/陰極 區(qū)474、464、源區(qū)482、共漏極/源區(qū)484、492和漏區(qū)494的最終位置的區(qū)域。源區(qū)472、漏 極/陰極區(qū)474、464、源區(qū)482、共漏極/源區(qū)484、492和漏區(qū)494是大約零度角注入的,如 箭頭497所示。在此示例性實(shí)施方式中,注入N型導(dǎo)電率確定離子,比如磷或砷。然后除去 該層掩模材料499。如圖15、18和19中所示,然后可以在柵極465、475、485、495上方施加一層掩模材 料501 (例如,一層光刻膠),并將其圖案化以提供離子注入掩模,該離子注入掩模暴露半導(dǎo) 體層406中對(duì)應(yīng)于N基區(qū)468和陽極區(qū)466的最終位置的區(qū)域。該N基區(qū)468是相對(duì)于垂 直于半導(dǎo)體層406的上表面的直線504成一定角度注入的,如箭頭503所示,以形成N基區(qū) 468,該N基區(qū)468在絕緣墊片塊467下方延伸。該N基區(qū)468優(yōu)選地是相對(duì)于垂直于半導(dǎo) 體層406的上表面的直線504的角度大于零(0)度并小于或等于四十五G5)度的某一角 度注入的。在此示例性實(shí)施方式中,注入N型導(dǎo)電率確定離子,比如磷或砷。接下來,如圖 15,20和21中所示,使用高能離子束用P型導(dǎo)電率確定離子(比如硼)在大約零度(入箭 頭505所示)注入陽極區(qū)466以形成GLT器件420的P型陽極區(qū)466。在替代實(shí)施方式中, 注入N型導(dǎo)電率確定離子,比如磷或砷。P型陽極區(qū)466的形成將N型基區(qū)/陽極區(qū)468、 466分裂為兩個(gè)部分GLT器件420的N型基區(qū)468和P型陽極區(qū)466。N型基區(qū)468位于 P阱區(qū)域463和P型陽極區(qū)466之間。然后除去掩模材料層501,并通過將存儲(chǔ)器單元410暴露于可控周期的高溫而使 形成的存儲(chǔ)器單元410結(jié)構(gòu)經(jīng)受迅速熱退火(RTA)工藝。該RTA步驟電激活了 N型源區(qū) 472、N型漏極/陰極區(qū)474、464、N型基區(qū)468、P型陽極區(qū)466、N型源區(qū)482、N型共漏極 /源區(qū)484、492和N型漏區(qū)494中的離子并導(dǎo)致注入到這些區(qū)域中的摻雜離子向外橫向擴(kuò) 散(未示)。另外,盡管未顯示,然后可以在柵極465、475、485、495、N型源區(qū)472、N型漏極 /陰極區(qū)474、464、N型基區(qū)468、P型陽極區(qū)466、N型源區(qū)482、N型共漏極/源區(qū)484、492 和N型漏區(qū)494的暴露區(qū)域的表面上形成硅化物區(qū)域(未示)。該硅化物區(qū)域提供了到這 些區(qū)域的電耦合觸點(diǎn)。另外,N型漏極/陰極區(qū)474、464可以經(jīng)由硅化物區(qū)域444被電氣 耦合于柵極495,如圖22中所示。如圖22中所示,存儲(chǔ)器單元410可以通過熟知的步驟(未示)完成,比如沉積介 電材料層,穿過該介電材料蝕刻開口,以及形成延伸穿過該開口的敷金屬(metallization)
12以電氣接觸各器件。例如,可以覆蓋柵極465、475、485、495和半導(dǎo)體層406的暴露部分(包 括N型源區(qū)472、N型漏極/陰極區(qū)474、464、P型陽極區(qū)466、N型源區(qū)482、N型共漏極/ 源區(qū)484、492和N型漏區(qū)494)沉積絕緣材料,并蝕刻該絕緣材料以形成貫穿該絕緣材料到 達(dá)N型源區(qū)472、P型陽極區(qū)466、N型源區(qū)482和N型漏區(qū)494的觸孔或開口。然后互連 金屬或其它的導(dǎo)電材料制成的導(dǎo)電層(未示)可被沉積在該觸孔中并被圖案化以留下剩余 部分,該剩余部分包含到達(dá)形成在N型源區(qū)472、N型陽極區(qū)466、N型源區(qū)482和N型漏區(qū) 494的硅化物區(qū)域(未示)的互連敷金屬。然后可以形成貫穿另一層絕緣材料到達(dá)該互連 敷金屬的通孔(via)以提供到互連敷金屬的電氣通道。然后可以覆蓋至少該通孔沉積金 屬-1層并將其圖案化以形成寫入使能線430和電源線432,寫入使能線430電氣接觸GLT 器件460的柵極465和N型基區(qū)468,而電源線432電氣接觸GLT器件460的P型陽極區(qū) 466的硅化物區(qū)域和形成在感測(cè)晶體管490的N型漏區(qū)494上的硅化物區(qū)域。然后可以覆 蓋該寫入使能線430和電源線432形成另一層絕緣材料(未示),可以形成貫穿該絕緣材料 的通孔451、455,然后可以覆蓋至少通孔451、455沉積金屬_2層并將其圖案化以形成寫入 位線452(其電氣接觸通孔451)和讀取位線454(其電氣接觸通孔455)。因此,如圖4和22中所示,存儲(chǔ)器單元410包含GLT器件460、NM0S寫入存取晶體 管470、NMOS讀取存取晶體管480和感測(cè)晶體管490。NMOS寫入存取晶體管470是毗鄰半 導(dǎo)體層406上的NMOS讀取存取晶體管480和GLT器件460制造的,而感測(cè)晶體管490是毗 鄰半導(dǎo)體層406上的NMOS讀取存取晶體管480和GLT器件460制造的GLT器件420包含耦合于MOS電容器463、408、465的橫向NPNP晶閘管。該橫向 NPNP晶閘管包含交替的N型和P型材料,其包括P型陽極區(qū)466、N型基區(qū)468、P型基區(qū) 463和N型陰極區(qū)464,其中基區(qū)463、468是橫向配置于P型陽極區(qū)466和N型陰極區(qū)464 之間。PN結(jié)(J1)形成于P型陽極區(qū)466和N型基區(qū)468之間,另一 PN結(jié)(J2)形成于N型 基區(qū)468和P型基區(qū)463之間,又一 PN結(jié)(J3)形成于P型基區(qū)463和N型陰極區(qū)464之 間。GLT器件460的MOS電容器463、408、465包括柵極465、P型基區(qū)463,和位于柵極465 和P型基區(qū)463之間的柵絕緣體層408。柵絕緣體層408充當(dāng)該電容器的電介質(zhì)。N型基 區(qū)468和P型基區(qū)463彼此毗鄰。當(dāng)P型陽極區(qū)466相對(duì)于N型陰極區(qū)464處于正電勢(shì)時(shí) (沒有對(duì)柵極465上施加電壓),那么PN結(jié)(J1)和PN結(jié)(J3)正向偏置而PN結(jié)(J2)反向偏 置。當(dāng)PN結(jié)(J2)反向偏置時(shí),不發(fā)生傳導(dǎo)(斷開狀態(tài))。如果增加施加到P型陽極區(qū)466 上的正電勢(shì)超過了該晶閘管的擊穿電壓(VBK),PN結(jié)(J2)發(fā)生雪崩擊穿而該晶閘管開始導(dǎo) 通(接通狀態(tài))。如果相對(duì)于N型陰極區(qū)464向柵極465施加正電勢(shì)(VG),PN結(jié)(J2)的擊 穿在該正電位的較低值處發(fā)生。通過選擇適當(dāng)?shù)腣G值,該晶閘管可以被快速切換到接通狀 態(tài)。MOS電容器463、408、465電容耦合于該晶閘管的P基區(qū)463,并保持電荷從而控制 該晶閘管的P基區(qū)463的電勢(shì)。P基區(qū)463的電壓水平?jīng)Q定了 N型基區(qū)468、P型基區(qū)463 和N型陰極區(qū)464的NPN動(dòng)作是否被觸發(fā)。盡管上述示例是NMOS實(shí)施方式,然而本領(lǐng)域的技術(shù)人員將會(huì)意識(shí)到,通過切換構(gòu) 成該器件的各區(qū)域的導(dǎo)電率類型,可以制造替代的PMOS實(shí)施方式。例如,在一個(gè)替代的示 例性實(shí)施方式中,晶體管470、480、490包含PMOS晶體管,而該GLT器件460包含以PNPN結(jié) 構(gòu)排列的晶閘管,其中該MOS電容器連接于該晶閘管的N基區(qū)。在PMOS實(shí)施方式(未示)中,該阱區(qū)域463、471、486、493是N阱區(qū)域,而N阱區(qū)域463、471、486、493的暴露部分可以 用P型導(dǎo)電率確定雜質(zhì)摻雜以在該半導(dǎo)體層406中形成輕微摻雜的延伸區(qū)域和源/漏區(qū) 域。例如,可以通過摻雜離子(比如二氟化硼(BF2))的注入和后續(xù)的熱退火進(jìn)行雜質(zhì)摻雜 以為源/漏區(qū)域產(chǎn)生輕微摻雜的延伸區(qū)域。如同下面將參考圖23描述的,存儲(chǔ)器單元410是使用多個(gè)控制線操作的,包括字 線420、寫入使能線430、電源線432、寫入位線452和讀取位線454。這種存儲(chǔ)器單元410布 置及其它布置,通過解耦讀取和寫入位線454、452,而阻止了讀取操作過程中的讀取干擾, 如同下面參考圖23所述的圖23是一個(gè)時(shí)序圖,其描繪了按照本發(fā)明的一個(gè)實(shí)施方式,在存儲(chǔ)器單元410的 讀取和寫入操作過程中,施加到圖4的存儲(chǔ)器單元410的控制線420、430、454、452的電壓 波形510、520、530540。如同下面詳細(xì)描述的,存儲(chǔ)器單元410可以工作在許多不同模式中 的任一個(gè),包括寫入1(1)模式590、讀取1(1)模式592、寫入0(0)模式594和讀取0(0)模 式 596。存儲(chǔ)器單元410可以被設(shè)計(jì)為使用不同的電壓工作,下面指明的任何值僅僅是示 例性的,是為了描繪一種特定的非限制性實(shí)現(xiàn)而提供的。電源線432在存儲(chǔ)器單元410的 整個(gè)操作過程中接地,因此在圖23中沒有描繪。施加到字線420的電壓波形510的范圍為 從大約0. 0伏的低值到大約1. 2伏的高值。當(dāng)字線420被激活時(shí),電壓波形510從該低值 過渡到該高值。施加到寫入使能線430的電壓波形520的范圍是從大約-1. 5伏的低值到 大約0. 0伏的高值。當(dāng)在寫入1 (1)操作(在寫入1 (1)模式590期間發(fā)生)過程中或?qū)懭?0(0)操作((在寫入0(0)模式594期間發(fā)生))過程中寫入使能線430被激活時(shí),電壓波形 520從該低值過渡到該高值。施加到寫入和讀取位線452、妨4的電壓波形530、540范圍是 從大約0. 0伏的低值到大約2. 0伏的高值。尤其是,當(dāng)在讀取1 (1)模式592過程中讀取位 線妨4被激活時(shí),電壓波形530從該低值過渡到該高值,而當(dāng)寫入0(0)模式594過程中該 寫入位線452被激活時(shí)施加到寫入位線452上的電壓波形540從該低值過渡到該高值。在任一個(gè)寫入操作過程中,通過向字線420施加高壓(Vdd)并向讀取位線妨4施 加低壓以“斷開”存儲(chǔ)器單元410的讀取存取晶體管480,而選擇或激活存儲(chǔ)器單元410。當(dāng) 該寫入使能線430相對(duì)于GLT器件460的陽極區(qū)466處于低壓時(shí),在該GLT器件460中沒 有電流,直到向?qū)懭胧鼓芫€430施加電壓脈沖522(例如,0. 0伏)。通過向?qū)懭胧鼓芫€430 施加電壓脈沖522、5 進(jìn)行寫入操作,這導(dǎo)致GLT器件460中的電流的流動(dòng),從而允許0 (0) 或1 (1)被寫入到存儲(chǔ)器單元410。對(duì)于寫入1 (1)模式590過程中發(fā)生的寫入1 (1)操作,向讀取和寫入位線452、妨4 兩者均施加低壓(例如,在0. 0伏到0. 5伏之間的),從而向?qū)懭氪嫒【w管470的源極472 和讀取存取晶體管480的源極482施加低壓,并向字線420施加高壓,并因此向?qū)懭氪嫒【?體管470和讀取存取晶體管480的柵極475、485施加高壓。該寫入使能線耦合于GLT器件 460的柵極465。當(dāng)向?qū)懭胧鼓芫€430施加電壓脈沖526時(shí),1被寫入到存儲(chǔ)器單元410用于寫入0(0)模式594過程中發(fā)生的該寫入0(0)操作,向?qū)懭胛痪€452施加高 壓,從而向?qū)懭氪嫒【w管470的源極472施加高壓,而字線420被保持在高電勢(shì),從而向 寫入存取晶體管470和讀取存取晶體管480的柵極475、485施加高壓,而該讀取位線4M被 保持在低壓,從而向讀取存取晶體管480的源極482施加低壓。寫入使能線430耦合于柵
14極465,柵極465電容耦合于GLT器件460的P基區(qū)463。當(dāng)向?qū)懭胧鼓芫€430施加電壓脈 沖522時(shí),因?yàn)殡妷好}沖522減少了 GLT器件460的P基區(qū)463的電勢(shì)從而關(guān)斷了 GLT器 件460,所以0(0)被寫入到存儲(chǔ)器單元410在任一個(gè)讀取操作過程中,通過向字線420施加高壓,向?qū)懭胛痪€452施加低壓或 接地,以及向?qū)懭胧鼓芫€430施加低壓從而在GLT器件460中沒有電流流動(dòng)從而阻止了寫 入操作的發(fā)生,而選擇或激活存儲(chǔ)器單元410。因?yàn)樵谧x取操作592、596過程中該寫入位 線452被保持在低壓,所以可以消除讀取干擾問題。而且,無需周期性刷新操作存儲(chǔ)器單元 410就可以操作,因?yàn)殛帢O區(qū)464和陽極區(qū)466之間的電流在讀取操作596、592和寫入操作 594、590之間出現(xiàn)的等待狀態(tài)或“保持狀態(tài)”過程中不受限制。對(duì)于讀取1 (1)模式592過程中發(fā)生的讀取1 (1)操作,存儲(chǔ)器單元410將已經(jīng)被寫 入了 1(1)。該GLT器件460將處于高狀態(tài)(也被稱為“正向擊穿模式”),其升高了 GLT器 件460的節(jié)點(diǎn)444和寫入存取晶體管474之間的電勢(shì)。節(jié)點(diǎn)444的高電勢(shì)使得感測(cè)晶體管 490 “接通”。讀取位線妨4被預(yù)先充電到地電壓(0.0伏)。當(dāng)向字線420施加高電壓時(shí), 讀取存取晶體管480接通,而感測(cè)晶體管490和讀取存取晶體管480允許電流從陽極466 經(jīng)由電源線432傳遞到讀取位線454。當(dāng)施加到位線妨4上的電壓增加時(shí),感測(cè)放大器電路 346感測(cè)到數(shù)據(jù)1 (1)正在從存儲(chǔ)器單元410中讀取。對(duì)于讀取0(0)模式596中發(fā)生的讀取0(0)操作,該存儲(chǔ)器單元410將已經(jīng)被寫 入了 0(0)。GLT器件460將處于低狀態(tài)(也被稱為“反向擊穿模式”)。GLT器件460和寫 入存取晶體管474之間的節(jié)點(diǎn)444的電勢(shì)是大約零且沒有電流通過GLT器件460。當(dāng)在節(jié) 點(diǎn)444處零偏壓被施加到感測(cè)晶體管490時(shí),感測(cè)晶體管490將處于其“關(guān)斷”狀態(tài)而電流 不能從陽極466流到讀取位線454。如果預(yù)先充電的讀取位線妨4上的電壓不變化,那么感 測(cè)放大器電路346感測(cè)到數(shù)據(jù)零(0)正在從存儲(chǔ)器單元410讀出。圖對(duì)是一個(gè)電路示意,其描繪了依照本發(fā)明的另一個(gè)實(shí)施方式的存儲(chǔ)器單元 610。圖M的存儲(chǔ)器單元610包括許多與存儲(chǔ)器單元410相同的元件和互連。在圖對(duì)中 重新使用圖4的相同的參考標(biāo)號(hào),除非存儲(chǔ)器單元610的布置或結(jié)構(gòu)已經(jīng)改變。為了簡(jiǎn)明, 不會(huì)再次詳細(xì)描述圖4和M中相同標(biāo)號(hào)的元件,下面只描述圖M的存儲(chǔ)器單元610和圖4 的存儲(chǔ)器單元之間的差異。與圖4中相同,存儲(chǔ)器單元610包含柵極橫向晶閘管(GLT)器 件460、寫入存取晶體管470、讀取存取晶體管480和感測(cè)晶體管490和用于操作該存儲(chǔ)器 單元610的多個(gè)控制線包括字線420、寫入使能線430、電源線632、寫入位線452和讀取位 線 454。圖M中描繪的存儲(chǔ)器單元610與圖4的存儲(chǔ)器單元410不同之處在于電源線632 被重新定位從而它在節(jié)點(diǎn)633耦合于寫入存取晶體管470的源極472。另外,該GLT器件 460的陽極466和感測(cè)晶體管490的漏極494彼此經(jīng)由導(dǎo)電線634耦合,該導(dǎo)電線634將節(jié) 點(diǎn)448耦合到節(jié)點(diǎn)449。節(jié)點(diǎn)448、449還在節(jié)點(diǎn)635耦合于寫入位線452。感測(cè)晶體管490 以上面參考圖4所述的類似的方式感測(cè)節(jié)點(diǎn)444處的電壓,寫入存取晶體管470以上面參 考圖4所述的類似的方式控制寫入存取,而讀取存取晶體管470以上面參考圖4所述的類 似的方式控制讀取存取。這樣,這里不再次描述這些元件的運(yùn)作。如圖4中所示,通過提供 獨(dú)立的寫入和讀取位線452、454以從一個(gè)中解耦讀取和寫入路徑,存儲(chǔ)器單元610可以消 除上面提到的讀取干擾問題。下面參考圖沈更詳細(xì)地描述存儲(chǔ)器單元610的操作,然后描述用于制造存儲(chǔ)器單元610的方法步驟。圖5-21和25描繪了依照本發(fā)明的各實(shí)施方式的存儲(chǔ)器單元610和用于制造它的 方法步驟。上面已經(jīng)描述了圖5-21,為了簡(jiǎn)明不再重復(fù)。現(xiàn)在參考圖25描述用于制造存儲(chǔ) 器單元610的方法步驟,圖25描繪了存儲(chǔ)器單元610的俯視平面圖。在圖25的替代存儲(chǔ) 器單元610布局中,覆蓋通孔442、446、448、449和絕緣材料層409的剩余部分沉積金屬_1 層,并將其圖案化(例如通過蝕刻)以形成電源線632、寫入使能線430和將通孔448耦合 到通孔449的金屬線634。通孔448電氣接觸在GLT器件460的P型陽極466上形成的硅 化物區(qū)域(未示),而通孔449電氣接觸在感測(cè)晶體管490的N型漏區(qū)494上形成的硅化物 區(qū)域(未示)。電源線632電氣接觸通孔441,通孔441電氣接觸寫入存取晶體管470的源 極472的硅化物區(qū)域(未示)。覆蓋絕緣材料409、電源線632、寫入使能線430和金屬線 634沉積另一層絕緣材料(未示),然后各向異性蝕刻部分該絕緣材料以延伸穿過絕緣材料 411到達(dá)通孔442和金屬線634的通孔孔(via hole)。然后用導(dǎo)電材料填充該通孔孔以形 成電氣接觸通孔442和金屬線634的通孔。然后,覆蓋至少通孔455、635和該層絕緣材料 的剩余部分沉積金屬-2層(未示),并將其圖案化以形成寫入位線452 (其電氣接觸通孔 635)和讀取位線454(其電氣接觸通孔455)。圖沈是一個(gè)時(shí)序圖,其描繪了按照本發(fā)明的一個(gè)實(shí)施方式,在存儲(chǔ)器單元610的 讀取和寫入操作過程中,施加到圖M的存儲(chǔ)器單元610的控制線420、430、454、452的電壓 波形710、720、730、740。如同下面詳細(xì)描述的,存儲(chǔ)器單元610可以工作在許多不同模式中 的任一個(gè),包括寫入1(1)模式790、讀取1(1)模式792、寫入0(0)模式794和讀取0(0)模 式 796。存儲(chǔ)器單元610可以被設(shè)計(jì)為使用不同的電壓工作,下面指明的任何值僅僅是示 例性的,是為了描繪一種特定的非限制性實(shí)現(xiàn)而提供的。電源線632在存儲(chǔ)器單元610的 整個(gè)操作過程中接地,因此在圖沈中沒有描繪。施加到字線420的電壓波形710的范圍為 從大約0. 0伏的低值到大約1. 2伏的高值。當(dāng)字線420被激活時(shí),電壓波形710從該低值 過渡到該高值。施加到寫入使能線430的電壓波形720的范圍是從大約-1. 5伏的低值到 大約0. 0伏的高值。當(dāng)在寫入1 (1)操作(在寫入1 (1)模式790期間發(fā)生)過程中或?qū)懭?0(0)操作(在寫入0(0)模式794期間發(fā)生))過程中寫入使能線730被激活時(shí),電壓波形 720從該低值過渡到該高值。施加到寫入和讀取位線452、454的電壓波形730、740范圍是 從大約0. 0伏的低值到大約2. 0伏的高值。尤其是,當(dāng)在讀取1 (1)模式792過程中讀取位 線妨4被激活時(shí),電壓波形730從0 (0)伏的低值過渡到1. 0伏的高值,而當(dāng)寫入0 (0)模式 790過程中該寫入位線452被激活時(shí)施加到寫入位線452上的電壓波形740從該高值過渡 到該低值。在任一個(gè)寫入操作過程中,通過向字線420施加高壓(Vdd)并向讀取位線妨4施 加低壓以“斷開”存儲(chǔ)器單元610的讀取存取晶體管480,而選擇或激活存儲(chǔ)器單元610。當(dāng) 該寫入使能線430相對(duì)于GLT器件460的陽極區(qū)466處于低壓時(shí),在該GLT器件460中沒 有電流,直到向?qū)懭胧鼓芫€430施加電壓脈沖722(例如,0. 0伏)。通過向?qū)懭胧鼓芫€430 施加電壓脈沖722、7 進(jìn)行寫入操作,這導(dǎo)致GLT器件460中的電流的流動(dòng),從而允許0 (0) 或1 (1)被寫入到存儲(chǔ)器單元610。對(duì)于寫入1 (1)模式790過程中發(fā)生的寫入1 (1)操作,向讀取位線妨4施加低壓
16(例如,在0. 0伏到0. 5伏之間的),從而向讀取存取晶體管480的源極482施加低壓,并向 寫入字線452施加高壓(例如,在1. 0伏和1. 5伏之間的),從而向?qū)懭氪嫒【w管470的 源極472施加高壓,并向字線420施加高壓從而向?qū)懭氪嫒【w管470和讀取存取晶體管 480的柵極475、485施加高壓。該寫入使能線耦合于GLT器件460的柵極465。當(dāng)向?qū)懭?使能線430施加電壓脈沖7 時(shí),1 (1)被寫入到存儲(chǔ)器單元610。對(duì)于寫入0 (0)模式794過程中發(fā)生的該寫入0 (0)操作,向?qū)懭胛痪€452施加0. 0 伏到0. 5伏之間的低壓,從而向?qū)懭氪嫒【w管470的源極472施加低壓,而字線420被保 持在高電勢(shì),從而向?qū)懭氪嫒【w管470和讀取存取晶體管480的柵極475、485施加高壓, 而該讀取位線4M被保持在低壓,從而向讀取存取晶體管480的源極482施加低壓。寫入 使能線430耦合于柵極465,柵極465電容耦合于GLT器件460的P基區(qū)463。當(dāng)向?qū)懭胧?能線430施加電壓脈沖722時(shí),因?yàn)殡妷好}沖722減少了 GLT器件460的P基區(qū)463的電 勢(shì),所以0(0)被寫入到存儲(chǔ)器單元610。在任一個(gè)讀取操作過程中,通過向字線420施加高壓,向?qū)懭胛痪€452施加高壓, 以及向?qū)懭胧鼓芫€430施加低壓從而在GLT器件460中沒有電流流動(dòng)從而阻止了寫入操作 的發(fā)生,而選擇或激活存儲(chǔ)器單元610。因?yàn)樵谧x取操作792、796過程中該寫入位線452被 保持在高壓,所以可以消除讀取干擾問題。而且,無需周期性刷新操作存儲(chǔ)器單元610就可 以操作,因?yàn)殛枠O和陰極464之間的電流在讀取操作796、792和寫入操作794、790之間出 現(xiàn)的等待狀態(tài)或“保持狀態(tài)”過程中不受限制。對(duì)于讀取1 (1)模式792過程中發(fā)生的讀取1 (1)操作,存儲(chǔ)器單元610將已經(jīng)被寫 入了 1(1)。該GLT器件460將處于高狀態(tài)(也被稱為“正向擊穿模式”),其升高了 GLT器 件460的節(jié)點(diǎn)444和寫入存取晶體管474之間的電勢(shì)。節(jié)點(diǎn)444的高電勢(shì)使得感測(cè)晶體管 490 “接通”。讀取位線妨4被預(yù)先充電到地電壓(0.0伏)。當(dāng)向字線420施加高電壓時(shí), 讀取存取晶體管480接通,而感測(cè)晶體管490和讀取存取晶體管480允許電流經(jīng)由線634 從陽極466到寫入位線452傳遞到感測(cè)晶體管490的漏極494。當(dāng)施加到位線妨4上的電 壓增加時(shí),感測(cè)放大器電路346感測(cè)到正在從存儲(chǔ)器單元610中讀取的數(shù)據(jù)1 (1)。對(duì)于讀取0(0)模式796中發(fā)生的讀取0(0)操作,該存儲(chǔ)器單元610將已經(jīng)被寫 入了 0(0)。GLT器件460將處于低狀態(tài)(也被稱為“反向擊穿模式”)。GLT器件460和寫 入存取晶體管474之間的節(jié)點(diǎn)444的電勢(shì)是大約零且沒有電流通過GLT器件460。當(dāng)在節(jié) 點(diǎn)444處零偏壓被施加到感測(cè)晶體管490時(shí),感測(cè)晶體管490將處于其“關(guān)斷”狀態(tài)而電流 不能經(jīng)由線634從陽極466流到寫入位線452和到感測(cè)晶體管490的漏極494。如果預(yù)先 充電的讀取位線妨4上的電壓不變化,那么感測(cè)放大器電路346感測(cè)到數(shù)據(jù)零(0)正在從 存儲(chǔ)器單元610讀出。盡管上述具體實(shí)施方式
中呈現(xiàn)了至少一個(gè)示例性實(shí)施方式,應(yīng)該意識(shí)到,存在許 多變形。還應(yīng)當(dāng)意識(shí)到,該一個(gè)或更多個(gè)示例性實(shí)施方式僅僅是示例,不用于以任何方式限 制本發(fā)明的范圍、適用性或配置。相反,上述具體實(shí)施方式
將為本領(lǐng)域的技術(shù)人員提供實(shí)現(xiàn) 該一個(gè)或更多個(gè)示例性實(shí)施方式的路線圖。應(yīng)該理解,對(duì)各元件的功能和布置可以做出各 種改變而不違背本發(fā)明的范圍及其合法等同,本發(fā)明的范圍在所附權(quán)利要求中闡明。
權(quán)利要求
1.一種存儲(chǔ)器單元(410),包含: 柵極橫向晶閘管(GLT)器件060);寫入存取晶體管G70),其耦合于所述柵極橫向晶閘管(GLT)器件060),用于控制寫 入存?。灰约白x取存取晶體管G80),其耦合于所述寫入存取晶體管070),用于控制讀取存取。
2.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元G10),進(jìn)一步包含感測(cè)晶體管G90),其耦合于所述GLT器件060)、所述寫入存取晶體管(470)并耦合 于所述讀取存取晶體管G90)。
3.根據(jù)權(quán)利要求2所述的存儲(chǔ)器單元010),其中所述寫入存取晶體管070)、所述讀 取存取晶體管(480)和所述感測(cè)晶體管(490)每個(gè)包含P溝道場(chǎng)效應(yīng)晶體管。
4.根據(jù)權(quán)利要求3所述的存儲(chǔ)器單元010),其中所述GLT器件(460)包含 NPNP 器件(464,463,468,466),其包含第一 N 區(qū)(464)和第二 N 區(qū)(468); 耦合于所述第二 N區(qū)068)的電容器063,408,465)。
5.根據(jù)權(quán)利要求2所述的存儲(chǔ)器單元010),其中所述寫入存取晶體管070)、所述讀 取存取晶體管(480)和所述感測(cè)晶體管(490)每個(gè)包含N溝道場(chǎng)效應(yīng)晶體管。
6.根據(jù)權(quán)利要求5所述的存儲(chǔ)器單元010),其中所述GLT器件(460)包含 PNPN 器件(464,463,468,466),其包含第一 P 區(qū)(464)和第二 P 區(qū)(468); 耦合于所述第二 P區(qū)G68)的電容器063,408,465)。
7.根據(jù)權(quán)利要求5所述的存儲(chǔ)器單元010),其中所述寫入存取晶體管(470)耦合于 第一節(jié)點(diǎn)041/633),其中所述讀取存取晶體管(480)耦合于第二節(jié)點(diǎn)(44 并在第三節(jié)點(diǎn) (443)耦合于所述寫入存取晶體管G70),其中所述柵極橫向晶閘管(GLT)器件(460)在第 四節(jié)點(diǎn)(444)耦合于所述寫入存取晶體管G70),其中所述感測(cè)晶體管(490)在所述第四節(jié) 點(diǎn)(444)耦合于所述GLT器件(460)和所述寫入存取晶體管(470)并在第五節(jié)點(diǎn)(445)耦 合于所述讀取存取晶體管G90)。
8.根據(jù)權(quán)利要求7所述的存儲(chǔ)器單元010),其中所述寫入存取晶體管(470)進(jìn)一步 包含耦合于所述第一節(jié)點(diǎn)G41/633)的第一源極072); 耦合于所述第四節(jié)點(diǎn)G44)的第一漏極074);以及 第一柵極(475)。
9.根據(jù)權(quán)利要求8所述的存儲(chǔ)器單元010),其中所述GLT器件(460)包含 在所述第四節(jié)點(diǎn)(444)耦合于所述第一漏極G74)的陰極節(jié)點(diǎn)064);耦合于第六節(jié)點(diǎn)G46)的柵極065);以及 耦合于所述感測(cè)晶體管G90)的陽極節(jié)點(diǎn)066)。
10.根據(jù)權(quán)利要求9所述的存儲(chǔ)器單元010),其中所述讀取存取晶體管(480)包含 耦合于所述第二節(jié)點(diǎn)G42)的第二源極082);耦合于所述第五節(jié)點(diǎn)G45)的第二漏極084);以及耦合于所述第一柵極(47 并與所述第一柵極(47 集成的第二柵極085)。
11.根據(jù)權(quán)利要求10所述的存儲(chǔ)器單元G10),其中所述感測(cè)晶體管(490)包含 在所述第五節(jié)點(diǎn)(44 耦合于所述第二漏極(484)的第三源極092);在第七節(jié)點(diǎn)(432/63 耦合于所述陽極節(jié)點(diǎn)066)的第三漏極094);以及 在所述第四節(jié)點(diǎn)(444)耦合于所述第一漏極(474)和所述陰極064)的第三柵極 (495)。
12.—種存儲(chǔ)器器件(340),包含 電源線(432/632);寫入位線(452); 讀取位線(454);耦合于所述寫入位線(452)和所述電源線(632)之一的寫入存取晶體管G70); 耦合于所述讀取位線(454)并耦合于所述寫入存取晶體管G70)的讀取存取晶體管 (480);以及耦合于所述寫入存取晶體管G70)的柵極橫向晶閘管(GLT)器件060)。
13.根據(jù)權(quán)利要求12所述的存儲(chǔ)器器件(340),進(jìn)一步包含感測(cè)晶體管090),其耦 合于所述GLT器件060)、所述寫入存取晶體管G70)以及所述讀取存取晶體管090)。
14.根據(jù)權(quán)利要求13所述的存儲(chǔ)器器件(340),進(jìn)一步包含 耦合于所述GLT器件060)的寫入使能線030)。
15.根據(jù)權(quán)利要求14所述的存儲(chǔ)器器件(340),其中所述寫入存取晶體管(470)包含 第一柵極075),且其中所述讀取存取晶體管(480)包含第二柵極085),且進(jìn)一步包含包含所述第一柵極(47 和所述第二柵極085)的第一字線(420)。
16.根據(jù)權(quán)利要求15所述的存儲(chǔ)器器件(340),其中所述寫入存取晶體管(470)進(jìn)一 步包含耦合于所述寫入位線G52)的第一源極072); 第一漏極G74);以及包含所述第一字線G20)的一部分的第一柵極075)。
17.根據(jù)權(quán)利要求16所述的存儲(chǔ)器器件(340),其中所述讀取存取晶體管(480)包含 耦合于所述讀取位線(454)的第二源極082);第二漏極(484);以及包含所述第一字線(420)的另一部分的第二柵極G85),其中所述第二柵極(48 和所 述第一柵極G75)由公共導(dǎo)電層形成。
18.根據(jù)權(quán)利要求17所述的存儲(chǔ)器器件(340),其中所述感測(cè)晶體管(490)包含 耦合于所述第二漏極(484)的第三源極092);耦合于所述第一漏極(474)和所述陰極(464)的第三柵極095);以及 耦合于所述電源線G32)的第三漏極094)。
19.根據(jù)權(quán)利要求18所述的存儲(chǔ)器器件(340),其中所述GLT器件(460)包含 耦合于所述第一漏極(474)的陰極節(jié)點(diǎn)(464);耦合于所述寫入使能線G30)的柵極065);以及 耦合于所述電源線G32)的陽極節(jié)點(diǎn)066)。
20.根據(jù)權(quán)利要求15所述的存儲(chǔ)器器件(340),其中所述寫入存取晶體管(470)進(jìn)一 步包含耦合于所述電源線(632)的第一源極072); 第一漏極(474);以及包含所述第一字線G20)的一部分的第一柵極075)。
21.根據(jù)權(quán)利要求20所述的存儲(chǔ)器器件(340),其中所述讀取存取晶體管(480)包含 耦合于所述讀取位線GM)的第二源極G82);第二漏極G84);以及包含所述第一字線(420)的另一部分的第二柵極G85),其中所述第二柵極(48 和所 述第一柵極G75)由公共導(dǎo)電層形成。
22.根據(jù)權(quán)利要求21所述的存儲(chǔ)器器件(340),其中所述GLT器件(460)包含 耦合于所述第一漏極G74)的陰極節(jié)點(diǎn)(464);耦合于所述寫入使能線G30)的柵極065);以及 耦合于所述寫入位線G52)的陽極節(jié)點(diǎn)066)。
23.根據(jù)權(quán)利要求22所述的存儲(chǔ)器器件(340),其中所述感測(cè)晶體管(490)包含 耦合于所述第二漏極(484)的第三源極092);以及耦合于所述第一漏極(474)和所述陰極(464)的第三柵極095);以及 耦合于所述寫入位線(45 和所述陽極節(jié)點(diǎn)066)的第三漏極094)。
24.一種存儲(chǔ)器器件(340),包含 寫入使能線G30);寫入位線(452); 讀取位線(454);第一晶體管G70),其包含第一柵極075)、第一源極(47 和第一漏極074); 第二晶體管G80),其包含耦合于所述第一柵極(475)并耦合于所述讀取位線(454)的 第二源極082),耦合于所述第一柵極075)的第二柵極085),以及第二漏極084);柵極橫向晶閘管(GLT)器件060),其包含陽極節(jié)點(diǎn)066),耦合于所述寫入使能線 (430)的柵極065),以及耦合于所述第一漏極074)的陰極節(jié)點(diǎn)(464);以及第三晶體管G90),其包含第三漏極094),耦合于所述第二漏極084)的第三源極 092),以及在公共節(jié)點(diǎn)(444)耦合于所述第一漏極(474)并耦合于所述陰極(464)的第三 柵極(495)。
25.根據(jù)權(quán)利要求M所述的存儲(chǔ)器器件(340),進(jìn)一步包含電源線032),其耦合于所述陽極節(jié)點(diǎn)(466)并耦合于所述第三漏極094),且其中所 述寫入位線(452)耦合于所述第一源極(472)。
26.根據(jù)權(quán)利要求M所述的存儲(chǔ)器器件(340),進(jìn)一步包含耦合于所述第一源極G72)的電源線032),其中所述陽極節(jié)點(diǎn)(466)耦合于所述 第三漏極094),且其中所述寫入位線(45 耦合于所述陽極節(jié)點(diǎn)且耦合于所述第三漏極 (494)。
全文摘要
提供一種存儲(chǔ)器器件(340),其包括寫入位線(452)、讀取位線(454)和至少一個(gè)存儲(chǔ)器單元(410)。該存儲(chǔ)器單元(410)包括寫入存取晶體管(470)、耦合于該讀取位線(454)并耦合于該第一寫入存取晶體管(470)的讀取存取晶體管(480)和耦合于該第一寫入存取晶體管(470)的柵極橫向晶閘管(GLT)器件(460)。通過解耦該讀取和寫入位線(454,452),該存儲(chǔ)器單元(410)阻止讀取操作過程中的讀取干擾,這是其許多特征之一。
文檔編號(hào)H01L27/102GK102084427SQ200980120970
公開日2011年6月1日 申請(qǐng)日期2009年5月28日 優(yōu)先權(quán)日2008年5月29日
發(fā)明者趙炫真 申請(qǐng)人:超威半導(dǎo)體公司