專(zhuān)利名稱(chēng):一種基于dsp與fpga的svg控制系統(tǒng)拓?fù)浣Y(jié)構(gòu)的制作方法
技術(shù)領(lǐng)域:
—種基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu)本實(shí)用新型涉及一種基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu)。SVG即Static Var Generator靜止無(wú)功發(fā)生器,又稱(chēng)為靜止補(bǔ)償器STATC0M,就是專(zhuān)指由自換相的電力半導(dǎo)體橋式變流器來(lái)進(jìn)行動(dòng)態(tài)無(wú)功補(bǔ)償?shù)难b置。SVG是迄今為止性能最優(yōu)越的靜止無(wú)功補(bǔ)償設(shè)備。現(xiàn)有的SVG控制器控制運(yùn)行速度和響應(yīng)時(shí)間能力不足,不利于對(duì)無(wú)功功率的調(diào)節(jié)和對(duì)整個(gè)SVG主電路的保護(hù),因此,有必要解決以上問(wèn)題。 [實(shí)用新型內(nèi)容]本實(shí)用新型克服了上述技術(shù)的不足,提供了一種運(yùn)算速度和響應(yīng)速度快的基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu)。為實(shí)現(xiàn)上述目的,本實(shí)用新型采用了下列技術(shù)方案一種基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu),包括有順次連接的用于對(duì)SVG主電路和電網(wǎng)中電流電壓信號(hào)進(jìn)行采集處理的數(shù)據(jù)采集模塊I,用于信號(hào)處理并完成控制算法的FPGA可編程芯片2,以及用于完成數(shù)據(jù)整理的DSP數(shù)字信號(hào)處理器3,所述FPGA可編程芯片2上連接有用于控制功率單元IGBT通斷完成對(duì)功率單元IGBT的過(guò)壓、過(guò)流、開(kāi)路、短路保護(hù)的功率模塊驅(qū)動(dòng)電路4,所述DSP數(shù)字信號(hào)處理器3上連接有用于根據(jù)DSP數(shù)字信號(hào)處理器3輸出的故障信號(hào)控制SVG主電路中接觸器通斷的PLC可編程邏輯控制器5。所述數(shù)據(jù)采集模塊I包括有順次連接的電壓電流傳感器電路11、模擬信號(hào)調(diào)理電路12、模數(shù)轉(zhuǎn)換電路13,所述模數(shù)轉(zhuǎn)換電路13的信號(hào)輸出端與FPGA可編程芯片2連接。所述功率模塊驅(qū)動(dòng)電路4包括有順次連接的用于接收FPGA可編程芯片2控制信號(hào)與上傳功率單元IGBT故障信息的信號(hào)轉(zhuǎn)換電路41和用于根據(jù)接收到的控制信號(hào)控制功率單元IGBT通斷的驅(qū)動(dòng)保護(hù)電路42,所述驅(qū)動(dòng)保護(hù)電路42輸出端與SVG主電路功率模塊IGBT連接。本實(shí)用新型的有益效果是本SVG控制系統(tǒng)采用DSP與FPGA為核心控制,通過(guò)控制功率單元IGBT通斷,并完成對(duì)功率單元IGBT的過(guò)壓、過(guò)流、開(kāi)路、短路保護(hù),并且在有SVG主電路有重故障時(shí)對(duì)接觸器進(jìn)行跳閘控制,保護(hù)了 SVG成套裝置。圖I是本實(shí)用新型的結(jié)構(gòu)原理圖。
以下結(jié)合附圖
與本實(shí)用新型的實(shí)施方式作進(jìn)一步詳細(xì)的描述如圖I所示,一種基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu),包括有順次連接的用于對(duì)SVG主電路和電網(wǎng)中電流電壓信號(hào)進(jìn)行采集處理的數(shù)據(jù)采集模塊I,用于信號(hào)處理并完成控制算法的FPGA可編程芯片2,以及用于完成數(shù)據(jù)整理的DSP數(shù)字信號(hào)處理器3,所述FPGA可編程芯片2上連接有用于控制功率單元IGBT通斷并完成對(duì)功率單元IGBT的過(guò)壓、過(guò)流、開(kāi)路、短路保護(hù)的功率模塊驅(qū)動(dòng)電路4,所述DSP數(shù)字信號(hào)處理器3上連接有用于根據(jù)DSP數(shù)字信號(hào)處理器3輸出的故障信號(hào)控制SVG主電路中接觸器通斷的PLC可編程邏輯控制器5。所述數(shù)據(jù)采集模塊I包括有順次連接的電壓電流傳感器電路11、模擬信號(hào)調(diào)理電路12、模數(shù)轉(zhuǎn)換電路13,所述模數(shù)轉(zhuǎn)換電路13的信號(hào)輸出端與FPGA可編程芯片2連接。所述功率模塊驅(qū)動(dòng)電路4包括有順次連接的用于接收FPGA可編程芯片2控制信號(hào)與上傳功率單元IGBT故障信息的信號(hào)轉(zhuǎn)換電路41和用于根據(jù)接收到的控制信號(hào)控制功率單元IGBT通斷的驅(qū)動(dòng)保護(hù)電路42,所述驅(qū)動(dòng)保護(hù)電路42輸出端與SVG主電路功率模塊IGBT連接。本實(shí)用新型的工作過(guò)程如下數(shù)據(jù)采集模塊I采集系統(tǒng)電壓、電流信號(hào)以及SVG設(shè)·備發(fā)出電流信號(hào)數(shù)據(jù)并輸出給FPGA可編程芯片2,由FPGA進(jìn)行信號(hào)處理并完成控制算法的實(shí)現(xiàn),通過(guò)DSP數(shù)字信號(hào)處理器3完成數(shù)據(jù)的整理,F(xiàn)PGA可編程芯片2向功率模塊驅(qū)動(dòng)電路4發(fā)送PWM控制信號(hào),功率模塊驅(qū)動(dòng)電路4控制功率單元IGBT導(dǎo)通,而當(dāng)驅(qū)動(dòng)保護(hù)電路42控制的功率單元IGBT發(fā)生過(guò)壓、過(guò)流、開(kāi)路、短路故障時(shí)立即封鎖觸發(fā)脈沖信號(hào);當(dāng)SVG主電路出現(xiàn)重故障時(shí),DSP數(shù)字信號(hào)處理器3將重故障信號(hào)發(fā)送給PLC可編程邏輯控制器5,當(dāng)PLC可編程邏輯控制器5接收到故障信息時(shí),則對(duì)SVG成套裝置進(jìn)行保護(hù),通過(guò)對(duì)接觸器的跳閘控制,斷開(kāi)SVG主電路裝置與電網(wǎng)的連接。
權(quán)利要求1.一種基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu),其特征在于包括有順次連接的用于對(duì)SVG主電路和電網(wǎng)中電流電壓信號(hào)進(jìn)行采集處理的數(shù)據(jù)采集模塊(I ),用于信號(hào)處理并完成控制算法的FPGA可編程芯片(2),以及用于完成數(shù)據(jù)整理的DSP數(shù)字信號(hào)處理器(3),所述FPGA可編程芯片(2)上連接有用于控制功率單元IGBT通斷完成對(duì)功率單元IGBT的過(guò)壓、過(guò)流、開(kāi)路、短路保護(hù)的功率模塊驅(qū)動(dòng)電路(4),所述DSP數(shù)字信號(hào)處理器(3)上連接有用于根據(jù)DSP數(shù)字信號(hào)處理器(3)輸出的故障信號(hào)控制SVG主電路中接觸器通斷的PLC可編程邏輯控制器(5)。
2.根據(jù)權(quán)利要求I所述的一種基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu),其特征在于所述數(shù)據(jù)采集模塊(I)包括有順次連接的電壓電流傳感器電路(11)、模擬信號(hào)調(diào)理電路(12)、模數(shù)轉(zhuǎn)換電路(13 ),所述模數(shù)轉(zhuǎn)換電路(13 )的信號(hào)輸出端與FPGA可編程芯片(2 )連接。
3.根據(jù)權(quán)利要求I所述的一種基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu),其特征在于所述功率模塊驅(qū)動(dòng)電路(4)包括有順次連接的用于接收FPGA可編程芯片(2)控制信號(hào)與上傳功率單元IGBT故障信息的信號(hào)轉(zhuǎn)換電路(41)和用于根據(jù)接收到的控制信號(hào)控制功率單元IGBT通斷的驅(qū)動(dòng)保護(hù)電路(42),所述驅(qū)動(dòng)保護(hù)電路(42)輸出端與SVG主電路功率模塊IGBT連接。
專(zhuān)利摘要本實(shí)用新型公開(kāi)了一種基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu),包括有順次連接的用于對(duì)SVG主電路和電網(wǎng)中電流電壓信號(hào)進(jìn)行采集處理的數(shù)據(jù)采集模塊,用于信號(hào)處理并完成控制算法的FPGA可編程芯片,以及用于完成數(shù)據(jù)整理的DSP數(shù)字信號(hào)處理器,所述FPGA可編程芯片上連接有用于控制功率單元IGBT通斷完成對(duì)功率單元IGBT的過(guò)壓、過(guò)流、開(kāi)路、短路保護(hù)的功率模塊驅(qū)動(dòng)電路,所述DSP數(shù)字信號(hào)處理器上連接有用于根據(jù)DSP數(shù)字信號(hào)處理器輸出的故障信號(hào)控制SVG主電路中接觸器通斷的PLC可編程邏輯控制器。本實(shí)用新型的目的是提供一種運(yùn)算速度和響應(yīng)速度快的基于DSP與FPGA的SVG控制系統(tǒng)拓?fù)浣Y(jié)構(gòu)。
文檔編號(hào)H02H7/00GK202696117SQ20122030104
公開(kāi)日2013年1月23日 申請(qǐng)日期2012年6月26日 優(yōu)先權(quán)日2012年6月26日
發(fā)明者張佳麗, 周治國(guó), 周立專(zhuān), 黃關(guān)燒, 譚金權(quán) 申請(qǐng)人:廣東明陽(yáng)龍?jiān)措娏﹄娮佑邢薰?br>