国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種高精度多路電源監(jiān)控電路的制作方法

      文檔序號(hào):12265102閱讀:436來源:國知局
      一種高精度多路電源監(jiān)控電路的制作方法與工藝

      本實(shí)用新型屬于電源監(jiān)控的技術(shù)領(lǐng)域,尤其涉及一種多路電源監(jiān)控電路,其尤其適用于需要進(jìn)行電源欠壓監(jiān)控的場(chǎng)合。



      背景技術(shù):

      很多場(chǎng)合如工業(yè)控制領(lǐng)域?yàn)楸WC板上電源電壓在使用器件要求的范圍內(nèi)需使用電源監(jiān)控電路。

      目前的電源監(jiān)控電路大多采用分立器件搭或者比較器搭建方式,這幾種方式應(yīng)用廣泛,各有優(yōu)點(diǎn),但也存在一些問題和不足:分立器件搭建的電源監(jiān)控電路精度較低,搭建的多路電源監(jiān)控電路使用元器件較多,比較器搭建的高精度電源監(jiān)控電路使用器件較多,這兩種方式不能消除上電階段被監(jiān)控電源欠壓狀態(tài)誤關(guān)斷,不適用于需要進(jìn)行電源欠壓監(jiān)控的場(chǎng)合。



      技術(shù)實(shí)現(xiàn)要素:

      本實(shí)用新型要解決的技術(shù)問題是克服現(xiàn)有技術(shù)的缺陷,提供一種高精度多路電源監(jiān)控電路,其可實(shí)現(xiàn)多路電源過、欠壓監(jiān)控,消除被監(jiān)控電源上電階段欠壓狀態(tài)誤輸出,并可控制監(jiān)控電源發(fā)生故障時(shí)實(shí)時(shí)切斷電源。

      解決上述問題的技術(shù)方案是:這種高精度多路電源監(jiān)控電路,其包括電源監(jiān)視電路、延時(shí)電路和開關(guān)電路;

      電源監(jiān)視電路包括電壓監(jiān)視芯片電路、過欠壓預(yù)設(shè)電阻網(wǎng)絡(luò)、與門電路;

      延時(shí)電路包括單路總線緩沖器電路、電容充放電電路;

      開關(guān)電路為NPN型三極管控制MOSFET導(dǎo)通或關(guān)斷的電路。

      本實(shí)用新型包括電源監(jiān)視電路、延時(shí)電路和開關(guān)電路,電源監(jiān)視電路包括電壓監(jiān)視芯片電路、過欠壓預(yù)設(shè)電阻網(wǎng)絡(luò)、與門電路;延時(shí)電路包括單路總線緩沖器電路、電容充放電電路;開關(guān)電路為NPN型三極管控制MOSFET導(dǎo)通或關(guān)斷的電路,因此可實(shí)現(xiàn)多路電源過、欠壓監(jiān)控,消除被監(jiān)控電源上電階段欠壓狀態(tài)誤輸出,并可控制監(jiān)控電源發(fā)生故障時(shí)實(shí)時(shí)切斷電源。

      附圖說明

      圖1是根據(jù)本實(shí)用新型的高精度多路電源監(jiān)控電路的電路方框圖。

      圖2為根據(jù)本實(shí)用新型的電源監(jiān)視電路的電路原理圖。

      圖3為根據(jù)本實(shí)用新型的延時(shí)電路的電路原理圖。

      圖4為根據(jù)本實(shí)用新型的開關(guān)電路的電路原理圖。

      具體實(shí)施方式

      如圖1所示,這種高精度多路電源監(jiān)控電路,其包括電源監(jiān)視電路、延時(shí)電路和開關(guān)電路;

      電源監(jiān)視電路包括電壓監(jiān)視芯片電路、過欠壓預(yù)設(shè)電阻網(wǎng)絡(luò)、與門電路;

      延時(shí)電路包括單路總線緩沖器電路、電容充放電電路;

      開關(guān)電路為NPN型三極管控制MOSFET導(dǎo)通或關(guān)斷的電路。

      本實(shí)用新型包括電源監(jiān)視電路、延時(shí)電路和開關(guān)電路,電源監(jiān)視電路包括電壓監(jiān)視芯片電路、過欠壓預(yù)設(shè)電阻網(wǎng)絡(luò)、與門電路;延時(shí)電路包括單路總線緩沖器電路、電容充放電電路;開關(guān)電路為NPN型三極管控制MOSFET導(dǎo)通或關(guān)斷的電路,因此可實(shí)現(xiàn)多路電源過、欠壓監(jiān)控,消除被監(jiān)控電源上電階段欠壓狀態(tài)誤輸出,并可控制監(jiān)控電源發(fā)生故障時(shí)實(shí)時(shí)切斷電源。

      另外,如圖2所示,所述電壓監(jiān)視芯片電路包括具有四通道、可監(jiān)視 正、負(fù)電壓、精度為±0.8%的電壓監(jiān)視芯片。

      另外,所述過欠壓預(yù)設(shè)電阻網(wǎng)絡(luò)根據(jù)監(jiān)控電源種類和數(shù)量選取。

      另外,所述單路總線緩沖器電路包括第三單路總線緩沖器芯片(U3),第六電阻(R6)和第三電容(C3),第六電阻(R6)為第三單路總線緩沖器芯片(U3)輸出上拉電阻,第六電阻(R6)的一端接U3第四管腳4,另一端接電源;第三電容(C3)為第三單路總線緩沖器芯片(U3)的退藕電容;第三單路總線緩沖器芯片(U3)輸入端第二管腳接與門芯片(U2)第四管腳,使能端第一管腳接入電容充放電電路,第五管腳接電源,第三管腳接地,與門芯片(U2)輸出端第四管腳接入開關(guān)電路,控制被監(jiān)視電源。

      另外,所述電容充放電電路包括第四電阻(R4)、第九電阻(R9)、第十四電阻(R14)和第十五電阻(R15),第五電容(C5)和第六電容(C6),第一三極管(Q1),第九電阻(R9)和第十五電阻(R15)串聯(lián)后并聯(lián)在電源和地之間,第九電阻(R9)一端接電源,第十五電阻(R15)一端接地,第九電阻(R9)和第十五電阻(R15)連接端接第一三極管(Q1)的基極,第四電阻(R4)和第十四電阻(R14)串聯(lián)后并聯(lián)在電源和地之間,第四電阻(R4)一端接電源,第十四電阻(R14)一端接地,第四電阻(R4)和第十四電阻(R14)連接端接第一三極管(Q1)的發(fā)射極;第五電容(C5)和第六電容(C6)并聯(lián)在第一三極管(Q1)發(fā)射極和地之間,第一三極管(Q1)集電極接地,上電階段電源通過第四電阻(R4)給第五電容(C5)和第六電容(C6)充電,使第三單路總線緩沖器芯片(U3)的使能端電壓低于工作要求的最低電壓,第三單路總線緩沖器芯片(U3)無輸出,經(jīng)過一定延時(shí)后第三單路總線緩沖器芯片(U3)的使能端電壓滿足工作電壓要求后,第三單路總線緩沖器芯片(U3)輸出,從而消除上電階段第三單路總線緩沖器芯片(U3)輸入端無效的欠壓輸入信號(hào),掉電階段第五電容(C5)和第六電容(C6)通過R15放電。

      以下更具體地說明本實(shí)用新型。

      如圖1所示,一種高精度多路電源監(jiān)控電路,包括電源監(jiān)視電路、延時(shí)電路和開關(guān)電路三部分。

      電源監(jiān)視電路:

      圖2所示,電源監(jiān)視電路包括過欠壓預(yù)設(shè)電阻網(wǎng)絡(luò)一,電壓監(jiān)視芯片電路和與門電路。

      電阻網(wǎng)絡(luò)一包括第一電阻R1、第八電阻R8和第十二電阻R12。R1上端接被監(jiān)控電源,另一端接電壓監(jiān)視芯片VH1管腳,R8一端接電壓監(jiān)視芯片VH1管腳,一端接電壓監(jiān)視芯片VL1管腳,另一端接電壓監(jiān)視芯片VL1管腳,R12一端接電壓監(jiān)視芯片VL1管腳,另一端接地。

      電壓監(jiān)視芯片電路包括第一電壓監(jiān)視芯片U1、第一電容C1、第四電容C4和第十一電阻R11。其中C1為U1電源退藕電容;C4為時(shí)間電容,一端接地,一端接U1的第十五管腳15,確定當(dāng)檢測(cè)到過、欠壓故障時(shí)U1輸出故障信號(hào)延時(shí)時(shí)間;R11為U1第三和第四監(jiān)視通道極性選擇電阻,一端接電源,一端接U1的第十四管腳14,設(shè)定U1第三和第四監(jiān)視通道監(jiān)視正電壓。U1為四通道正、負(fù)電壓監(jiān)視器,精度為±0.8%的電壓監(jiān)視芯片,U1的第一管腳1和第二管腳2為第一監(jiān)視通道輸入端,第三管腳3和第四管腳4為第二監(jiān)視通道輸入端,第五管腳5和第六管腳6為第三監(jiān)視通道輸入端,第七管腳7和第八管腳8為第四監(jiān)視通道輸入端,四個(gè)監(jiān)視通道輸入端根據(jù)被監(jiān)視電源數(shù)量連接,不使用的監(jiān)視通道VH端接電源,VL端接地。U1的第九管腳9接地,第十六管腳16接電源,第十管腳10和第十三管腳13懸空。

      與門電路包括第二與門芯片U2,第二電容C2和第七電阻R7。U2為二輸入與門,兩輸入端第一管腳1和第二管腳2分別接U1的OV端和UV端,輸出端第四管腳4接入延時(shí)電路,第五管腳5接電源,第三管腳3接地;C2為與門芯片電源退藕電容;R7為U1輸出端上拉電阻。

      延時(shí)電路:

      如圖3所示,延時(shí)電路包括單路總線緩沖器電路和電容充放電電路。

      單路總線緩沖器電路包括第三單路總線緩沖器芯片U3,第六電阻R6和第三電容C3。R6為U3輸出上拉電阻,一端接U3第四管腳4,一端接電源;C3為U3電容退藕電容;U3輸入端第二管腳2接與門芯片U2第四管腳4,使能端第一管腳1接入電容充放電電路,第五管腳5接電源,第三管腳3接地,U2輸出端管腳4接入開關(guān)電路,控制被監(jiān)視電源。

      電容充放電電路包括第四電阻R4、第九電阻R9、第十四電阻R14和第十五電阻R15,第五電容C5和第六電容C6,第一三極管Q1。R9和R15串聯(lián)后并聯(lián)在電源和地之間,R9一端接電源,R15一端接地,R9和R15連接端接Q1的基極;R4和R14串聯(lián)后并聯(lián)在電源和地之間,R4一端接電源,R14一端接地,R4和R14連接端接Q1的發(fā)射極;C5和C6并聯(lián)在Q1發(fā)射極和地之間;Q1集電極接地。上電階段電源通過R4給C5和C6充電,使U3的使能端電壓低于工作要求的最低電壓,U3無輸出,經(jīng)過一定延時(shí)后U3的使能端電壓滿足工作電壓要求后,U3輸出,從而消除上電階段U3輸入端無效的欠壓輸入信號(hào);掉電階段C5和C6通過R15放電。

      開關(guān)電路:

      圖4中,開關(guān)電路包括第三三極管Q3,第七電容C7,第八電容C8,第二十二電阻R22,第二十三電阻R23,第二十四電阻R24和第二十五電阻R25,第一齊納二極管D1,第二MOSFET芯片Q2。R24串聯(lián)在延時(shí)電路與Q3之間,一端接延時(shí)電路U3輸出端管腳4,一端接Q3的基極;R25并聯(lián)在Q3基極和地之間,降低控制信號(hào)為低電平時(shí)Q3基極電壓;C8為加速電容,并聯(lián)在R24兩端;R22串聯(lián)在電源和Q3集電極之間,起Q3導(dǎo)通時(shí)負(fù)載作用;C7并聯(lián)在R22兩端,起濾波作用;D1為齊納二極管,并聯(lián)在Q2的S端和G端之間,起G端和S端穩(wěn)壓作用;R23為限流電阻,一端接Q3集電極,一端接Q2的G端,防止D1起作用時(shí)直流電流超過上限而損壞;Q3發(fā)射極接地;Q2的S端接電源輸入,D端接電源輸出。

      以上所述,僅是本實(shí)用新型的較佳實(shí)施例,并非對(duì)本實(shí)用新型作任何形式上的限制。本領(lǐng)域的普通技術(shù)人員應(yīng)該理解,凡是依據(jù)本實(shí)用新型的技術(shù)實(shí)質(zhì)對(duì)以上實(shí)施例所作的任何簡單修改、等同變化與修飾,均仍屬本實(shí)用新型技術(shù)方案的保護(hù)范圍。

      當(dāng)前第1頁1 2 3 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1