国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      用于輸入/輸出驅(qū)動器的加電控制的系統(tǒng)與方法

      文檔序號:7508646閱讀:262來源:國知局
      專利名稱:用于輸入/輸出驅(qū)動器的加電控制的系統(tǒng)與方法
      技術領域
      本發(fā)明一般地涉及集成電路。更具體地說,本發(fā)明提供了用于加電控制的系統(tǒng)與方法。僅僅作為示例,本發(fā)明已經(jīng)應用于輸入/輸出驅(qū)動器。但是應當認識到,本發(fā)明具有更廣闊的應用范圍。
      背景技術
      集成電路或“IC”已經(jīng)從單個硅芯片上制備的少數(shù)互連器件發(fā)展成為數(shù)以百萬計的器件。當前集成電路提供的性能和復雜度遠遠超出了最初的預想。為了在復雜度和電路密度(即,在給定的芯片面積上能夠封裝的器件數(shù)目)方面獲得進步,最小器件的特征尺寸(又被稱為器件“幾何圖形”)伴隨每一代集成電路的發(fā)展而變得更小?,F(xiàn)在制備的半導體器件的特征尺寸小于約1/4微米。
      日益增加的電路密度不僅提高了集成電路的性能和復雜度,也降低了消費者的成本。集成電路制造設備可能要花費數(shù)億甚至數(shù)十億美元。每個制造設備具有一定的晶圓產(chǎn)量。每個晶圓上具有一定數(shù)量的集成電路。因此,通過將集成電路的個體器件制備得更小,可以在每個晶圓上制備更多器件,這增加了制造設備的產(chǎn)出。把器件制備得更小非常有挑戰(zhàn)性,因為給定的工藝、器件布局和/或系統(tǒng)設計通常只能向下達到某個特征尺寸。這種限制的示例是輸入/輸出驅(qū)動器的性能。如果輸入/輸出驅(qū)動器操作在不確定的狀態(tài)下,則輸入/輸出短路(crowbar)電流可能變得很高,進而輸入/輸出總線甚至會變得阻塞。
      從上文可以看出,需要一種用于輸入/輸出驅(qū)動器的改進技術。

      發(fā)明內(nèi)容
      本發(fā)明一般地涉及集成電路。更具體地說,本發(fā)明提供了用于加電控制的系統(tǒng)與方法。僅僅作為示例,本發(fā)明已經(jīng)應用于輸入/輸出驅(qū)動器。但是應當認識到,本發(fā)明具有更廣闊的應用范圍。
      在具體實施例中,本發(fā)明提供了一種控制輸入/輸出驅(qū)動器的系統(tǒng)。該系統(tǒng)包括控制系統(tǒng),被配置接收第一供電電壓和第二供電電壓并產(chǎn)生控制信號;以及具有第一柵極、第一終端和第二終端的第一晶體管。第一柵極被配置接收所述控制信號,第一終端被配置接收第一供電電壓。此外,該系統(tǒng)包括具有第二柵極、第三終端和第四終端的第二晶體管,并且第二柵極耦合到第二終端。此外,該系統(tǒng)包括具有第三柵極、第五終端和第六終端的第三晶體管,并且第三柵極被配置接收所述控制信號。而且,該系統(tǒng)包括耦合到第四終端和第五終端的輸入/輸出焊盤(pad)。第一供電電壓可以至少等于第一電壓電平或第二電壓電平,第二電壓電平高于第一電壓電平,并且第二供電電壓可以至少等于第三電壓電平或第四電壓電平,第四電壓電平高于第三電壓電平。如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號指示第一控制狀態(tài),如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號指示第二控制狀態(tài)。如果所述控制信號指示第一控制狀態(tài),則第二晶體管和第三晶體管被關斷。
      在另一實施例中,一種控制輸入/輸出驅(qū)動器的系統(tǒng)包括控制系統(tǒng),被配置接收第一供電電壓和第二供電電壓并產(chǎn)生控制信號;以及具有第一柵極、第一終端和第二終端的第一晶體管。第一柵極被配置接收所述控制信號,第一終端被配置接收第一供電電壓。此外,該系統(tǒng)包括具有第二柵極、第三終端和第四終端的第二晶體管,并且第二柵極耦合到第二終端。此外,該系統(tǒng)包括具有第三柵極、第五終端和第六終端的第三晶體管,并且第三柵極被配置接收所述控制信號。而且,該系統(tǒng)包括耦合到第四終端和第五終端的輸入/輸出焊盤。所述控制系統(tǒng)包括具有第四柵極的第四晶體管,并且第四柵極被配置接收第二供電電壓。此外,控制系統(tǒng)包括反相器,被配置接收第二供電電壓并產(chǎn)生電壓信號;以及具有第五柵極和第七終端的第五晶體管。第五柵極被配置接收所述電壓信號。并且,控制系統(tǒng)包括第六晶體管。第六晶體管包括第六柵極,被耦合到第四晶體管和第五晶體管,并且被配置接收第一供電電壓。而且,控制系統(tǒng)包括第七晶體管。第七晶體管包括第七柵極和第八終端,被耦合到第四晶體管和第五晶體管,并且被配置接收第一供電電壓。
      在又一實施例中,一種控制輸入/輸出驅(qū)動器的方法包括接收第一供電電壓,接收第二供電電壓,處理與第一供電電壓和第二供電電壓相關聯(lián)的信息,以及至少基于與第一供電電壓和第二供電電壓相關聯(lián)的信息產(chǎn)生控制信號。此外,該方法包括處理與控制信號相關聯(lián)的信息,至少基于與控制信號相關聯(lián)的信息來接通或關斷第一晶體管,以及至少基于與控制信號相關聯(lián)的信息來接通或關斷第二晶體管。第一晶體管和第二晶體管耦合到輸入/輸出焊盤。第一供電電壓可以至少等于第一電壓電平或第二電壓電平,第二電壓電平高于第一電壓電平,并且第二供電電壓可以至少等于第三電壓電平或第四電壓電平,第四電壓電平高于第三電壓電平。如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號指示第一控制狀態(tài),并且如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號指示第二控制狀態(tài)。如果所述控制信號指示第一控制狀態(tài),則關斷第二晶體管和第一晶體管。
      通過本發(fā)明,實現(xiàn)了許多優(yōu)于傳統(tǒng)技術的優(yōu)點。本發(fā)明的一些實施例提供了加電控制信號,其可以在輸入/輸出電壓被加電而核心電壓還沒有被加電的情況下使輸入/輸出焊盤處于高阻抗態(tài)。本發(fā)明的某些實施例提供了加電控制信號,其在輸入/輸出電壓和核心電壓都被加電的情況下允許輸入/輸出焊盤正常工作。例如,輸入/輸出焊盤處于邏輯高態(tài)、邏輯低態(tài)或高阻抗態(tài)。本發(fā)明的一些實施例可以減少或消除高輸入/輸出短路電流,即使輸入/輸出電壓被加電而核心電壓還沒有被加電。本發(fā)明的某些實施例可以減少或消除總線阻塞,即使輸入/輸出電壓被加電而核心電壓還沒有被加電。取決于實施例,可以實現(xiàn)這些優(yōu)點中的一個或多個。在本說明書尤其在下文中將詳細描述這樣和那樣的優(yōu)點。
      參考隨后的詳細說明和附圖,可以更全面地理解本發(fā)明的各種其它目的、特征和優(yōu)點。


      圖1是用于輸入/輸出驅(qū)動器的現(xiàn)有簡化系統(tǒng);圖2A和2B示出了根據(jù)本發(fā)明實施例的簡化加電控制系統(tǒng)和輸入/輸出系統(tǒng);圖3是根據(jù)本發(fā)明實施例的控制系統(tǒng)和輸入/輸出系統(tǒng)的操作的簡化示圖;圖4是根據(jù)本發(fā)明另一實施例的簡化加電控制系統(tǒng)。
      具體實施例方式
      本發(fā)明一般地涉及集成電路。更具體地說,本發(fā)明提供了用于加電控制的系統(tǒng)與方法。僅僅作為示例,本發(fā)明已經(jīng)應用于輸入/輸出驅(qū)動器。但是應當認識到,本發(fā)明具有更廣闊的應用范圍。
      圖1是用于輸入/輸出驅(qū)動器的現(xiàn)有簡化系統(tǒng)。輸入/輸出驅(qū)動器110包括晶體管120、122、124和126,并且由輸入電壓130和輸出使能信號132控制。例如,輸入電壓130是核心供電電壓。當核心供電電壓還沒有被加電而輸入/輸出供電電壓已經(jīng)加電時,輸入/輸出驅(qū)動器110工作在不確定狀態(tài)下。例如,如果晶體管120、122、124和126都被接通,則輸入/輸出短路電流變得很高。此外,輸入/輸出總線甚至會變得阻塞。
      圖2A和2B示出了根據(jù)本發(fā)明實施例的簡化加電控制系統(tǒng)和輸入/輸出系統(tǒng)。該圖僅僅是示例,其不應當不適當?shù)叵拗茩嗬蟮姆秶1绢I域普通技術人員將認識到許多變化、替換和修改形式。加電控制系統(tǒng)200包括下述組件1.晶體管210和212;2.晶體管220和222;3.反相器230。
      盡管已經(jīng)使用一組選定的組件來描述控制系統(tǒng)200,但是可以存在許多替換、修改和變化形式。例如,一些組件可以被擴展和/或合并??梢栽谏厦嫣岬降慕M件中插入其它的組件。取決于實施例,組件的布局可以彼此交替。例如,系統(tǒng)200向輸入/輸出系統(tǒng)250提供加電控制信號。在另一示例中,系統(tǒng)200是輸入/輸出電源單元的部件??梢栽诒菊f明書尤其在下文中找到對這些組件的進一步描述。
      例如,晶體管220和222是PMOS晶體管。晶體管220和222的源極每個都偏置到輸入/輸出供電電壓。在另一示例中,晶體管210和212是NMOS晶體管。晶體管210的柵極被偏置到核心供電電壓。核心供電電壓還被反相器230所接收。反相器將其輸出發(fā)送到晶體管212的柵極。晶體管210的漏極連接到晶體管220的漏極和晶體管222的柵極。晶體管212的漏極連接到晶體管222的漏極和晶體管220的柵極。晶體管210和212的源極每個都被偏置到地電壓。在節(jié)點240處,加電控制信號242例如被提供到輸入/輸出系統(tǒng)250。
      如圖2B所示,輸入/輸出系統(tǒng)250包括下述組件1.晶體管260、262、264和266;2.晶體管270、272、274和276;3.輸入/輸出焊盤280;4.與非門290;5.反相器292;6.或非門294。
      盡管已經(jīng)使用一組選定的組件來描述輸入/輸出系統(tǒng)250,但是可以存在許多替換、修改和變化形式。例如,一些組件可以被擴展和/或合并??梢栽谏厦嫣岬降慕M件中插入其它的組件。取決于實施例,組件的布局可以彼此交替。例如,輸入/輸出系統(tǒng)250從加電控制系統(tǒng)200接收加電控制信號。在另一示例中,輸入/輸出系統(tǒng)250是輸入/輸出單元的部件??梢栽诒菊f明書尤其在下文中找到對這些組件的進一步描述。
      在節(jié)點282處,輸入/輸出系統(tǒng)250接收控制信號242。例如,晶體管260、262和270是PMOS晶體管,并且晶體管264和266是NMOS晶體管。在另一示例中,晶體管260、262、264和266是輸入/輸出驅(qū)動器的部件。晶體管270和264的柵極每個都接收控制信號242。晶體管270的漏極直接連接到晶體管262的柵極。晶體管262和264的漏極連接到輸入/輸出焊盤280。晶體管270和260的源極被偏置到輸入/輸出供電電壓,并且晶體管266和276的源極被偏置到地電壓。
      此外,晶體管260的漏極連接到晶體管262的源極,并且晶體管264的源極連接到晶體管266的漏極。例如,晶體管272是PMOS晶體管。在另一示例中,PMOS晶體管260、262、270和272每個都是在n型阱中制備的,其中n型阱被偏置到預定電壓。如圖2B所示,輸入/輸出系統(tǒng)250在節(jié)點284處接收信號252,在節(jié)點286處接收信號254。例如,信號252至少等于零伏特或核心供電電壓。在另一示例中,信號254是輸出使能信號。并且,晶體管260的柵極偏壓受至少基于信號252和254的與非門290控制。晶體管266的柵極偏壓受至少基于信號252和254的或非門294和反相器292控制。
      圖3是根據(jù)本發(fā)明實施例的控制系統(tǒng)200和輸入/輸出系統(tǒng)250的操作的簡化示圖。該圖僅僅是示例,其不應當不適當?shù)叵拗茩嗬蟮姆秶1绢I域普通技術人員將認識到許多變化、替換和修改形式。在圖3中,曲線310代表在約時間t1處從低電壓電平升高到高電壓電平的輸入/輸出供電電壓。曲線320代表在約時間t2處從低電壓電平升高到高電壓電平的核心供電電壓。時間t2晚于時間t1。例如,輸入/輸出供電電壓的低電壓電平和核心供電電壓的低電壓電平每個都等于0伏特。在另一示例中,輸入/輸出供電電壓的高電壓電平等于3.3伏特。在另一示例中,核心供電電壓的高電壓電平等于1.2伏特。
      輸入/輸出供電電壓和核心供電電壓被控制系統(tǒng)200接收。作為響應,控制系統(tǒng)200輸出控制信號242。如圖3所示,曲線330代表在約時間t2處從低電壓電平升高到高電壓電平的控制信號。控制信號242保持低電壓電平直到約時間t2。在時間t2之后,控制信號從低電壓電平升高到高電壓電平。例如,低電壓電平等于0伏特。在另一示例中,控制信號242的高電壓電平等于輸入/輸出供電電壓的高電壓電平。在另一實施例中,控制信號242的高電壓電平等于3.3伏特。
      在時間t1之前,輸入/輸出供電電壓和核心供電電壓都處于它們相應的低電壓電平。作為響應,控制信號242也處于它的低電壓電平。在時間t1和時間t2之間,輸入/輸出供電電壓從低電壓電平升高到它的高電壓電平,但是核心供電電壓保持在低電壓電平。作為響應,控制信號242保持在它的低電壓電平。在時間t2之后,核心供電電壓升高到它的高電壓電平,同時輸入/輸出供電電壓保持在它的高電壓電平。作為響應,控制信號242從低電壓電平升高到它的高電壓電平。
      在一個實施例中,控制信號242被晶體管270和264的柵極接收。如果控制信號242處于它的低電壓電平且輸入/輸出供電電壓處于它的高電壓電平,則晶體管270的漏極向晶體管262的柵極提供高電壓電平。在約時間t1和時間t2之間,晶體管262和264都被關斷。輸入/輸出焊盤280處于高阻抗態(tài)。如果控制信號242處于它的高電壓電平,則晶體管264接通而晶體管270關斷。作為響應,晶體管262的柵極偏壓至少由至少基于輸入/輸出供電電壓和信號254的晶體管272、274和276控制。
      如上所述以及這里進一步強調(diào)的,圖2A、2B和圖3僅僅是示例,其不應當不適當?shù)叵拗茩嗬蟮姆秶1绢I域普通技術人員將認識到許多變化、替換和修改形式。例如,圖4是根據(jù)本發(fā)明另一實施例的簡化加電控制系統(tǒng)200。該圖僅僅是示例,其不應當不適當?shù)叵拗茩嗬蟮姆秶?。本領域普通技術人員將認識到許多變化、替換和修改形式。加電控制系統(tǒng)200除了包括晶體管210、212、220和222以及反相器230之外,還包括反相器320和330。在節(jié)點240處,控制信號242被輸出到反相器320,反相器320還耦合到反相器330。反相器330在節(jié)點310處產(chǎn)生加電控制信號340。例如,控制信號340在節(jié)點282處被輸入/輸出系統(tǒng)250接收,并且被用來偏置晶體管270和264的柵極。
      在另一實施例中,一種控制輸入/輸出驅(qū)動器的系統(tǒng)包括控制系統(tǒng),被配置接收第一供電電壓和第二供電電壓并產(chǎn)生控制信號;以及具有第一柵極、第一終端和第二終端的第一晶體管。第一柵極被配置接收所述控制信號,第一終端被配置接收第一供電電壓。此外,該系統(tǒng)包括具有第二柵極、第三終端和第四終端的第二晶體管,并且第二柵極耦合到第二終端。此外,該系統(tǒng)包括具有第三柵極、第五終端和第六終端的第三晶體管,并且第三柵極被配置接收所述控制信號。而且,該系統(tǒng)包括耦合到第四終端和第五終端的輸入/輸出焊盤。第一供電電壓可以至少等于第一電壓電平或第二電壓電平,第二電壓電平高于第一電壓電平,并且第二供電電壓可以至少等于第三電壓電平或第四電壓電平,第四電壓電平高于第三電壓電平。如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號指示第一控制狀態(tài),如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號指示第二控制狀態(tài)。如果所述控制信號指示第一控制狀態(tài),則第二晶體管和第三晶體管被關斷。例如,該系統(tǒng)是根據(jù)系統(tǒng)200和250實現(xiàn)的。
      在另一實施例中,一種控制輸入/輸出驅(qū)動器的系統(tǒng)包括控制系統(tǒng),被配置接收第一供電電壓和第二供電電壓并產(chǎn)生控制信號;以及具有第一柵極、第一終端和第二終端的第一晶體管。第一柵極被配置接收所述控制信號,第一終端被配置接收第一供電電壓。此外,該系統(tǒng)包括具有第二柵極、第三終端和第四終端的第二晶體管,并且第二柵極耦合到第二終端。此外,該系統(tǒng)包括具有第三柵極、第五終端和第六終端的第三晶體管,并且第三柵極被配置接收所述控制信號。而且,該系統(tǒng)包括耦合到第四終端和第五終端的輸入/輸出焊盤。所述控制系統(tǒng)包括具有第四柵極的第四晶體管,并且第四柵極被配置接收第二供電電壓。此外,控制系統(tǒng)包括反相器,被配置接收第二供電電壓并產(chǎn)生電壓信號;以及具有第五柵極和第七終端的第五晶體管。第五柵極被配置接收所述電壓信號。并且,控制系統(tǒng)包括第六晶體管。第六晶體管包括第六柵極,被耦合到第四晶體管和第五晶體管,并且被配置接收第一供電電壓。而且,控制系統(tǒng)包括第七晶體管。第七晶體管包括第七柵極和第八終端,被耦合到第四晶體管和第五晶體管,并且被配置接收第一供電電壓。例如,該系統(tǒng)是根據(jù)系統(tǒng)200和250實現(xiàn)的。
      在又一實施例中,一種控制輸入/輸出驅(qū)動器的方法包括接收第一供電電壓,接收第二供電電壓,處理與第一供電電壓和第二供電電壓相關聯(lián)的信息,以及至少基于與第一供電電壓和第二供電電壓相關聯(lián)的信息產(chǎn)生控制信號。此外,該方法包括處理與控制信號相關聯(lián)的信息,至少基于與控制信號相關聯(lián)的信息來接通或關斷第一晶體管,以及至少基于與控制信號相關聯(lián)的信息來接通或關斷第二晶體管。第一晶體管和第二晶體管耦合到輸入/輸出焊盤。第一供電電壓可以至少等于第一電壓電平或第二電壓電平,第二電壓電平高于第一電壓電平,并且第二供電電壓可以至少等于第三電壓電平或第四電壓電平,第四電壓電平高于第三電壓電平。如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號指示第一控制狀態(tài),并且如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號指示第二控制狀態(tài)。如果所述控制信號指示第一控制狀態(tài),則關斷第二晶體管和第一晶體管。例如,該方法是由系統(tǒng)200和250執(zhí)行的。
      本發(fā)明具有眾多優(yōu)點。本發(fā)明的一些實施例提供了加電控制信號,其可以在輸入/輸出供電電壓被加電而核心供電電壓還沒有被加電的情況下使輸入/輸出焊盤處于高阻抗態(tài)。本發(fā)明的某些實施例提供了加電控制信號,其在輸入/輸出供電電壓和核心供電電壓都被加電的情況下允許輸入/輸出焊盤正常工作。例如,輸入/輸出焊盤處于邏輯高態(tài)、邏輯低態(tài)或高阻抗態(tài)。本發(fā)明的一些實施例可以減少或消除高輸入/輸出短路電流,即使輸入/輸出供電電壓被加電而核心供電電壓還沒有被加電。本發(fā)明的某些實施例可以減少或消除總線阻塞,即使輸入/輸出供電電壓被加電而核心供電電壓還沒有被加電。
      還應當理解,這里所描述的示例和實施例只是為了說明的目的,本領域的普通技術人員可以根據(jù)上述實施例對本發(fā)明進行各種修改和變化。這些修改和變化都在本申請的精神和范圍內(nèi),并且也在權利要求的范圍內(nèi)。
      權利要求
      1.一種控制輸入/輸出驅(qū)動器的系統(tǒng),所述系統(tǒng)包括控制系統(tǒng),被配置接收第一供電電壓和第二供電電壓并產(chǎn)生控制信號;具有第一柵極、第一終端和第二終端的第一晶體管,第一柵極被配置接收所述控制信號,第一終端被配置接收第一供電電壓;具有第二柵極、第三終端和第四終端的第二晶體管,第二柵極耦合到第二終端;具有第三柵極、第五終端和第六終端的第三晶體管,第三柵極被配置接收所述控制信號;耦合到第四終端和第五終端的輸入/輸出焊盤;其中第一供電電壓可以至少等于第一電壓電平或第二電壓電平,第二電壓電平高于第一電壓電平;第二供電電壓可以至少等于第三電壓電平或第四電壓電平,第四電壓電平高于第三電壓電平;如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號指示第一控制狀態(tài);如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號指示第二控制狀態(tài);如果所述控制信號指示第一控制狀態(tài),則第二晶體管和第三晶體管被關斷。
      2.如權利要求1所述的系統(tǒng),還包括具有第四柵極、第七終端和第八終端的第四晶體管,第七終端被配置接收第一供電電壓,第八終端耦合到第三終端;具有第五柵極、第九終端和第十終端的第五晶體管,第九終端耦合到第六終端,第十終端被配置接收預定電壓電平。
      3.如權利要求2所述的系統(tǒng),其中所述預定電壓電平是地電壓電平。
      4.如權利要求2所述的系統(tǒng),其中所述輸入/輸出驅(qū)動器包括第二晶體管、第三晶體管、第四晶體管和第五晶體管。
      5.如權利要求1所述的系統(tǒng),其中第一晶體管包括第一PMOS晶體管;第二晶體管包括第二PMOS晶體管;第三晶體管包括NMOS晶體管。
      6.如權利要求1所述的系統(tǒng),其中第一供電電壓是輸入/輸出供電電壓。
      7.如權利要求1所述的系統(tǒng),其中第二供電電壓是核心供電電壓。
      8.如權利要求1所述的系統(tǒng),其中如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號與第五電壓電平相關聯(lián);如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號與第六電壓電平相關聯(lián);第五電壓電平與第六電壓電平不同。
      9.如權利要求1所述的系統(tǒng),其中第二電壓電平與第四電壓電平不同。
      10.一種控制輸入/輸出驅(qū)動器的系統(tǒng),所述系統(tǒng)包括控制系統(tǒng),被配置接收第一供電電壓和第二供電電壓并產(chǎn)生控制信號;具有第一柵極、第一終端和第二終端的第一晶體管,第一柵極被配置接收所述控制信號,第一終端被配置接收第一供電電壓;具有第二柵極、第三終端和第四終端的第二晶體管,第二柵極耦合到第二終端;具有第三柵極、第五終端和第六終端的第三晶體管,第三柵極被配置接收所述控制信號;耦合到第四終端和第五終端的輸入/輸出焊盤;其中所述控制系統(tǒng)包括具有第四柵極的第四晶體管,第四柵極被配置接收第二供電電壓;反相器,被配置接收第二供電電壓并產(chǎn)生電壓信號;具有第五柵極和第七終端的第五晶體管,第五柵極被配置接收所述電壓信號第六晶體管,具有第六柵極,被耦合到第四晶體管和第五晶體管并且被配置接收第一供電電壓;第七晶體管,具有第七柵極和第八終端,被耦合到第四晶體管和第五晶體管并且被配置接收第一供電電壓。
      11.如權利要求10所述的系統(tǒng),其中第七終端、第八終端和第六柵極在節(jié)點處彼此連接;所述控制信號在所述節(jié)點處被產(chǎn)生。
      12.如權利要求10所述的系統(tǒng),其中第一供電電壓可以至少等于第一電壓電平或第二電壓電平,第二電壓電平高于第一電壓電平;第二供電電壓可以至少等于第三電壓電平或第四電壓電平,第四電壓電平高于第三電壓電平;如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號指示第一控制狀態(tài);如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號指示第二控制狀態(tài);如果所述控制信號指示第一控制狀態(tài),則第二晶體管和第三晶體管被關斷。
      13.如權利要求10所述的系統(tǒng),其中第四晶體管包括第一NMOS晶體管;第五晶體管包括第二NMOS晶體管;第六晶體管包括第一PMOS晶體管;第七晶體管包括第二PMOS晶體管。
      14.如權利要求10所述的系統(tǒng),其中第一供電電壓是輸入/輸出供電電壓。
      15.如權利要求10所述的系統(tǒng),其中第二供電電壓是核心供電電壓。
      16.如權利要求10所述的系統(tǒng),其中如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號與第五電壓電平相關聯(lián);如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號與第六電壓電平相關聯(lián);第五電壓電平與第六電壓電平不同。
      17.一種控制輸入/輸出驅(qū)動器的方法,所述方法包括接收第一供電電壓;接收第二供電電壓;處理與第一供電電壓和第二供電電壓相關聯(lián)的信息;至少基于與第一供電電壓和第二供電電壓相關聯(lián)的信息產(chǎn)生控制信號;處理與所述控制信號相關聯(lián)的信息;至少基于與所述控制信號相關聯(lián)的信息來接通或關斷第一晶體管;至少基于與所述控制信號相關聯(lián)的信息來接通或關斷第二晶體管;其中第一晶體管和第二晶體管耦合到輸入/輸出焊盤;第一供電電壓可以至少等于第一電壓電平或第二電壓電平,第二電壓電平高于第一電壓電平;第二供電電壓可以至少等于第三電壓電平或第四電壓電平,第四電壓電平高于第三電壓電平;如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號指示第一控制狀態(tài);如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號指示第二控制狀態(tài);如果所述控制信號指示第一控制狀態(tài),則關斷第一晶體管和第二晶體管。
      18.如權利要求17所述的方法,其中第一供電電壓是輸入/輸出供電電壓。
      19.如權利要求17所述的方法,其中第二供電電壓是核心供電電壓。
      20.如權利要求17所述的方法,其中如果第一供電電壓等于第二電壓電平且第二供電電壓等于第三電壓電平,則所述控制信號與第五電壓電平相關聯(lián);如果第一供電電壓等于第二電壓電平且第二供電電壓等于第四電壓電平,則所述控制信號與第六電壓電平相關聯(lián);第五電壓電平與第六電壓電平不同。
      全文摘要
      本發(fā)明公開了一種控制輸入/輸出驅(qū)動器的系統(tǒng)與方法。該系統(tǒng)包括控制系統(tǒng),被配置接收第一供電電壓和第二供電電壓并產(chǎn)生控制信號;以及具有第一柵極、第一終端和第二終端的第一晶體管。第一柵極被配置接收所述控制信號,第一終端被配置接收第一供電電壓。此外,該系統(tǒng)包括具有第二柵極、第三終端和第四終端的第二晶體管,并且第二柵極耦合到第二終端。此外,該系統(tǒng)包括具有第三柵極、第五終端和第六終端的第三晶體管,并且第三柵極被配置接收所述控制信號。而且,該系統(tǒng)包括耦合到第四終端和第五終端的輸入/輸出焊盤。
      文檔編號H03K17/687GK1941624SQ200510030369
      公開日2007年4月4日 申請日期2005年9月27日 優(yōu)先權日2005年9月27日
      發(fā)明者俞大立, 王磊, 答利安 申請人:中芯國際集成電路制造(上海)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1