国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      計數(shù)器電路結(jié)構(gòu)及其應(yīng)用的電子裝置的制作方法

      文檔序號:7510978閱讀:331來源:國知局
      專利名稱:計數(shù)器電路結(jié)構(gòu)及其應(yīng)用的電子裝置的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種計數(shù)器電路結(jié)構(gòu),特別是涉及一種適用于計算數(shù)字信號的 信號寬度的計數(shù)器電路結(jié)構(gòu),及其應(yīng)用的電子裝置。
      背景技術(shù)
      數(shù)字邏輯電路中,計數(shù)器(Timer counter)電路結(jié)構(gòu)為一種應(yīng)用相當(dāng)廣 泛的電路種類。計數(shù)器電路常被應(yīng)用于譯碼系統(tǒng)中,作為數(shù)字信號的信號寬度 計算器制。請參閱圖1、 2、 3,圖1以及圖2為現(xiàn)有技術(shù)的計數(shù)器電路結(jié)構(gòu)1 的系統(tǒng)結(jié)構(gòu)示意圖,圖2為圖1的計數(shù)器模塊10的電路結(jié)構(gòu)示意圖,圖3為 數(shù)字信號R與反相數(shù)字信號R'的時序示意圖。圖1、 2的計數(shù)器電路結(jié)構(gòu)1 適用于計算數(shù)字信號R的信號寬度。
      所述的數(shù)字信號R的信號型態(tài)專指一不歸零(Non-return to zero, NRZ) 碼,其為連續(xù)的高準(zhǔn)位(邏輯值二l)信號與低準(zhǔn)位(邏輯值二0)信號所組成。 一般而言,紅外線遙控信號(Infra-red Remote-control signal)的信號型 態(tài)即為一種不歸零碼。遙控信號接收器(Receiver)接收紅外線遙控信號后, 必須對遙控信號譯碼,以解析出遙控信號所傳達的信息。
      為了對數(shù)字信號R連續(xù)雙相計數(shù),如圖1所示,計數(shù)器電路結(jié)構(gòu)1包括一 計數(shù)器模塊10以及二緩存器模塊12、 14。計數(shù)器模塊10連續(xù)地對輸入的頻 率信號Clk計數(shù)。此外,計數(shù)器模塊10同時接收一致能信號En,致能信號En 依據(jù)外部是否輸入數(shù)字信號R來控制計數(shù)器模塊10是否進行計數(shù)。當(dāng)外部尚 未輸入數(shù)字信號R時,致能信號En可控制計數(shù)器模塊10停止計數(shù),以節(jié)省功 率消耗;當(dāng)外部輸入數(shù)字信號R時,致能信號En再致動計數(shù)器模塊10計數(shù)。
      圖2中,計數(shù)器模塊10包括了一與門100以及多個相互串接的計數(shù)器102、 104、 106、 108,其中各個計數(shù)器102、 104、 106、 108分別由一觸發(fā)器(Flip-f lop) 所構(gòu)成。與門100同時輸入頻率信號Clk以及致能信號En,因此,當(dāng)致能信 號En為高準(zhǔn)位時,頻率信號Clk可被輸入計數(shù)器102、 104、 106、 108,以被
      計數(shù)。緩存器模塊12、 14同時耦接于計數(shù)器模塊10,緩存器模塊12、 14分 別由多個閂鎖緩存器(Latch register)所構(gòu)成,并分別由數(shù)字信號R與反相 數(shù)字信號R'所控制。當(dāng)數(shù)字信號R與反相數(shù)字信號R'由高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn) 位時,各個計數(shù)器102、 104、 106、 108的計數(shù)值即分別存取到緩存器模塊12、 14中。
      接著,進一步利用圖3的數(shù)字信號R與反相數(shù)字信號R'的時序,配合說 明計數(shù)器電路結(jié)構(gòu)1的運作機制。計數(shù)器模塊10持續(xù)對輸入的頻率信號Clk 計數(shù),當(dāng)時間T4。 仁時,計數(shù)器模塊10持續(xù)對頻率信號Clk計數(shù),當(dāng)時間 T二L時,計數(shù)器模塊10相當(dāng)于計算了信號寬度!Y。相對于頻率信號Clk的周期 數(shù),此時,反相數(shù)字信號R'由高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn)位,計數(shù)器模塊10即將計 算的數(shù)值儲存至內(nèi)存模塊14中,而計數(shù)器102、 104、 106、 108并被重置以重 新計數(shù)。當(dāng)時間T二tr"時,計數(shù)器模塊10持續(xù)對頻率信號Clk計數(shù),當(dāng)時間 T二h時,計數(shù)器模塊10相當(dāng)于計算了信號寬度K相對于頻率信號Clk的周期 數(shù),此時,數(shù)字信號R由高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn)位,計數(shù)器模塊10所計算的數(shù)值 即被存取至緩存器模塊12中,而計數(shù)器102、 104、 106、 108并被重置以重新 計數(shù)。同樣地,當(dāng)時間T^3時,計數(shù)器模塊10計算了數(shù)字信號R信號寬度Tu 相對于頻率信號Clk的周期數(shù),此時,反相數(shù)字信號R'由高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn) 位,計數(shù)器模塊10所計算的數(shù)值即被存取至緩存器模塊14中,且計數(shù)器102、 104、 106、 108又被重置以重新計數(shù)。簡單來說,緩存器模塊12、 14分別計 算數(shù)字信號R與反相數(shù)字信號R'的高準(zhǔn)位信號寬度,進而達到對數(shù)字信號R 高低準(zhǔn)位信號連續(xù)計數(shù)的目的。
      上述現(xiàn)有技術(shù)的計數(shù)器電路結(jié)構(gòu)1必須利用一個計數(shù)器模塊10與兩個緩 存器模塊12、 14來實現(xiàn),因此,當(dāng)位數(shù)增加時,其中使用的邏輯電路組件數(shù) 量將隨位數(shù)的三倍增加,致使計數(shù)器電路結(jié)構(gòu)1所占用集成電路芯片的面積與 消耗功率也同時提高。隨著數(shù)字電路結(jié)構(gòu)日益復(fù)雜化,復(fù)加以集成電路芯片小 型化趨勢的要求,需要運用設(shè)計巧思進一步改進計數(shù)器電路結(jié)構(gòu),使計數(shù)器電 路結(jié)構(gòu)更符合集成電路設(shè)計的要求。

      發(fā)明內(nèi)容
      本發(fā)明所要解決的問題在于,提供一種計數(shù)器(Timer counter)電路結(jié)
      構(gòu)及其應(yīng)用的電子裝置,其通過--第一計數(shù)器模塊與一第二計數(shù)器模塊分別計 算數(shù)字信號高準(zhǔn)位與低準(zhǔn)位的信號寬度數(shù)值,可簡化計數(shù)器電路結(jié)構(gòu)的邏輯電 路。
      本發(fā)明公開了一種計數(shù)器電路結(jié)構(gòu),適用于計算一數(shù)字信號相對于一頻率 信號的周期數(shù),其中該數(shù)字信號的信號型態(tài)為一不歸零碼,該計數(shù)器電路結(jié)構(gòu) 包括
      一第一計數(shù)器模塊,接收該數(shù)字信號以及該頻率信號,該第一計數(shù)器模塊 于該數(shù)字信號為高準(zhǔn)位時,計算該數(shù)字信號的信號寬度相對于該頻率信號的周 期數(shù);以及
      一第二計數(shù)器模塊,接收該數(shù)字信號的反相信號以及該頻率信號,該第二 計數(shù)器模塊于該數(shù)字信號的反相信號為高準(zhǔn)位時,計算該數(shù)字信號的反相信號 的信號寬度相對于該頻率信號的周期數(shù)。
      所述的計數(shù)器電路結(jié)構(gòu),還包括一反相器,以接收該數(shù)字信號,并產(chǎn)生該 數(shù)字信號的反相信號輸出至該第二計數(shù)器模塊,該第一計數(shù)器模塊以及該第二 計數(shù)器模塊分別包括多個相互串接的計數(shù)器,該第一計數(shù)器模塊及該第二計數(shù) 器模塊分別所具有的該多個計數(shù)器分別計算該數(shù)字信號的高準(zhǔn)位信號寬度相 對于該頻率信號的周期數(shù),以及該數(shù)字信號的反相信號的高準(zhǔn)位信號寬度相對 于該頻率信號的周期數(shù),其中該多個計數(shù)器分別由一觸發(fā)器所構(gòu)成。
      該第一計數(shù)器模塊以及該第二計數(shù)器模塊分別具有一第一計數(shù)控制單元 以及一第二計數(shù)控制單元,該第一計數(shù)控制單元以及該第二計數(shù)控制單元分別 控制該頻率信號分別于該數(shù)字信號以及該數(shù)字信號的反相信號為高準(zhǔn)位時,輸 入該第一計數(shù)器模塊以及該第二計數(shù)器模塊各自的多個計數(shù)器。
      該第一計數(shù)控制單元接收該數(shù)字信號以及該頻率信號,當(dāng)該數(shù)字信號由低 準(zhǔn)位轉(zhuǎn)變?yōu)楦邷?zhǔn)位時,該第一計數(shù)控制單元控制該頻率信號開始輸入該第一計 數(shù)器模塊的該多個計數(shù)器,該第一計數(shù)器模塊的該多個計數(shù)器開始計算該頻率 信號的周期數(shù)。
      當(dāng)該數(shù)字信號由高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn)位時,該第一計數(shù)控制單元控制該頻率 信號停止輸入該第一計數(shù)器模塊的該多個計數(shù)器,該第一計數(shù)器模塊的該多個 計數(shù)器即停止計數(shù)。
      該第二計數(shù)控制單元接收該數(shù)字信號的反相信號以及該頻率信號,當(dāng)該數(shù)
      字信號的反相信號由低準(zhǔn)位轉(zhuǎn)變?yōu)楦邷?zhǔn)位時,該第二計數(shù)控制單元控制該頻率 信號開始輸入該第二計數(shù)器模塊的該多個計數(shù)器,該第二計數(shù)器模塊的該多個 計數(shù)器開始計算該頻率信號的周期數(shù)。
      當(dāng)該數(shù)字信號的反相信號由高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn)位時,該第二計數(shù)控制單元 控制該頻率信號停止輸入該第二計數(shù)器模塊的該多個計數(shù)器,該第二計數(shù)器模 塊的該多個計數(shù)器即停止計數(shù)。
      該第一計數(shù)控制單元以及該第二計數(shù)單元分別包括一與門電路。
      本發(fā)明還公開了一種電子裝置,包括
      一接收模塊,接收一前置信號,并將該前置信號轉(zhuǎn)換為該數(shù)字信號輸出至 該計數(shù)器電路結(jié)構(gòu);以及
      一頻率產(chǎn)生模塊,產(chǎn)生該頻率信號輸出至該計數(shù)器電路結(jié)構(gòu)。
      所述的電子裝置,還包括一第一噪聲抑制模塊以及一第二噪聲抑制模塊, 該第一噪聲抑制模塊耦接于該接收模塊以及該第一計數(shù)器模塊之間,該第二噪 聲抑制模塊耦接于該接收模塊以及該第二計數(shù)器模塊之間,該第一噪聲抑制模 塊以及該第二噪聲抑制模塊抑制該數(shù)字信號的信號噪聲。
      所述的電子裝置,為一紅外線遙控信號接收器。
      本發(fā)明的計數(shù)器電路結(jié)構(gòu)與電子裝置利用一第一計數(shù)器模塊以及一第二 計數(shù)器模塊分別計算數(shù)字信號的高、低準(zhǔn)位信號寬度相對于頻率信號的周期 數(shù),以達到對數(shù)字信號連續(xù)雙相計數(shù)的目的。相對于現(xiàn)有技術(shù)以一計數(shù)器模塊 以及二緩存器模塊所組成的電路結(jié)構(gòu),本發(fā)明的計數(shù)器電路結(jié)構(gòu)明顯地較為簡 化,而可減少電路結(jié)構(gòu)的邏輯電路組件用量,可進而降低電路結(jié)構(gòu)所占用的面 積與消耗的功率,從而更利于集成電路的應(yīng)用。
      以上的概述與接下來的詳細說明及附圖,皆是為了能進一步說明本發(fā)明為 達成預(yù)定目的所采取的方式、手段及功效。而有關(guān)本發(fā)明的其它目的及優(yōu)點, 將在后續(xù)的說明及圖式中加以闡述。


      圖1為現(xiàn)有技術(shù)的計數(shù)器電路結(jié)構(gòu)的系統(tǒng)結(jié)構(gòu)示意圖; 圖2為圖1的計數(shù)器模塊的電路結(jié)構(gòu)示意圖3為圖1及圖2的數(shù)字信號R與反相數(shù)字信號R'的時序示意圖4為本發(fā)明的計數(shù)器電路結(jié)構(gòu)的系統(tǒng)結(jié)構(gòu)示意圖5為本發(fā)明的計數(shù)器電路結(jié)構(gòu)的一實施例的系統(tǒng)結(jié)構(gòu)示意圖;以及
      圖6為本發(fā)明的電子裝置的系統(tǒng)結(jié)構(gòu)示意圖。
      其中,附圖標(biāo)記.-
      1、 2:計數(shù)器電路結(jié)構(gòu) 10:計數(shù)器模塊
      100:與門
      102、 104、 106、 108、 202、 204、 206、 208、 222、 224、 226、 228:計數(shù)
      12、 14:緩存器模塊 200:第一計數(shù)控制單元 220:第二計數(shù)控制單元 32:接收模塊
      36:第二噪聲抑制模塊 Clk:頻率信號
      Ou、 012、 013、 014、 021、 022、 023、 0
      P:前置信號 R':反相數(shù)字信號
      24:
      第一計數(shù)器模塊 第二計數(shù)器模塊 反相器
      第一噪聲抑制模塊 頻率產(chǎn)生模塊 致能信號
      20 22 24 34 38 En 輸出埠
      R.-數(shù)字信號
      具體實施例方式
      本發(fā)明基于以觸發(fā)器(Flip-flop)所構(gòu)成的計數(shù)器具備暫存數(shù)值的功能, 因此,針對信號的連續(xù)雙相計數(shù),是利用兩組計數(shù)器分別計算高準(zhǔn)位(邏輯值 =1)與低準(zhǔn)位(邏輯值=0)的信號寬度,以簡化現(xiàn)有技術(shù)的計數(shù)器電路結(jié)構(gòu)。
      首先,請參閱圖4,該圖為本發(fā)明的計數(shù)器電路結(jié)構(gòu)2的系統(tǒng)結(jié)構(gòu)示意圖。 此計數(shù)器電路結(jié)構(gòu)2適用于計算一數(shù)字信號R相對于一頻率信號Clk的周期 數(shù),所述的數(shù)字信號R的信號型態(tài)專指一不歸零(Non-return to zero, NRZ) 碼,其為連續(xù)的高準(zhǔn)位(邏輯值=1)信號與低準(zhǔn)位(邏輯值=0)信號所組成。
      如圖4所示,計數(shù)器電路結(jié)構(gòu)2包括一第一計數(shù)器模塊20以及一第二計 數(shù)器模塊22。第一計數(shù)器模塊20接收數(shù)字信號R以及頻率信號Clk。第一計 數(shù)器模塊20于數(shù)字信號R為高準(zhǔn)位時,計算數(shù)字信號R的信號寬度相對于頻 率信號Clk的周期數(shù)。第二計數(shù)器模塊22接收反相數(shù)字信號R'以及頻率信 號Clk,所述的反相數(shù)字信號R'為數(shù)字信號R的反相信號。第二計數(shù)器模塊
      22于反相數(shù)字信號R'為高準(zhǔn)位時,計算反相數(shù)字信號R'的高準(zhǔn)位信號寬度 相對于頻率信號Clk的周期數(shù)。因此,實際上,第二計數(shù)器模塊24相當(dāng)于計 算數(shù)字信號R的低準(zhǔn)位信號寬度相對于頻率信號Clk的周期數(shù)。
      換言之,第一計數(shù)器模塊20與第二計數(shù)器模塊22分別被數(shù)字信號R與反 相數(shù)字信號R'的信號正緣(低準(zhǔn)位轉(zhuǎn)變?yōu)楦邷?zhǔn)位)觸發(fā)進行計數(shù),且被數(shù)字 信號R與反相數(shù)字信號R'的信號負緣(高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn)位)觸發(fā)停止計數(shù)。 因此,第一計數(shù)器模塊20計算數(shù)字信號R的高準(zhǔn)位信號寬度相對于頻率信號 Clk的周期數(shù),相反地,第二計數(shù)器模塊22計算數(shù)字信號R'的低準(zhǔn)位信號寬 度相對于頻率信號Clk的周期數(shù),從而數(shù)字信號R可被第一計數(shù)器模塊20以 及第二計數(shù)器模塊22所連續(xù)計數(shù)。
      接著,請參閱圖5,該圖為本發(fā)明的計數(shù)器電路結(jié)構(gòu)2的一實施例的系統(tǒng) 結(jié)構(gòu)示意圖。如圖5所示,第一計數(shù)器模塊20包括一第一計數(shù)控制單元200 以及多個相互串接的計數(shù)器202、 204、 206、 208,第二計數(shù)器模塊22包括一 第二計數(shù)控制單元220以及多個相互串接的計數(shù)器222、 224、 226、 228。第 一計數(shù)器模塊20與第二計數(shù)器模塊22分別具有的計數(shù)器個數(shù)及其連接方法視 位數(shù)而設(shè)置,圖中以四計數(shù)器為例,但并非用以限制本發(fā)明的范圍。
      計數(shù)器202、 204、 206、 208、 222、 224、 226、 228分別由觸發(fā)器所構(gòu)成。 計數(shù)器202、 204、 206、 208以及計數(shù)器222、 224、 226、 228分別計算數(shù)字信 號R以及反相數(shù)字信號R'高準(zhǔn)位的信號寬度相對于頻率信號Clk的周期數(shù), 并分別通過輸出端口 Ou、 012、 013、 014以及輸出端口 021、 022、 023、 024將計數(shù)值輸出。
      如圖5所示,計數(shù)器電路結(jié)構(gòu)2還包括一反相器24,反相器24接收數(shù)字 信號R,并將數(shù)字信號R的邏輯值反相以產(chǎn)生反相數(shù)字信號R'。第一計數(shù)控 制單元200接收數(shù)字信號R以及頻率信號Clk,當(dāng)數(shù)字信號R由低準(zhǔn)位轉(zhuǎn)變?yōu)?高準(zhǔn)位時(如圖3的時間T二t卜"處),第一計數(shù)控制單元200控制頻率信號 Clk開始輸入計數(shù)器202、 204、 206、 208,從而各個計數(shù)器202、 204、 206、 208開始計算輸入的頻率信號Clk周期數(shù)。當(dāng)數(shù)字信號R由高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn) 位時(如圖3的時間T二&處),第一計數(shù)控制單元200控制頻率信號Clk停 止輸入計數(shù)器202、 204、 206、 208,從而各個計數(shù)器202、 204、 206、 208停
      止計數(shù)。而計數(shù)器202、 204、 206、 208所計算的數(shù)值由輸出端口 Oh、 012、 On、 (V被存取,之后,計數(shù)器202、 204、 206、 208并被重置(Reset)清除計數(shù) 值,以重新計數(shù)。計數(shù)器的計數(shù)值重置為公知技術(shù),因此,在此不作贅述。
      第二計數(shù)控制單元220接收反相數(shù)字信號R'以及頻率信號,當(dāng)反相數(shù)字 信號R'由低準(zhǔn)位轉(zhuǎn)變?yōu)楦邷?zhǔn)位時(如圖3中時間T^t。、"處),第二計數(shù)控 制單元220即控制頻率信號Clk輸入計數(shù)器222、 224、 226、 228,從而各個 計數(shù)器222、 224、 226、 228開始計算頻率信號Clk的周期數(shù)。當(dāng)反相數(shù)字信 號R'由低準(zhǔn)位轉(zhuǎn)變?yōu)楦邷?zhǔn)位時(如圖3中時間T4h t3處),第二計數(shù)控制 單元220即控制頻率信號Clk停止輸入計數(shù)器222、 224、 226、 228,從而各 個計數(shù)器222、 224、 226、 228停止計數(shù)。而計數(shù)器222、 224、 226、 228所計 算的數(shù)值由輸出端口 021、 022、 (k、 Om被存取,之后,計數(shù)器222、 224、 226、 228并被重置(Reset)清除計數(shù)值,以重新計數(shù)。
      所述的第一計數(shù)控制單元200以及第二計數(shù)控制單元220可分別包括一與 門電路,以分別利用數(shù)字信號R與反相數(shù)字信號R'的邏輯值變化來控制頻率 信號Clk的輸出。
      更進一歩,所述的計數(shù)器電路結(jié)構(gòu)2可應(yīng)用于一電子裝置中。請參閱圖6, 該圖為本發(fā)明的電子裝置3的系統(tǒng)結(jié)構(gòu)示意圖。如圖6所示,電子裝置3包括 了一計數(shù)器電路結(jié)構(gòu)2、 一接收模塊32、 一第一噪聲抑制模塊34、 一第二噪 聲抑制模塊36以及一頻率產(chǎn)生模塊38。計數(shù)器電路結(jié)構(gòu)2設(shè)置有一第一計數(shù) 器模塊20以及一第二計數(shù)器模塊22。
      接收模塊32接收一前置信號P,并將前置信號P轉(zhuǎn)換為數(shù)字信號R輸出, 此數(shù)字信號R的信號型態(tài)為一不歸零碼。頻率產(chǎn)生模塊38為一頻率產(chǎn)生電路, 用以產(chǎn)生一頻率信號Clk。第一計數(shù)器模塊20接收數(shù)字信號R以及頻率信號 Clk,第一計數(shù)器模塊20于數(shù)字信號R為高準(zhǔn)位時,計算數(shù)字信號R的信號寬 度相對于頻率信號Clk的周期數(shù)。第二計數(shù)器模塊22接收反相數(shù)字信號R' 以及頻率信號Clk,第二計數(shù)器模塊22于反相數(shù)字信號R'為高準(zhǔn)位時,計算 反相數(shù)字信號R的信號寬度相對于頻率信號Clk的周期數(shù)。因此,實際上,第 二計數(shù)器模塊24用于計算數(shù)字信號R的低準(zhǔn)位信號寬度相對于頻率信號Clk 的周期數(shù)。
      所述的電子裝置3可為一紅外線遙控信號(Infra- red remote control
      signal)接收器(Receiver),前置信號P為由一遙控器所輸出的紅外線遙控 信號。所述的接收模塊32由光傳感器與光電轉(zhuǎn)換電路所共同構(gòu)成,以將紅外 線信號型態(tài)的前置信號P轉(zhuǎn)換為電子信號型態(tài)的數(shù)字信號R。
      圖6中,第一噪聲抑制模塊34設(shè)置于接收模塊32與第一計數(shù)器模塊20 之間,第二噪聲抑制模塊36設(shè)置于接收模塊32與第二計數(shù)器模塊22之間。 第一噪聲抑制模塊34與第二噪聲抑制模塊36作為抑制數(shù)字信號R信號噪聲的 機制,以避免噪聲干擾,提高信號穩(wěn)定度。又,所述的第一噪聲抑制模塊34 以及第二噪聲抑制模塊36可分別利用濾波器電路來實現(xiàn)。
      再者,電子裝置3還包括一處理器(圖中未示),所述的處理器存取第一 計數(shù)器模塊20與第二計數(shù)器模塊22所計算的數(shù)值,以進一步將數(shù)字信號R 譯碼,從而解析出數(shù)字信號R所傳輸?shù)男畔ⅰ?br> 通過上述實例可知,本發(fā)明的計數(shù)器電路結(jié)構(gòu)利用一第一計數(shù)器模塊以及 一第二計數(shù)器模塊分別計算數(shù)字信號的高、低準(zhǔn)位信號寬度相對于頻率信號的 周期數(shù),以達到對數(shù)字信號連續(xù)雙相計數(shù)的目的。相對于現(xiàn)有技術(shù)以一計數(shù)器 模塊以及二緩存器模塊所組成的電路結(jié)構(gòu),本發(fā)明的計數(shù)器電路結(jié)構(gòu)明顯地較 為簡化,而可減少電路結(jié)構(gòu)的邏輯電路組件用量,可進而降低電路結(jié)構(gòu)所占用 的面積與消耗的功率,從而更利于集成電路的應(yīng)用。
      以上所述,僅為本發(fā)明的具體實施例的詳細說明及附圖,并非用以限制本 發(fā)明,本發(fā)明的所有范圍應(yīng)以下述的權(quán)利要求書為準(zhǔn),任何本領(lǐng)域的普通技術(shù) 人員在本發(fā)明的領(lǐng)域內(nèi),可輕易思及的變化或修改皆可涵蓋在以下本案所界定
      的專利范圍。
      權(quán)利要求
      1、一種計數(shù)器電路結(jié)構(gòu),其特征在于,適用于計算一數(shù)字信號相對于一頻率信號的周期數(shù),其中該數(shù)字信號的信號型態(tài)為一不歸零碼,該計數(shù)器電路結(jié)構(gòu)包括一第一計數(shù)器模塊,接收該數(shù)字信號以及該頻率信號,該第一計數(shù)器模塊于該數(shù)字信號為高準(zhǔn)位時,計算該數(shù)字信號的信號寬度相對于該頻率信號的周期數(shù);以及一第二計數(shù)器模塊,接收該數(shù)字信號的反相信號以及該頻率信號,該第二計數(shù)器模塊于該數(shù)字信號的反相信號為高準(zhǔn)位時,計算該數(shù)字信號的反相信號的信號寬度相對于該頻率信號的周期數(shù)。
      2、 如權(quán)利要求l所述的計數(shù)器電路結(jié)構(gòu),其特征在于,還包括一反相器, 以接收該數(shù)字信號,并產(chǎn)生該數(shù)字信號的反相信號輸出至該第二計數(shù)器模塊, 該第一計數(shù)器模塊以及該第二計數(shù)器模塊分別包括多個相互串接的計數(shù)器,該 第一計數(shù)器模塊及該第二計數(shù)器模塊分別所具有的該多個計數(shù)器分別計算該 數(shù)字信號的高準(zhǔn)位信號寬度相對于該頻率信號的周期數(shù),以及該數(shù)字信號的反 相信號的高準(zhǔn)位信號寬度相對于該頻率信號的周期數(shù),其中該多個計數(shù)器分別 由一觸發(fā)器所構(gòu)成。
      3、 如權(quán)利要求2所述的計數(shù)器電路結(jié)構(gòu),其特征在于,該第一計數(shù)器模 塊以及該第二計數(shù)器模塊分別具有一第一計數(shù)控制單元以及一第二計數(shù)控制 單元,該第一計數(shù)控制單元以及該第二計數(shù)控制單元分別控制該頻率信號分別 于該數(shù)字信號以及該數(shù)字信號的反相信號為高準(zhǔn)位時,輸入該第一計數(shù)器模塊 以及該第二計數(shù)器模塊各自的多個計數(shù)器。
      4、 如權(quán)利要求3所述的計數(shù)器電路結(jié)構(gòu),其特征在于,該第一計數(shù)控制 單元接收該數(shù)字信號以及該頻率信號,當(dāng)該數(shù)字信號由低準(zhǔn)位轉(zhuǎn)變?yōu)楦邷?zhǔn)位 時,該第一計數(shù)控制單元控制該頻率信號開始輸入該第一計數(shù)器模塊的該多個 計數(shù)器,該第一計數(shù)器模塊的該多個計數(shù)器開始計算該頻率信號的周期數(shù)。
      5、 如權(quán)利要求4所述的計數(shù)器電路結(jié)構(gòu),其特征在于,當(dāng)該數(shù)字信號由 高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn)位時,該第一計數(shù)控制單元控制該頻率信號停止輸入該第一 計數(shù)器模塊的該多個計數(shù)器,該第一計數(shù)器模塊的該多個計數(shù)器即停止計數(shù)。
      6、 如權(quán)利要求3所述的計數(shù)器電路結(jié)構(gòu),其特征在于,該第二計數(shù)控制 單元接收該數(shù)字信號的反相信號以及該頻率信號,當(dāng)該數(shù)字信號的反相信號由 低準(zhǔn)位轉(zhuǎn)變?yōu)楦邷?zhǔn)位時,該第二計數(shù)控制單元控制該頻率信號開始輸入該第二 計數(shù)器模塊的該多個計數(shù)器,該第二計數(shù)器模塊的該多個計數(shù)器開始計算該頻 率信號的周期數(shù)。
      7、 如權(quán)利要求6所述的計數(shù)器電路結(jié)構(gòu),其特征在于,當(dāng)該數(shù)字信號的 反相信號由高準(zhǔn)位轉(zhuǎn)變?yōu)榈蜏?zhǔn)位時,該第二計數(shù)控制單元控制該頻率信號停止 輸入該第二計數(shù)器模塊的該多個計數(shù)器,該第二計數(shù)器模塊的該多個計數(shù)器即 停止計數(shù)。
      8、 如權(quán)利要求3所述的計數(shù)器電路結(jié)構(gòu),其特征在于,該第一計數(shù)控制 單元以及該第二計數(shù)單元分別包括一與門電路。
      9、 一種電子裝置,其特征在于,具有如權(quán)利要求1所述的計數(shù)器電路結(jié) 構(gòu),該電子裝置還包括一接收模塊,接收一前置信號,并將該前置信號轉(zhuǎn)換為該數(shù)字信號輸出至 該計數(shù)器電路結(jié)構(gòu);以及一頻率產(chǎn)生模塊,產(chǎn)生該頻率信號輸出至該計數(shù)器電路結(jié)構(gòu)。
      10、 如權(quán)利要求9所述的電子裝置,其特征在于,還包括一第一噪聲抑制 模塊以及一第二噪聲抑制模塊,該第一噪聲抑制模塊耦接于該接收模塊以及該 第一計數(shù)器模塊之間,該第二噪聲抑制模塊耦接于該接收模塊以及該第二計數(shù) 器模塊之間,該第一噪聲抑制模塊以及該第二噪聲抑制模塊抑制該數(shù)字信號的 信號噪聲。
      11、如權(quán)利要求9所述的電子裝置,其特征在于,為一紅外線遙控信號接 收器。
      全文摘要
      本發(fā)明公開了一種計數(shù)器電路結(jié)構(gòu)及其應(yīng)用的電子裝置,適用于計算一數(shù)字信號相對于一頻率信號的周期數(shù),其中該數(shù)字信號的信號型態(tài)為一不歸零碼,該計數(shù)器電路結(jié)構(gòu)包括一第一計數(shù)器模塊,接收該數(shù)字信號以及該頻率信號,該第一計數(shù)器模塊于該數(shù)字信號為高準(zhǔn)位時,計算該數(shù)字信號的信號寬度相對于該頻率信號的周期數(shù);以及一第二計數(shù)器模塊,接收該數(shù)字信號的反相信號以及該頻率信號,該第二計數(shù)器模塊于該數(shù)字信號的反相信號為高準(zhǔn)位時,計算該數(shù)字信號的反相信號的信號寬度相對于該頻率信號的周期數(shù)。本發(fā)明的計數(shù)器電路結(jié)構(gòu)簡化,可減少邏輯電路組件用量,進而降低電路結(jié)構(gòu)所占用的面積與消耗的功率,更利于集成電路的應(yīng)用。
      文檔編號H03K23/00GK101355360SQ20071013006
      公開日2009年1月28日 申請日期2007年7月25日 優(yōu)先權(quán)日2007年7月25日
      發(fā)明者楊千柏, 鄭文平 申請人:盛群半導(dǎo)體股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1