專(zhuān)利名稱(chēng):一種模數(shù)轉(zhuǎn)換器前端采樣保持和余量放大的電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及流水線(xiàn)操作模數(shù)轉(zhuǎn)換器技術(shù)領(lǐng)域,尤其涉及一種流水線(xiàn)操作模數(shù)轉(zhuǎn)換 器前端采樣保持和余量放大的電路。
背景技術(shù):
模數(shù)轉(zhuǎn)換器是混合信號(hào)系統(tǒng)中的重要組成部分,有多種結(jié)構(gòu)類(lèi)型,其中流水線(xiàn)結(jié)構(gòu)有利于模數(shù)轉(zhuǎn)換器在功耗、面積、速度和精度之間進(jìn)行折中,因而受到廣泛應(yīng)用。傳統(tǒng)的流水線(xiàn)操作模數(shù)轉(zhuǎn)換器前端需要一個(gè)精確的采樣保持電路[],該采樣保持 電路不可避免地引入了噪聲和各種誤差,但其精度要求在各個(gè)流水線(xiàn)子級(jí)中是最高的,因 此它消耗了流水線(xiàn)模數(shù)轉(zhuǎn)換器大部分的功耗。消除流水線(xiàn)模數(shù)轉(zhuǎn)換器前端的采樣保持電路大大減小了電路的功耗,但輸入信號(hào) 到達(dá)第一級(jí)MDAC和第一級(jí)子模數(shù)轉(zhuǎn)換器的時(shí)間常數(shù)不一致,使得模數(shù)轉(zhuǎn)換器的精度大大 降低。傳統(tǒng)的采樣保持電路消除技術(shù)通過(guò)精確地設(shè)計(jì)電容和開(kāi)關(guān)的尺寸使這兩條信號(hào)路徑 的時(shí)間常數(shù)保持一致,但工藝變動(dòng)和時(shí)鐘偏差等因素仍然限制了精度的提高。第二種解決 方案是在采樣相采樣電容采樣后,保持所采信號(hào)并由子模數(shù)轉(zhuǎn)換器作粗量化,然后在下一 相再進(jìn)行余量放大□,但該方案需將原有的采樣相分割成采樣相和粗量化相,從而限制了 采樣率的進(jìn)一步提高。另外一種方法通過(guò)在前端采樣保持電路和第一級(jí)MDAC之間共享運(yùn) 放從而降低電路的功耗□,但由于采樣保持電路和第一級(jí)MDAC各用一套采樣電容,當(dāng)?shù)谝?級(jí)MDAC的采樣電容采樣時(shí)仍然會(huì)引入各種誤差,不利于精度的提高。
發(fā)明內(nèi)容
本發(fā)明的主要目的在于解決現(xiàn)有技術(shù)存在的問(wèn)題,提供一種流水線(xiàn)操作模數(shù)轉(zhuǎn)換 器前端采樣保持和余量放大的電路,該電路能降低電路的功耗,提高模數(shù)轉(zhuǎn)換器的精度。為達(dá)到上述目的,本發(fā)明提供了一種流水線(xiàn)操作模數(shù)轉(zhuǎn)換器前端采樣保持和余量 放大的電路,該電路包括運(yùn)放(1)、第一開(kāi)關(guān)電容單元(2)、第二開(kāi)關(guān)電容單元(3)和兩個(gè)采 樣開(kāi)關(guān)(4);其中,第一開(kāi)關(guān)電容單元(2)、第二開(kāi)關(guān)電容單元(3)交替與運(yùn)放(1)和兩個(gè)采 樣開(kāi)關(guān)(4)組成采樣保持或余量放大電路;在采樣相,第一開(kāi)關(guān)電容單元(2)或者第二開(kāi)關(guān) 電容單元(3)和兩個(gè)采樣開(kāi)關(guān)(4)采樣當(dāng)前的信號(hào),同時(shí)第二開(kāi)關(guān)電容單元(3)或者第一 開(kāi)關(guān)電容單元(2)和運(yùn)放(1)對(duì)上一次采樣到的樣本進(jìn)行余量放大;在保持相,第一開(kāi)關(guān)電 容單元(2)或者第二開(kāi)關(guān)電容單元(3)和運(yùn)放(1)對(duì)當(dāng)前的樣本進(jìn)行保持。上述方案中,該電路采用第一開(kāi)關(guān)電容單元或者第二開(kāi)關(guān)電容單元和兩個(gè)采樣開(kāi) 關(guān)進(jìn)行采樣,使得兩套開(kāi)關(guān)電容單元在每個(gè)時(shí)鐘周期的同一邊沿時(shí)刻進(jìn)行采樣。上述方案中,該電路在四相互不交疊時(shí)鐘phi、ph2、ph3和ph4的控制下工作,其 中,在phi相,第一開(kāi)關(guān)電容單元進(jìn)行采樣,同時(shí)第二開(kāi)關(guān)電容單元對(duì)ph3相采樣到 的電壓進(jìn)行余量放大,此時(shí),電容Cspl和Cfpl的底極板接差分輸入電壓的正端Vinp,電容Csnl和Cfnl的底極板接差分輸入電壓的負(fù)端Virm,這四個(gè)電容的上極板分別經(jīng)過(guò)兩個(gè)采 樣開(kāi)關(guān)接運(yùn)放的輸入共模電壓Vicom,另外,電容Csp2和Csn2的上極板分別接運(yùn)放的差分 輸入端opinp和opirm,底極板分別接本級(jí)子數(shù)模轉(zhuǎn)換器的差分輸出Vdacp和Vdacn,電容 Cfp2和Cfn2的上極板分別接運(yùn)放的差分輸入端opinp和opirm,底極板分別接運(yùn)放的差分 輸出端outn禾口 outp ;在ph2相,第一開(kāi)關(guān)電容單元對(duì)Phl相采樣到的電壓進(jìn)行保持,第二開(kāi)關(guān)電容單元 放電清零,此時(shí),電容Cfpl和Cfnl的上極板分別接運(yùn)放的差分輸入端opinp和opirm,底極 板分別接運(yùn)放的差分輸出端outn和outp,電容Cspl和Csnl的上極板分別接運(yùn)放的差分輸 入端opinp和opirm,底極板懸空,另外,電容Csp2、Csn2、Cfp2和Cfn2的上極板都接運(yùn)放 的輸入共模電壓Vicom,底極板都接運(yùn)放的輸出共模電壓Vocom ;在ph3相,第二開(kāi)關(guān)電容單元進(jìn)行采樣,同時(shí)第一開(kāi)關(guān)電容單元對(duì)Phl相采樣到 的電壓進(jìn)行余量放大,此時(shí),電容Csp2和Cfp2的底極板接差分輸入電壓的正端Vinp,電容 Csn2和Cfn2的底極板接差分輸入電壓的負(fù)端Virm,這四個(gè)電容的上極板分別經(jīng)過(guò)兩個(gè)采 樣開(kāi)關(guān)接運(yùn)放的輸入共模電壓Vicom,另外,電容Cspl和Csnl的上極板分別接運(yùn)放的差分 輸入端opinp和opirm,底極板分別接本級(jí)子數(shù)模轉(zhuǎn)換器的差分輸出Vdacp和Vdacn,電容 Cfpl和Cfnl的上極板分別接運(yùn)放的差分輸入端opinp和opirm,底極板分別接運(yùn)放的差分 輸出端outn禾口 outp ;在ph4相,第二開(kāi)關(guān)電容單元對(duì)ph3相采樣到的電壓進(jìn)行保持,第 一開(kāi)關(guān)電容單元 放電清零,此時(shí),電容Cfp2和Cfn2的上極板分別接運(yùn)放的差分輸入端opinp和opirm,底極 板分別接運(yùn)放的差分輸出端outn和outp,電容Csp2和Csn2的上極板分別接運(yùn)放的差分輸 入端opinp和opirm,底極板懸空,另外,電容Cspl、CsnU Cfpl和Cfnl的上極板都接運(yùn)放 的輸入共模電壓Vicom,底極板都接運(yùn)放的輸出共模電壓Vocom。上述方案中,所述的運(yùn)放在采樣相和保持相連續(xù)工作,沒(méi)有復(fù)位。本發(fā)明與現(xiàn)有技術(shù)比較,具有以下有益效果1、利用本發(fā)明,采用兩套開(kāi)關(guān)電容單元和一個(gè)運(yùn)放組成流水線(xiàn)操作模數(shù)轉(zhuǎn)換器前 端采樣保持和余量放大的電路,同時(shí)實(shí)現(xiàn)了前端采樣保持電路和第一級(jí)MDAC的功能,通過(guò) 運(yùn)放的連續(xù)工作提高了運(yùn)放的利用率,大大降低了電路的功耗。2、利用本發(fā)明,對(duì)于一個(gè)信號(hào),采樣保持和余量放大均使用同一套采樣電容,這樣 就避免了在保持期間采用另一套采樣電容采樣而引入新的誤差,提高了模數(shù)轉(zhuǎn)換器的精度。3、利用本發(fā)明,兩套開(kāi)關(guān)電容單元串聯(lián)了一對(duì)共同的采樣開(kāi)關(guān),消除了采樣時(shí)鐘 偏差的影響,提高了模數(shù)轉(zhuǎn)換器的精度。4、利用本發(fā)明,采樣電容在采樣之前復(fù)位清零,可以消除記憶誤差,即消除上一次 樣本對(duì)本次采樣的影響,進(jìn)一步提高模數(shù)轉(zhuǎn)換器的線(xiàn)性度,并降低前級(jí)驅(qū)動(dòng)電路的要求,有 利于高速高精度模數(shù)轉(zhuǎn)換器和相關(guān)系統(tǒng)方案的設(shè)計(jì)實(shí)現(xiàn)。
圖1為本發(fā)明提供的流水線(xiàn)操作模數(shù)轉(zhuǎn)換器前端采樣保持和余量放大的電路的 結(jié)構(gòu)示意圖。
圖2為圖1電路中各時(shí)鐘信號(hào)時(shí)序關(guān)系示意圖。圖3為圖1電路在phi相工作時(shí)的結(jié)構(gòu)示意圖。圖4為圖1電路在ph2相工作時(shí)的結(jié)構(gòu)示意圖。
圖5為圖1電路在ph3相工作時(shí)的結(jié)構(gòu)示意圖。圖6為圖1電路在ph4相工作時(shí)的結(jié)構(gòu)示意圖。為了便于理解,以下將結(jié)合具體的附圖和實(shí)施例對(duì)本發(fā)明的進(jìn)行詳細(xì)地描述。需 要特別指出的是,具體實(shí)例和附圖僅是為了說(shuō)明,顯然本領(lǐng)域的普通技術(shù)人員可以根據(jù)本 文說(shuō)明,在本發(fā)明的范圍內(nèi)對(duì)本發(fā)明做出各種各樣的修正和改變,這些修正和改變也納入 本發(fā)明的范圍內(nèi)。
具體實(shí)施例方式實(shí)施例1如圖1所示,圖1為本發(fā)明提供的流水線(xiàn)操作模數(shù)轉(zhuǎn)換器前端采樣保持和余量放 大的電路的結(jié)構(gòu)示意圖,該電路包括運(yùn)放、第一開(kāi)關(guān)電容單元、第二開(kāi)關(guān)電容單元和兩個(gè)采 樣開(kāi)關(guān)。其中,第一開(kāi)關(guān)電容單元、第二開(kāi)關(guān)電容單元交替與運(yùn)放和兩個(gè)采樣開(kāi)關(guān)組成采樣 保持和余量放大電路。在采樣相,第一開(kāi)關(guān)電容單元或者第二開(kāi)關(guān)電容單元和兩個(gè)采樣開(kāi) 關(guān)采樣當(dāng)前的樣本,同時(shí)第二開(kāi)關(guān)電容單元或者第一開(kāi)關(guān)電容單元和運(yùn)放對(duì)上一次采樣到 的樣本進(jìn)行余量放大;在保持相,第一開(kāi)關(guān)電容單元或者第二開(kāi)關(guān)電容單元和運(yùn)放對(duì)當(dāng)前 的樣本進(jìn)行保持。圖1電路在圖2所示的各時(shí)鐘信號(hào)的控制下工作。如圖1和圖2所示,時(shí)鐘信號(hào) sample的上升沿與phi或者ph2或者ph3或者ph4的上升沿相同,下降沿比phi或者ph2 或者ph3或者ph4的下降沿略微提前,它通過(guò)控制串聯(lián)在第一開(kāi)關(guān)電容單元和第二開(kāi)關(guān)電 容單元上的兩個(gè)采樣開(kāi)關(guān),使得兩套開(kāi)關(guān)電容單元在每個(gè)時(shí)鐘周期的同一邊沿時(shí)刻進(jìn)行采 樣,消除了采樣時(shí)鐘偏差的影響,提高了模數(shù)轉(zhuǎn)換器的精度。如圖2所示,phl、ph2、ph3和 ph4為四相互不交疊的時(shí)鐘信號(hào),在這四相時(shí)鐘信號(hào)的控制下,圖1電路中的第一開(kāi)關(guān)電容 單元和第二開(kāi)關(guān)電容單元交替進(jìn)行采樣保持和余量放大。由于有的開(kāi)關(guān)在ph2相和ph3相 連續(xù)閉合,有的開(kāi)關(guān)在Ph4相和phi相連續(xù)閉合,因此分別采用包含ph2相和ph3相的時(shí)鐘 信號(hào)ph2&3和包含ph4相和phi相的時(shí)鐘信號(hào)ph4&l加以控制。圖1電路在phi相的工作狀態(tài)如圖3所示,第一開(kāi)關(guān)電容單元進(jìn)行采樣,同時(shí)第 二開(kāi)關(guān)電容單元進(jìn)行余量放大,此時(shí),電容Cspl和Cfpl的底極板接差分輸入電壓的正端 Vinp,電容Csnl和Cfnl的底極板接差分輸入電壓的負(fù)端Virm,這四個(gè)電容的上極板分別 經(jīng)過(guò)兩個(gè)采樣開(kāi)關(guān)接運(yùn)放的輸入共模電壓Vicom,另外,電容Csp2和Csn2的上極板分別接 運(yùn)放的差分輸入端opinp和opirm,底極板分別接本級(jí)子數(shù)模轉(zhuǎn)換器的差分輸出Vdacp和 Vdacn,電容Cfp2和Cfn2的上極板分別接運(yùn)放的差分輸入端opinp和opirm,底極板分別接 運(yùn)放的差分輸出端outn和outp。圖1電路在ph2相的工作狀態(tài)如圖4所示,第一開(kāi)關(guān)電容單元對(duì)phi相采樣到的 電壓進(jìn)行保持,第二開(kāi)關(guān)電容單元放電清零,此時(shí),電容Cfpl和Cfnl的上極板分別接運(yùn)放 的差分輸入端opinp和opirm,底極板分別接運(yùn)放的差分輸出端outn和outp,電容Cspl 和Csnl的上極板分別接運(yùn)放的差分輸入端opinp和opinn,底極板懸空,另外,電容Csp2、Csn2、Cfp2和Cfn2的上極板都接運(yùn)放的輸入共模電壓Vicom,底極板都接運(yùn)放的輸出共模 電壓Vocom0圖1電路在ph3相的工作狀態(tài)如圖5所示,第二開(kāi)關(guān)電容單元進(jìn)行采樣,同時(shí)第 一開(kāi)關(guān)電容單元進(jìn)行余量放大,此時(shí),電容Csp2和Cfp2的底極板接差分輸入電壓的正端 Vinp,電容Csn2和Cfn2的底極板接差分輸入電壓的負(fù)端Virm,這四個(gè)電容的上極板分別 經(jīng)過(guò)兩個(gè)采樣開(kāi)關(guān)接運(yùn)放的輸入共模電壓Vicom,另外,電容Cspl和Csnl的上極板分別接 運(yùn)放的差分輸入端opinp和opirm,底極板分別接本級(jí)子數(shù)模轉(zhuǎn)換器的差分輸出Vdacp和 Vdacn,電容Cfpl和Cfnl的上極板分別接運(yùn)放的差分輸入端opinp和opirm,底極板分別接 運(yùn)放的差分輸出端outn和outp。圖1電路在ph4相的工作狀態(tài)如圖6所示,第二開(kāi)關(guān)電容單元對(duì)ph3相采樣到的 電壓進(jìn)行保持,第一開(kāi)關(guān)電容單元放電清零,此時(shí),電容Cfp2和Cfn2的上極板分別接運(yùn)放 的差分輸入端opinp和opirm,底極板分別接運(yùn)放的差分輸出端outn和outp,電容Csp2 和Csn2的上極板分別接運(yùn)放的差分輸入端opinp和opinn,底極板懸空,另外,電容Cspl、 CsnU Cfpl和Cfnl的上極板都接運(yùn)放的輸入共模電壓Vicom,底極板都接運(yùn)放的輸出共模 電壓Vocomo如圖3、圖4、圖5和圖6所示,運(yùn)放在phi相、ph2相、ph3相和ph4相連續(xù)工作,提高了利用率,大大降低了電路的功耗。對(duì)于第一開(kāi)關(guān)電容單元在Phi相采樣到的電壓, 在Ph2相對(duì)它進(jìn)行保持,在ph3相對(duì)它進(jìn)行余量放大,采樣保持和余量放大均在電容Cspl、 CsnU Cfpl和Cfnl上進(jìn)行;對(duì)于第二開(kāi)關(guān)電容單元在ph3相采樣到的電壓,在ph4相對(duì)它 進(jìn)行保持,在Phl相對(duì)它進(jìn)行余量放大,采樣保持和余量放大均在電容Csp2、Csn2、Cfp2和 Cfn2上進(jìn)行。因此,對(duì)于每一個(gè)樣本,采樣保持和余量放大均在一套電容上進(jìn)行,而在保持 期間該套電容上的電荷總量守恒,不會(huì)引入新的誤差,從而提高了模數(shù)轉(zhuǎn)換器的精度。如圖3和圖5所示,該電路在余量放大期間采用1. 5位/級(jí)的結(jié)構(gòu),相對(duì)于多位/ 級(jí)的結(jié)構(gòu)來(lái)說(shuō),提高了比較器對(duì)電壓失調(diào)的容忍程度,但該電路同樣可以推廣到多位/級(jí) 的結(jié)構(gòu)。
權(quán)利要求
一種模數(shù)轉(zhuǎn)換器前端采樣保持和余量放大的電路,其特征在于,該電路包括運(yùn)放(1)、第一開(kāi)關(guān)電容單元(2)、第二開(kāi)關(guān)電容單元(3)和兩個(gè)采樣開(kāi)關(guān)(4);其中,第一開(kāi)關(guān)電容單元(2)、第二開(kāi)關(guān)電容單元(3)交替與運(yùn)放(1)和兩個(gè)采樣開(kāi)關(guān)(4)組成采樣保持或余量放大電路;在采樣相,第一開(kāi)關(guān)電容單元(2)或者第二開(kāi)關(guān)電容單元(3)和兩個(gè)采樣開(kāi)關(guān)(4)采樣當(dāng)前的信號(hào),同時(shí)第二開(kāi)關(guān)電容單元(3)或者第一開(kāi)關(guān)電容單元(2)和運(yùn)放(1)對(duì)上一次采樣到的樣本進(jìn)行余量放大;在保持相,第一開(kāi)關(guān)電容單元(2)或者第二開(kāi)關(guān)電容單元(3)和運(yùn)放(1)對(duì)當(dāng)前的樣本進(jìn)行保持。
2.根據(jù)權(quán)利要求1所述的模數(shù)轉(zhuǎn)換器前端采樣保持和余量放大的電路,其特征在于, 該電路采用第一開(kāi)關(guān)電容單元(2)或者第二開(kāi)關(guān)電容單元(3)和兩個(gè)采樣開(kāi)關(guān)(4)進(jìn)行采 樣,使得兩套開(kāi)關(guān)電容單元在每個(gè)時(shí)鐘周期的同一邊沿時(shí)刻進(jìn)行采樣。
3.根據(jù)權(quán)利要求1所述的模數(shù)轉(zhuǎn)換器前端采樣保持和余量放大的電路,其特征在于, 該電路在四相互不交疊時(shí)鐘Phl、ph2、ph3和ph4的控制下工作,其中,在phi相,第一開(kāi)關(guān)電容單元(2)進(jìn)行采樣,同時(shí)第二開(kāi)關(guān)電容單元(3)對(duì)ph3相采樣 到的電壓進(jìn)行余量放大,此時(shí),電容Cspl和Cfpl的底極板接差分輸入電壓的正端Vinp,電 容Csnl和Cfnl的底極板接差分輸入電壓的負(fù)端Virm,該四個(gè)電容的上極板分別經(jīng)過(guò)兩個(gè) 采樣開(kāi)關(guān)(4)接運(yùn)放(1)的輸入共模電壓Vicom;電容Csp2和Csn2的上極板分別接運(yùn)放 (1)的差分輸入端opinp和opirm,底極板分別接本級(jí)子數(shù)模轉(zhuǎn)換器的差分輸出Vdacp和 Vdacn,電容Cfp2和Cfn2的上極板分別接運(yùn)放(1)的差分輸入端opinp和opirm,底極板分 別接運(yùn)放⑴的差分輸出端outn和outp ;在ph2相,第一開(kāi)關(guān)電容單元(2)對(duì)phi相采樣到的電壓進(jìn)行保持,第二開(kāi)關(guān)電容單 元⑶放電清零,此時(shí),電容Cfpl和Cfnl的上極板分別接運(yùn)放(1)的差分輸入端opinp和 opinn,底極板分別接運(yùn)放(1)的差分輸出端outn和outp,電容Cspl和Csnl的上極板分別 接運(yùn)放(1)的差分輸入端opinp和opirm,底極板懸空;電容Csp2、Csn2、Cfp2和Cfn2的上 極板都接運(yùn)放(1)的輸入共模電壓Vicom,底極板都接運(yùn)放(1)的輸出共模電壓Vocom;在ph3相,第二開(kāi)關(guān)電容單元(3)進(jìn)行采樣,同時(shí)第一開(kāi)關(guān)電容單元(2)對(duì)phi相采樣 到的電壓進(jìn)行余量放大,此時(shí),電容Csp2和Cfp2的底極板接差分輸入電壓的正端Vinp,電 容Csn2和Cfn2的底極板接差分輸入電壓的負(fù)端Virm,該四個(gè)電容的上極板分別經(jīng)過(guò)兩個(gè) 采樣開(kāi)關(guān)(4)接運(yùn)放(1)的輸入共模電壓Vicom;電容Cspl和Csnl的上極板分別接運(yùn)放 (1)的差分輸入端opinp和opirm,底極板分別接本級(jí)子數(shù)模轉(zhuǎn)換器的差分輸出Vdacp和 Vdacn,電容Cfpl和Cfnl的上極板分別接運(yùn)放(1)的差分輸入端opinp和opirm,底極板分 別接運(yùn)放(1)的差分輸出端outn和outp ;在ph4相,第二開(kāi)關(guān)電容單元(3)對(duì)ph3相采樣到的電壓進(jìn)行保持,第一開(kāi)關(guān)電容單 元⑵放電清零,此時(shí),電容Cfp2和Cfn2的上極板分別接運(yùn)放(1)的差分輸入端opinp和 opinn,底極板分別接運(yùn)放(1)的差分輸出端outn和outp,電容Csp2和Csn2的上極板分別 接運(yùn)放(1)的差分輸入端opinp和opirm,底極板懸空;電容Cspl、Csnl、Cfpl和Cfnl的上 極板都接運(yùn)放(1)的輸入共模電壓Vicom,底極板都接運(yùn)放(1)的輸出共模電壓Vocom。
4.根據(jù)權(quán)利要求1所述的模數(shù)轉(zhuǎn)換器前端采樣保持和余量放大的電路,其特征在于, 所述的運(yùn)放(1)在采樣相和保持相連續(xù)工作,沒(méi)有復(fù)位。
全文摘要
本發(fā)明涉及流水線(xiàn)操作模數(shù)轉(zhuǎn)換器技術(shù)領(lǐng)域,公開(kāi)了一種流水線(xiàn)操作模數(shù)轉(zhuǎn)換器前端采樣保持和余量放大的電路,包括運(yùn)放、第一開(kāi)關(guān)電容單元、第二開(kāi)關(guān)電容單元和兩個(gè)采樣開(kāi)關(guān)。其中,第一開(kāi)關(guān)電容單元、第二開(kāi)關(guān)電容單元交替與運(yùn)放和兩個(gè)采樣開(kāi)關(guān)組成采樣保持或余量放大電路。在采樣相,第一開(kāi)關(guān)電容單元或者第二開(kāi)關(guān)電容單元和兩個(gè)采樣開(kāi)關(guān)采樣當(dāng)前的信號(hào),同時(shí)第二開(kāi)關(guān)電容單元或者第一開(kāi)關(guān)電容單元和運(yùn)放對(duì)上一次采樣到的信號(hào)的余量(信號(hào)去除量化的部分)進(jìn)行放大;在保持相,第一開(kāi)關(guān)電容單元或者第二開(kāi)關(guān)電容單元和運(yùn)放對(duì)當(dāng)前的信號(hào)進(jìn)行保持。利用本發(fā)明,可以用較低的功耗同時(shí)實(shí)現(xiàn)流水線(xiàn)模數(shù)轉(zhuǎn)換器前端采樣保持電路和第一級(jí)MDAC電路的功能,提高流水線(xiàn)模數(shù)轉(zhuǎn)換器的精度。
文檔編號(hào)H03M1/12GK101834606SQ20091004726
公開(kāi)日2010年9月15日 申請(qǐng)日期2009年3月9日 優(yōu)先權(quán)日2009年3月9日
發(fā)明者秦亞杰, 陳奇輝 申請(qǐng)人:復(fù)旦大學(xué)