嵌入式數(shù)據(jù)采集裝置制造方法
【專利摘要】本發(fā)明公開了一種嵌入式數(shù)據(jù)采集裝置,包括微處理器、模擬量輸入模塊、開關(guān)量輸入模塊、放大隔離電路、光電隔離電路、數(shù)據(jù)采集模塊、前端調(diào)理電路、LCD顯示屏和USB接口,模擬量輸入模塊的信號(hào)輸出端與放大隔離電路的信號(hào)輸入端連接,開關(guān)量輸入模塊的信號(hào)輸出端與光電隔離電路的信號(hào)輸入端連接,放大隔離電路和光電隔離電路的信號(hào)輸出端與前端調(diào)理電路的信號(hào)輸入端連接,前端調(diào)理電路的信號(hào)輸出端與數(shù)據(jù)采集模塊的信號(hào)輸入端連接,數(shù)據(jù)采集模塊的信號(hào)輸出端與USB接口連接。本發(fā)明能夠使采集與控制系統(tǒng)的應(yīng)用范圍進(jìn)一步擴(kuò)大,具有較高的通用性,不必對(duì)整個(gè)系統(tǒng)進(jìn)行較大的改動(dòng),在系統(tǒng)的實(shí)時(shí)性和可靠性方面具有很強(qiáng)的優(yōu)勢(shì)。
【專利說明】嵌入式數(shù)據(jù)采集裝置
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種數(shù)據(jù)采集裝置,特別是涉及一種嵌入式數(shù)據(jù)采集裝置。
【背景技術(shù)】
[0002]數(shù)據(jù)采集與控制系統(tǒng)己經(jīng)在實(shí)現(xiàn)自動(dòng)化過程中發(fā)揮了重大作用。例如,在工業(yè)自動(dòng)化中通過采用數(shù)據(jù)采集系統(tǒng)從各種被測(cè)控的工業(yè)現(xiàn)場(chǎng)信號(hào)源中采集有關(guān)信號(hào),經(jīng)過調(diào)理和轉(zhuǎn)換,使之成為計(jì)算機(jī)能夠接收的數(shù)字信號(hào),并由其進(jìn)行計(jì)算、處理和分析后再轉(zhuǎn)換成能夠執(zhí)行各種控制任務(wù)的驅(qū)動(dòng)信號(hào),發(fā)送給有關(guān)伺服致動(dòng)機(jī)構(gòu)和致動(dòng)器,從而實(shí)現(xiàn)整個(gè)工業(yè)過程的控制任務(wù)。任何一種現(xiàn)代工業(yè)過程都可以采用這種系統(tǒng)來實(shí)現(xiàn)自動(dòng)化,因而其作用和經(jīng)濟(jì)效益是巨大的。
[0003]目前在由單片機(jī)和微型計(jì)算機(jī)組成的工業(yè)數(shù)據(jù)采集和控制系統(tǒng)中,計(jì)算機(jī)與計(jì)算機(jī)、計(jì)算機(jī)與單片機(jī)之間經(jīng)常需要進(jìn)行數(shù)據(jù)交換。由于許多數(shù)據(jù)采集系
統(tǒng)都是針對(duì)自己特定的應(yīng)用領(lǐng)域而建立的,因此,數(shù)據(jù)采集與控制系統(tǒng)的應(yīng) 用范圍就受到很大的限制。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的目的是為了解決上述問題而提供一種功耗低、采集精度高和便于擴(kuò)展升級(jí)的嵌入式數(shù)據(jù)采集裝置。
[0005]本發(fā)明是通過以下技術(shù)方案實(shí)現(xiàn)的:
一種嵌入式數(shù)據(jù)采集裝置,包括微處理器、模擬量輸入模塊、開關(guān)量輸入模塊、放大隔離電路、光電隔離電路、數(shù)據(jù)采集模塊、前端調(diào)理電路、LCD顯示屏和USB接口,所述模擬量輸入模塊的信號(hào)輸出端與所述放大隔離電路的信號(hào)輸入端連接,所述開關(guān)量輸入模塊的信號(hào)輸出端與所述光電隔離電路的信號(hào)輸入端連接,所述放大隔離電路和所述光電隔離電路的信號(hào)輸出端與所述前端調(diào)理電路的信號(hào)輸入端連接,所述前端調(diào)理電路的信號(hào)輸出端與所述數(shù)據(jù)采集模塊的信號(hào)輸入端連接,所述數(shù)據(jù)采集模塊的信號(hào)輸出端與所述USB接口連接。
[0006]進(jìn)一步地,所述前端調(diào)理電路包括第一放大器、第二放大器、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻和第六電阻,所述第一電阻的第一端與所述第二電阻的第一端和所述第一放大器的負(fù)極輸入端連接,所述第二電阻的第二端與所述第一放大器的輸出端和所述第三電阻的第一端連接,所述第一放大器的正極輸入端分別與所述第五電阻的第一端和所述第六電阻的第一端連接,所述第六電阻的第二端分別與所述第四電阻的第一端、第二放大器的輸出端和第二放大器的負(fù)極輸入端連接。
[0007]作為優(yōu)選,所述嵌入式數(shù)據(jù)采集裝置還包括實(shí)時(shí)時(shí)鐘電路,所述實(shí)時(shí)時(shí)鐘電路的信號(hào)輸入端與所述微處理器的信號(hào)輸出端連接。
[0008]本發(fā)明的有益效果是:
采用上述技術(shù)方案,本發(fā)明能夠使采集與控制系統(tǒng)的應(yīng)用范圍進(jìn)一步擴(kuò)大,具有較高的通用性,并且在進(jìn)行擴(kuò)展升級(jí)時(shí),不必對(duì)整個(gè)系統(tǒng)進(jìn)行較大的改動(dòng),在系統(tǒng)的實(shí)時(shí)性和可靠性方面具有很強(qiáng)的優(yōu)勢(shì),本發(fā)明還具有成本低、功耗低等優(yōu)點(diǎn)。
【專利附圖】
【附圖說明】
[0009]圖1是本發(fā)明嵌入式數(shù)據(jù)采集裝置的結(jié)構(gòu)框圖;
圖2是本發(fā)明中前端調(diào)理電路的電路圖。
【具體實(shí)施方式】
[0010]下面結(jié)合附圖及具體實(shí)施例對(duì)本發(fā)明作進(jìn)一步的詳細(xì)說明:
如圖1所示,本發(fā)明嵌入式數(shù)據(jù)采集裝置,包括微處理器、模擬量輸入模塊、開關(guān)量輸入模塊、放大隔離電路、光電隔離電路、數(shù)據(jù)采集模塊、前端調(diào)理電路、LCD顯示屏和USB接口,所述模擬量輸入模塊的信號(hào)輸出端與所述放大隔離電路的信號(hào)輸入端連接,所述開關(guān)量輸入模塊的信號(hào)輸出端與所述光電隔離電路的信號(hào)輸入端連接,所述放大隔離電路和所述光電隔離電路的信號(hào)輸出端與所述前端調(diào)理電路的信號(hào)輸入端連接,所述前端調(diào)理電路的信號(hào)輸出端與所述數(shù)據(jù)采集模塊的信號(hào)輸入端連接,所述數(shù)據(jù)采集模塊的信號(hào)輸出端與所述USB接口連接。所述嵌入式數(shù)據(jù)采集裝置還包括實(shí)時(shí)時(shí)鐘電路,所述實(shí)時(shí)時(shí)鐘電路的信號(hào)輸入端與所述微處理器的信號(hào)輸出端連接。
[0011]如圖2所示,所述前端調(diào)理電路包括第一放大器Al、第二放大器A2、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5和第六電阻R6,所述第一電阻Rl的第一端與所述第二電阻R2的第一端和所述第一放大器Al的負(fù)極輸入端連接,所述第二電阻R2的第二端與所述第一放大器Al的輸出端和所述第三電阻R3的第一端連接,所述第一放大器Al的正極輸入端分別與所述第五電阻R5的第一端和所述第六電阻R6的第一端連接,所述第六電阻R6的第二端分別與所述第四電阻R4的第一端、第二放大器A2的輸出端和第二放大器A2的負(fù)極輸入端連接。
【權(quán)利要求】
1.一種嵌入式數(shù)據(jù)采集裝置,其特征在于:包括微處理器、模擬量輸入模塊、開關(guān)量輸入模塊、放大隔離電路、光電隔離電路、數(shù)據(jù)采集模塊、前端調(diào)理電路、LCD顯示屏和USB接口,所述模擬量輸入模塊的信號(hào)輸出端與所述放大隔離電路的信號(hào)輸入端連接,所述開關(guān)量輸入模塊的信號(hào)輸出端與所述光電隔離電路的信號(hào)輸入端連接,所述放大隔離電路和所述光電隔離電路的信號(hào)輸出端與所述前端調(diào)理電路的信號(hào)輸入端連接,所述前端調(diào)理電路的信號(hào)輸出端與所述數(shù)據(jù)采集模塊的信號(hào)輸入端連接,所述數(shù)據(jù)采集模塊的信號(hào)輸出端與所述USB接口連接。
2.根據(jù)權(quán)利要求1所述的嵌入式數(shù)據(jù)采集裝置,其特征在于:所述前端調(diào)理電路包括第一放大器、第二放大器、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻和第六電阻,所述第一電阻的第一端與所述第二電阻的第一端和所述第一放大器的負(fù)極輸入端連接,所述第二電阻的第二端與所述第一放大器的輸出端和所述第三電阻的第一端連接,所述第一放大器的正極輸入端分別與所述第五電阻的第一端和所述第六電阻的第一端連接,所述第六電阻的第二端分別與所述第四電阻的第一端、第二放大器的輸出端和第二放大器的負(fù)極輸入端連接。
3.根據(jù)權(quán)利要求1所述的嵌入式數(shù)據(jù)采集裝置,其特征在于:所述嵌入式數(shù)據(jù)采集裝置還包括實(shí)時(shí)時(shí)鐘電路,所述實(shí)時(shí)時(shí)鐘電路的信號(hào)輸入端與所述微處理器的信號(hào)輸出端連接。
【文檔編號(hào)】H03K19/14GK103576586SQ201210281791
【公開日】2014年2月12日 申請(qǐng)日期:2012年8月9日 優(yōu)先權(quán)日:2012年8月9日
【發(fā)明者】楊立 申請(qǐng)人:四川奧格科技有限公司