一種單線制串行通訊接口電路的制作方法
【專利摘要】本實(shí)用新型屬于航空電子【技術(shù)領(lǐng)域】,涉及到記錄器獨(dú)立電源系統(tǒng),特別是涉及一種單線制串行通訊接口電路。包括接收驅(qū)動電路和發(fā)送驅(qū)動電路,其中接收驅(qū)動電路的輸入端與發(fā)送驅(qū)動電路的輸出端連接到一起。本實(shí)用新型利用ARINC777對獨(dú)立電源連接器引腳規(guī)定中僅剩的一根引腳,實(shí)現(xiàn)了獨(dú)立電源的維護(hù)通訊接口;由于采用了漏極開路輸出方式,避免通訊過程中雙方同時發(fā)送數(shù)據(jù)時燒毀接口電路的情況;對信號輸入采用了隔離二極管,在雙方通訊接口的工作電壓不相同的情況下,也可以正常使用。
【專利說明】一種單線制串行通訊接口電路
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型屬于航空電子【技術(shù)領(lǐng)域】,涉及到記錄器獨(dú)立電源系統(tǒng),特別是涉及一種單線制串行通訊接口電路。
【背景技術(shù)】
[0002]記錄器獨(dú)立電源系統(tǒng)中,根據(jù)ARINC777中對連接器針腳的定義,只有一個引腳未使用,可以作為維護(hù)接口。為使用獨(dú)立電源中的處理器串口(2根線)與地面維護(hù)設(shè)備進(jìn)行通訊,因此需要將兩線制雙工串行接口改造成單線制半雙工接口。
[0003]現(xiàn)有的半雙工通訊技術(shù),如RS485半雙工通訊,一般采用差分線對的方式,需要2根線,且其收發(fā)需要通過處理器控制,一旦處理器異常,則會出現(xiàn)雙方同時發(fā)送的情況,導(dǎo)致接口損壞。
【發(fā)明內(nèi)容】
[0004]發(fā)明目的:本實(shí)用新型的目的是設(shè)計一種單線制串行通訊接口電路,可以實(shí)現(xiàn)串口的半雙工通訊。
[0005]技術(shù)方案:一種單線制串行通訊接口電路,包括接收驅(qū)動電路I和發(fā)送驅(qū)動電路2組成,其中接收驅(qū)動電路I的輸入端與發(fā)送驅(qū)動電路2的輸出端連接到一起,所述接收驅(qū)動電路I包括:隔離二極管11、第一上拉電阻12、第二上拉電阻13、第三上拉電阻14、第一驅(qū)動晶體管15、第二驅(qū)動晶體管16,其中,隔離二極管11的陰極作為接收驅(qū)動電路I的輸入端,其陽極連接到第一驅(qū)動晶體管15的柵極,并通過第一上拉電阻12連接到電源,第一驅(qū)動晶體管15的漏極接第二驅(qū)動晶體管16的柵極,并通過第二上拉電阻13連接到電源,第二驅(qū)動晶體管16的漏極作為接收驅(qū)動電路I的輸出,并通過第三上拉電阻14連接到電源,第一驅(qū)動晶體管15和第二驅(qū)動晶體管16的源極接地,所述發(fā)送驅(qū)動電路2包括:第四上拉電阻21、第五上拉電阻22、第三驅(qū)動晶體管23、第四驅(qū)動晶體管24,其中第四驅(qū)動晶體管24的柵極作為發(fā)送驅(qū)動電路2的輸入端,并通過第五上拉電阻22連接到電源,第四驅(qū)動晶體管24的漏極連接到第三驅(qū)動晶體管23的柵極,并通過第四上拉電阻21連接到電源,第三驅(qū)動晶體管23漏極作為發(fā)送驅(qū)動電路2的輸出,第四驅(qū)動晶體管24和第三驅(qū)動晶體管23的源極接地。
[0006]有益效果:本實(shí)用新型所示單線制串行通訊接口電路,產(chǎn)生如下有益效果:利用ARINC777對獨(dú)立電源連接器引腳規(guī)定中僅剩的一根引腳,實(shí)現(xiàn)了獨(dú)立電源的維護(hù)通訊接口 ;由于采用了漏極開路輸出方式,避免通訊過程中雙方同時發(fā)送數(shù)據(jù)時燒毀接口電路的情況;對信號輸入采用了隔離二極管,在雙方通訊接口的工作電壓不相同的情況下,也可以正常使用。
【專利附圖】
【附圖說明】
[0007]圖1為本實(shí)用新型電路原理框圖。
[0008]其中,I接收驅(qū)動電路,11隔離二極管,12第一上拉電阻,13第二上拉電阻,14第三上拉電阻,15第一驅(qū)動晶體管,16第二驅(qū)動晶體管,2發(fā)送驅(qū)動電路,21第四上拉電阻,22第五上拉電阻,23第三驅(qū)動晶體管,24第四驅(qū)動晶體管
【具體實(shí)施方式】
[0009]本實(shí)用新型將通訊接口的輸出改造為漏極開路輸出方式,輸入接口改為電阻上拉的輸入方式,然后將將通訊接口的輸入和輸出短接,將串口的收發(fā)接口合為一根線。
[0010]下面結(jié)合附圖對發(fā)明的一種實(shí)施例做進(jìn)一步詳細(xì)描述,請參閱圖1。
[0011 ] 一種單線制串行通訊接口電路,包括接收驅(qū)動電路I和發(fā)送驅(qū)動電路2組成,其中接收驅(qū)動電路I的輸入端與發(fā)送驅(qū)動電路2的輸出端連接到一起,所述接收驅(qū)動電路I包括:隔離二極管11、第一上拉電阻12、第二上拉電阻13、第三上拉電阻14、第一驅(qū)動晶體管
15、第二驅(qū)動晶體管16,其中,隔離二極管11的陰極作為接收驅(qū)動電路I的輸入端,其陽極連接到第一驅(qū)動晶體管15的柵極,并通過第一上拉電阻12連接到電源,第一驅(qū)動晶體管15的漏極接第二驅(qū)動晶體管16的柵極,并通過第二上拉電阻13連接到電源,第二驅(qū)動晶體管16的漏極作為接收驅(qū)動電路I的輸出,并通過第三上拉電阻14連接到電源,第一驅(qū)動晶體管15和第二驅(qū)動晶體管16的源極接地,所述發(fā)送驅(qū)動電路2包括:第四上拉電阻21、第五上拉電阻22、第三驅(qū)動晶體管23、第四驅(qū)動晶體管24,其中第四驅(qū)動晶體管24的柵極作為發(fā)送驅(qū)動電路2的輸入端,并通過第五上拉電阻22連接到電源,第四驅(qū)動晶體管24的漏極連接到第三驅(qū)動晶體管23的柵極,并通過第四上拉電阻21連接到電源,第三驅(qū)動晶體管23漏極作為發(fā)送驅(qū)動電路2的輸出,第四驅(qū)動晶體管24和第三驅(qū)動晶體管23的源極接地。
[0012]參閱圖1,按圖1實(shí)現(xiàn)單線制串行通訊接口電路。其中RXD和TXD分別接單片機(jī)或其它串行協(xié)議電路的RXD和TXD。使用時,需設(shè)置總線空閑為高電平,即單片機(jī)或其它串行協(xié)議電路的TXD空閑時需設(shè)置為高電平方可正常通訊。上拉電阻典型值為4.7k,如果通訊速率較高,則適當(dāng)降低上拉電阻值,否則可適當(dāng)增大上拉電阻值,以降低功耗。
【權(quán)利要求】
1.一種單線制串行通訊接口電路,其特征在于,包括接收驅(qū)動電路[I]和發(fā)送驅(qū)動電路[2],其中接收驅(qū)動電路[I]的輸入端與發(fā)送驅(qū)動電路[2]的輸出端連接到一起,所述接收驅(qū)動電路[I]包括:隔離二極管[11]、第一上拉電阻[12]、第二上拉電阻[13]、第三上拉電阻[14]、第一驅(qū)動晶體管[15]、第二驅(qū)動晶體管[16],其中,隔離二極管[11]的陰極作為接收驅(qū)動電路[I]的輸入端,其陽極連接到第一驅(qū)動晶體管[15]的柵極,并通過第一上拉電阻[12]連接到電源,第一驅(qū)動晶體管[15]的漏極接第二驅(qū)動晶體管[16]的柵極,并通過第二上拉電阻[13]連接到電源,第二驅(qū)動晶體管[16]的漏極作為接收驅(qū)動電路[I]的輸出,并通過第三上拉電阻[14]連接到電源,第一驅(qū)動晶體管[15]和第二驅(qū)動晶體管[16]的源極接地,所述發(fā)送驅(qū)動電路[2]包括:第四上拉電阻[21]、第五上拉電阻[22]、第三驅(qū)動晶體管[23]、第四驅(qū)動晶體管[24],其中第四驅(qū)動晶體管[24]的柵極作為發(fā)送驅(qū)動電路[2]的輸入端,并通過第五上拉電阻[22]連接到電源,第四驅(qū)動晶體管[24]的漏極連接到第三驅(qū)動晶體管[23]的柵極,并通過第四上拉電阻[21]連接到電源,第三驅(qū)動晶體管[23]漏極作為發(fā)送驅(qū)動電路[2]的輸出,第四驅(qū)動晶體管[24]和第三驅(qū)動晶體管[23]的源極接地。
【文檔編號】H03K19/0175GK204190740SQ201420630133
【公開日】2015年3月4日 申請日期:2014年10月28日 優(yōu)先權(quán)日:2014年10月28日
【發(fā)明者】田軍, 周波岐 申請人:陜西千山航空電子有限責(zé)任公司