一種八位脈沖寬度調(diào)制器的制造方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及脈沖寬度調(diào)制器領(lǐng)域,特別是涉及一種八位脈沖寬度調(diào)制器。
【背景技術(shù)】
[0002]微處理器由一片或少數(shù)幾片大規(guī)模集成電路組成的中央處理器。目前,微處理器已經(jīng)無處不在,無論是錄像機(jī)、智能洗衣機(jī)、移動電話等家電產(chǎn)品,還是汽車引擎控制,以及數(shù)控機(jī)床、導(dǎo)彈精確制導(dǎo)等都要嵌入各類不同的微處理器。微處理器不僅是微型計(jì)算機(jī)的核心部件,也是各種數(shù)字化智能設(shè)備的關(guān)鍵部件。國際上的超高速巨型計(jì)算機(jī)、大型計(jì)算機(jī)等高端計(jì)算系統(tǒng)也都采用大量的通用高性能微處理器建造。
[0003]脈沖寬度調(diào)制(PffM)是一種對模擬信號電平進(jìn)行數(shù)字編碼的方法。通過高分辨率計(jì)數(shù)器的使用,方波的占空比被調(diào)制用來對一個(gè)具體模擬信號的電平進(jìn)行編碼。脈沖寬度調(diào)制是利用微處理器的數(shù)字輸出來對模擬電路進(jìn)行控制的一種非常有效的技術(shù),廣泛應(yīng)用在從測量、通信到功率控制與變換的許多領(lǐng)域中。PWM控制技術(shù)以其控制簡單,靈活和動態(tài)響應(yīng)好的優(yōu)點(diǎn)而成為電力電子技術(shù)最廣泛應(yīng)用的控制方式,也是人們研究的熱點(diǎn)。
【實(shí)用新型內(nèi)容】
[0004]本實(shí)用新型的目的在于克服現(xiàn)有技術(shù)的不足,提供一種八位脈沖寬度調(diào)制器,結(jié)構(gòu)簡單,體積小巧,可通過第一數(shù)據(jù)選擇器M和第二數(shù)據(jù)選擇器N選擇該八位PffM的工作模式。
[0005]本實(shí)用新型的目的是通過以下技術(shù)方案來實(shí)現(xiàn)的:一種八位脈沖寬度調(diào)制器,它包括依次連接的頻率輸入端、分頻器、復(fù)用器、8-bit計(jì)數(shù)器、比較器、第一或門電路A和頻率輸出端。
[0006]比較器還依次連接有緩沖器和第一數(shù)據(jù)選擇器M,第一數(shù)據(jù)選擇器M分別與6-bit寄存器和7-bit寄存器連接,第一數(shù)據(jù)選擇器M還與模式選擇信號輸出端連接。
[0007]第一或門電路A還依次連接有2-bit擴(kuò)展邏輯緩沖器和第二數(shù)據(jù)選擇器N,第二數(shù)據(jù)選擇器N分別與2-bit寄存器和Ι-bit寄存器連接,第二數(shù)據(jù)選擇器N也還與模式選擇信號輸出端連接號,2-bit擴(kuò)展邏輯緩沖器還與2-bit計(jì)數(shù)器連接。
[0008]進(jìn)一步的,所述復(fù)用器還與時(shí)鐘選擇控制端連接,復(fù)用器通過第一三態(tài)緩沖器B與8-bit計(jì)數(shù)器連接,第一三態(tài)緩沖器B的控制端與使能控制端連接。
[0009]進(jìn)一步的,所述緩沖器通過第二三態(tài)緩沖器C與第一數(shù)據(jù)選擇器M連接,2-bit擴(kuò)展邏輯緩沖器通過第三三態(tài)緩沖器D與第二數(shù)據(jù)選擇器N連接,第二三態(tài)緩沖器C和第三三態(tài)緩沖器D的控制端均與第二或門電路E的輸出端連接,第二或門電路E的輸入端分別與使能控制端和計(jì)數(shù)器溢出輸出端連接。
[0010]進(jìn)一步的,所述第一或門電路A還通過第四三態(tài)緩沖器F與頻率輸出端連接,第四三態(tài)緩沖器F的控制端與PffM輸出端口選擇控制端連接。
[0011]進(jìn)一步的,所述的頻率輸入端通過非門電路與分頻器連接。
[0012]進(jìn)一步的,所述分頻器為一分四分頻器。
[0013]本實(shí)用新型的有益效果是:本實(shí)用新型所提出的一種八位脈沖寬度調(diào)制器,結(jié)構(gòu)簡單,體積小巧,可通過第一數(shù)據(jù)選擇器M和第二數(shù)據(jù)選擇器N對該八位PffM的工作模式進(jìn)行選擇。
[0014]當(dāng)模式選擇信號為高電平(或低電平)時(shí),第一數(shù)據(jù)選擇器M與7-bit寄存器接通,第二數(shù)據(jù)選擇器N與Ι-bit寄存器接通,啟動“7+1”工作模式。
[0015]當(dāng)模式選擇信號為低電平(或高電平)時(shí),第一數(shù)據(jù)選擇器M與6-bit寄存器接通,第二數(shù)據(jù)選擇器N與2-bit寄存器接通,啟動“6+2”工作模式。
【附圖說明】
[0016]圖1為本實(shí)用新型中八位脈沖寬度調(diào)制器的結(jié)構(gòu)框圖。
【具體實(shí)施方式】
[0017]下面結(jié)合附圖進(jìn)一步詳細(xì)描述本實(shí)用新型的技術(shù)方案,但本實(shí)用新型的保護(hù)范圍不局限于以下所述。
[0018]如圖1所示,一種八位脈沖寬度調(diào)制器,它包括依次連接的頻率輸入端、分頻器、復(fù)用器、8-bit計(jì)數(shù)器、比較器、第一或門電路A和頻率輸出端。
[0019]比較器還依次連接有6-bit緩沖器和第一數(shù)據(jù)選擇器M,第一數(shù)據(jù)選擇器M分別與6-bit寄存器和7-bit寄存器連接,第一數(shù)據(jù)選擇器M還與模式選擇信號輸出端連接。
[0020]第一或門電路A還依次連接有2-bit2_bit擴(kuò)展邏輯緩沖器和第二數(shù)據(jù)選擇器N,第二數(shù)據(jù)選擇器N分別與2-bit寄存器和Ι-bit寄存器連接,第二數(shù)據(jù)選擇器N也還與模式選擇信號輸出端連接號,2-bit擴(kuò)展邏輯緩沖器還與2-bit計(jì)數(shù)器連接。
[0021]進(jìn)一步的,所述復(fù)用器還與時(shí)鐘選擇控制端連接,復(fù)用器通過第一三態(tài)緩沖器B與8-bit計(jì)數(shù)器連接,第一三態(tài)緩沖器B的控制端與使能控制端連接。
[0022]進(jìn)一步的,所述緩沖器通過第二三態(tài)緩沖器C與第一數(shù)據(jù)選擇器M連接,2-bit擴(kuò)展邏輯緩沖器通過第三三態(tài)緩沖器D與第二數(shù)據(jù)選擇器N連接,第二三態(tài)緩沖器C和第三三態(tài)緩沖器D的控制端均與第二或門電路E的輸出端連接,第二或門電路E的輸入端分別與使能控制端和計(jì)數(shù)器溢出輸出端連接。
[0023]進(jìn)一步的,所述第一或門電路A還通過第四三態(tài)緩沖器F與頻率輸出端連接,第四三態(tài)緩沖器F的控制端與PffM輸出端口選擇控制端連接。
[0024]進(jìn)一步的,所述的頻率輸入端通過非門電路與分頻器連接。
[0025]進(jìn)一步的,所述分頻器為一分四分頻器。
[0026]本實(shí)用新型中,當(dāng)模式選擇信號為高電平時(shí),第一數(shù)據(jù)選擇器M將緩沖器與7-bit寄存器連接,第二數(shù)據(jù)選擇器N將緩沖器與Ι-bit寄存器連接,使得本實(shí)用新型PffM采用“7+1”模式。在該“7+1”模式下,八位PffM數(shù)據(jù)的高7位用于控制八位脈沖寬度調(diào)制器的調(diào)制周期及在調(diào)制周期內(nèi)的占空比,其低I位用于控制擴(kuò)展周期。
[0027]本實(shí)用新型中,當(dāng)模式選擇信號為低電平時(shí),第一數(shù)據(jù)選擇器M將緩沖器與6-bit寄存器連接,第二數(shù)據(jù)選擇器N將緩沖器與2-bit寄存器連接,使得本實(shí)用新型PffM采用“6+2”模式。在該“6+2”模式下,八位PffM數(shù)據(jù)的高6位用于控制八位脈沖寬度調(diào)制器的調(diào)制周期及在調(diào)制周期內(nèi)的占空比,其低2位用于控制擴(kuò)展周期ο
[0028]當(dāng)然,模式選擇信號為高低電平時(shí),第一數(shù)據(jù)選擇器M和第二數(shù)據(jù)選擇器N所選擇的寄存器可以根據(jù)實(shí)際需求進(jìn)行變換。
[0029]本實(shí)用新型中,模式選擇信號輸出端輸出模式選擇信號,用于控制該8位PffM的工作模式。使能控制端輸出使能控制信號,控制該8位PffM的工作狀態(tài),即停止工作和開始工作狀態(tài)。PffM輸出端口選擇控制端輸出端口選擇信號,用于在多個(gè)頻率輸出端口的應(yīng)用環(huán)境下,選擇確定頻率的輸出端口。計(jì)數(shù)器溢出輸出端輸出加載選擇信號,用于控制數(shù)據(jù)緩沖器在10位溢出時(shí)加載,還是在8位溢出時(shí)加載。時(shí)鐘選擇控制端輸出時(shí)鐘選擇信號,用于控制10位PffM的時(shí)鐘。
[0030]本實(shí)用新型中,模式選擇信號輸出端、使能控制端、PffM輸出端口選擇控制端、計(jì)數(shù)器溢出輸出端和時(shí)鐘選擇控制端所輸出的值可為控制寄存器中的不同位數(shù)值。
【主權(quán)項(xiàng)】
1.一種八位脈沖寬度調(diào)制器,其特征在于:它包括依次連接的頻率輸入端、分頻器、復(fù)用器、8-bit計(jì)數(shù)器、比較器、第一或門電路A和頻率輸出端; 比較器還依次連接有緩沖器和第一數(shù)據(jù)選擇器M,第一數(shù)據(jù)選擇器M分別與6-bit寄存器和7-bit寄存器連接,第一數(shù)據(jù)選擇器M還與模式選擇信號輸出端連接; 第一或門電路A還依次連接有2-bit擴(kuò)展邏輯緩沖器和第二數(shù)據(jù)選擇器N,第二數(shù)據(jù)選擇器N分別與2-bit寄存器和Ι-bit寄存器連接,第二數(shù)據(jù)選擇器N也還與模式選擇信號輸出端連接號,2-bit擴(kuò)展邏輯緩沖器還與2-bit計(jì)數(shù)器連接。2.根據(jù)權(quán)利要求1所述的一種八位脈沖寬度調(diào)制器,其特征在于:所述復(fù)用器還與時(shí)鐘選擇控制端連接,復(fù)用器通過第一三態(tài)緩沖器B與8-bit計(jì)數(shù)器連接,第一三態(tài)緩沖器B的控制端與使能控制端連接。3.根據(jù)權(quán)利要求1所述的一種八位脈沖寬度調(diào)制器,其特征在于:所述緩沖器通過第二三態(tài)緩沖器C與第一數(shù)據(jù)選擇器M連接,2-bit擴(kuò)展邏輯緩沖器通過第三三態(tài)緩沖器D與第二數(shù)據(jù)選擇器N連接,第二三態(tài)緩沖器C和第三三態(tài)緩沖器D的控制端均與第二或門電路E的輸出端連接,第二或門電路E的輸入端分別與使能控制端和計(jì)數(shù)器溢出輸出端連接。4.根據(jù)權(quán)利要求1所述的一種八位脈沖寬度調(diào)制器,其特征在于:所述第一或門電路A還通過第四三態(tài)緩沖器F與頻率輸出端連接,第四三態(tài)緩沖器F的控制端與PffM輸出端口選擇控制端連接。5.根據(jù)權(quán)利要求1所述的一種八位脈沖寬度調(diào)制器,其特征在于:所述的頻率輸入端通過非門電路與分頻器連接。6.根據(jù)權(quán)利要求1所述的一種八位脈沖寬度調(diào)制器,其特征在于:所述分頻器為一分四分頻器。
【專利摘要】本實(shí)用新型公開了一種八位脈沖寬度調(diào)制器,它包括依次連接的頻率輸入端、分頻器、復(fù)用器、8-bit計(jì)數(shù)器、比較器、第一或門電路A和頻率輸出端;比較器還依次連接有緩沖器和第一數(shù)據(jù)選擇器M,第一數(shù)據(jù)選擇器M分別與6-bit寄存器和7-bit寄存器連接,第一數(shù)據(jù)選擇器M還與模式選擇信號輸出端連接;第一或門電路A還依次連接有2-bit擴(kuò)展邏輯緩沖器和第二數(shù)據(jù)選擇器N,第二數(shù)據(jù)選擇器N分別與2-bit寄存器和1-bit寄存器連接,第二數(shù)據(jù)選擇器N也還與模式選擇信號輸出端連接號,2-bit擴(kuò)展邏輯緩沖器還與2-bit計(jì)數(shù)器連接。本實(shí)用新型結(jié)構(gòu)簡單,體積小巧,可通過第一數(shù)據(jù)選擇器M和第二數(shù)據(jù)選擇器N選擇該八位PWM的工作模式。
【IPC分類】H03K7/08
【公開號】CN204928776
【申請?zhí)枴緾N201520645132
【發(fā)明人】袁柳芳
【申請人】四川芯聯(lián)發(fā)電子股份有限公司
【公開日】2015年12月30日
【申請日】2015年8月25日