国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種具有失調(diào)補(bǔ)償?shù)膭討B(tài)比較器的制造方法

      文檔序號:10424028閱讀:716來源:國知局
      一種具有失調(diào)補(bǔ)償?shù)膭討B(tài)比較器的制造方法
      【技術(shù)領(lǐng)域】
      [0001] 本實(shí)用新型設(shè)及集成電路設(shè)計領(lǐng)域,具體設(shè)及一種具有失調(diào)補(bǔ)償?shù)膭討B(tài)比較器。
      【背景技術(shù)】
      [0002] 隨著無線通信技術(shù)的快速發(fā)展,采用便攜電池工作的可穿戴式設(shè)備越來越多,因 而不斷研發(fā)高精度、低功耗的集成電路技術(shù)是便攜式電子系統(tǒng)的迫切需要。降低電源電壓 并減小工藝的特征尺寸是減小功耗的主要方式之一,但是電源電壓的降低將導(dǎo)致電路各項 性能指標(biāo)的惡化,工藝角的相對變化量也隨之不斷增大。運(yùn)些問題限制著模數(shù)轉(zhuǎn)換器的轉(zhuǎn) 換精度和功耗的進(jìn)一步提升。在模數(shù)轉(zhuǎn)換器中比較器所消耗的功耗是比較大的。出于低功 耗的需要,采用動態(tài)電路則能很好地解決功耗過大的問題,但是傳統(tǒng)的動態(tài)比較器一般會 加入前置預(yù)放大器,而不是全動態(tài)電路,失調(diào)電壓較大,運(yùn)樣勢必會消耗較大的功耗,對于 整個模數(shù)轉(zhuǎn)換器的精度有較大的影響。 【實(shí)用新型內(nèi)容】
      [0003] 本實(shí)用新型所要解決的是傳統(tǒng)動態(tài)比較器的失調(diào)電壓較大,而對整個模數(shù)轉(zhuǎn)換器 的精度產(chǎn)生較大影響的問題,提供一種具有失調(diào)補(bǔ)償?shù)膭討B(tài)比較器。
      [0004] 為解決上述問題,本實(shí)用新型是通過W下技術(shù)方案實(shí)現(xiàn)的:
      [0005] -種具有失調(diào)補(bǔ)償?shù)膭討B(tài)比較器,包括動態(tài)差分比較電路、基于逐次逼近邏輯的 失調(diào)電壓校正電路、時鐘控制電路、第一開關(guān)SW11、第二開關(guān)SW121、第Ξ開關(guān)SW13、第四開 關(guān)SW14和第五開關(guān)SW15;
      [0006] 時鐘控制電路的時鐘輸入端連接外部輸入的時鐘信號化K;時鐘控制電路的同相 控制電位輸出端輸出同相控制電位信號CAL,時鐘控制電路的反相控制電位輸出端輸出反 相控制電位信號
      [0007] 基于逐次逼近邏輯的失調(diào)電壓校正電路的時鐘輸入端連接外部輸入的時鐘信號 化Κ;基于逐次逼近邏輯的失調(diào)電壓校正電路的控制電位輸入端連接同相控制電位信號 CAL基于逐次逼近邏輯的失調(diào)電壓校正電路的參考輸入端連接參考電壓Vb;基于逐次逼近 邏輯的失調(diào)電壓校正電路的同相輸入端連接同相輸出信號Von;基于逐次逼近邏輯的失調(diào) 電壓校正電路的反相輸入端連接反相輸出信號Vop;基于逐次逼近邏輯的失調(diào)電壓校正電 路的同相補(bǔ)償輸出端輸出同相補(bǔ)償信號Din;基于逐次逼近邏輯的失調(diào)電壓校正電路的反 相補(bǔ)償輸出端輸出反相補(bǔ)償信號Dip;
      [000引動態(tài)差分比較電路的時鐘輸入端連接外部輸入的時鐘信號化K;動態(tài)差分比較電 路的同相輸入端同時連接第一開關(guān)SW11和第Ξ開關(guān)SW13的其中一端,第一開關(guān)SW11的另一 端連接外部輸入的同相輸入信號Vin,第Ξ開關(guān)SW13的另一端連接外部輸入的共模信號 Vcm;動態(tài)差分比較電路的反相輸入端同時連接第二開關(guān)SW12和第五開關(guān)SW15的其中一端, 第二開關(guān)SW12的另一端連接外部輸入的反相輸入信號Vip,第五開關(guān)SW15的另一端連接外 部輸入的共模信號Vcm;第四開關(guān)SW14的一端連接動態(tài)差分比較電路的同相輸入端,另一端 連接動態(tài)差分比較電路的反相輸入端;第一開關(guān)SWll和第二開關(guān)SW12的控制端連接反相控 制電位信號面第Ξ開關(guān)SW13、第四開關(guān)SW14和第五開關(guān)SW15的控制端連接同相控制電位 信號CAL動態(tài)差分比較電路的同相補(bǔ)償輸入端連接同相補(bǔ)償信號Din;動態(tài)差分比較電路 的反相補(bǔ)償輸入端連接同相補(bǔ)償信號Dip;動態(tài)差分比較電路的同相輸出端輸出同相輸出 信號Von;動態(tài)差分比較電路的反相輸出端輸出反相輸出信號Vop。
      [0009] 上述方案中,動態(tài)差分比較電路包括動態(tài)比較器和鎖存比較器;動態(tài)比較器的同 相輸入端和反相輸入端分別形成動態(tài)差分比較電路的同相輸入端和反相輸入端;動態(tài)比較 器的同相輸出端和鎖存比較器的同相輸入端相連,并形成動態(tài)差分比較電路的同相補(bǔ)償輸 入端;動態(tài)比較器的反相輸出端和鎖存比較器的反相輸入端相連,并形成動態(tài)差分比較電 路的反相補(bǔ)償輸入端;動態(tài)比較器的時鐘輸入端形成動態(tài)差分比較電路的時鐘輸入端;鎖 存比較器的同相輸出端和反相輸出端分別形成動態(tài)差分比較電路同相輸出端和反相輸出 JLjJU 乂而。
      [0010] 上述方案中,基于逐次逼近邏輯的失調(diào)電壓校正電路包括第一晶體管M31、第二晶 體管M32、第一電容C31、第六開關(guān)SW31、第屯開關(guān)SW32、第八開關(guān)SW33、第一電流源Icpl、第 二電流源Icp2、第一與口 AND1、第二與口 AND2和反相器N0T1;
      [0011] 第一晶體管M31的柵極形成基于逐次逼近邏輯的失調(diào)電壓校正電路的參考輸入 端;第一晶體管M31的源極形成基于逐次逼近邏輯的失調(diào)電壓校正電路的同相補(bǔ)償輸出端; 第一晶體管M31的漏極接地;第二晶體管M32的源極形成基于逐次逼近邏輯的失調(diào)電壓校正 電路的反相補(bǔ)償輸出端;第二晶體管M32的漏極接地;第二晶體管M32的柵極連接第一電容 C31的上極板、第六開關(guān)SW31的一端、第屯開關(guān)SW32的一端和第八開關(guān)SW33的兩端;第一電 容C31的下極板接地;第六開關(guān)SW31的另一端連接第一電流源I邱1的一端,第一電流源I邱1 的另一端接電源;第屯開關(guān)SW32的另一端連接第二電流源Icp2的一端,第二電流源I邱2的 另一端接地;
      [0012] 第六開關(guān)SW31的控制端連接第一與口 AND1的輸出端;第屯開關(guān)SW32的控制端連接 第二與口 AND2輸出端;第八開關(guān)SW33的控制端連接反相器N0T1的輸出端;第一與口 AND1的 一個輸入端和第二與口AND2的一個輸入端共同形成基于逐次逼近邏輯的失調(diào)電壓校正電 路的控制電位輸入端;第一與口 AND1的另一個輸入端形成基于逐次逼近邏輯的失調(diào)電壓校 正電路的同相輸入端;第二與口 AND2的另一個輸入端形成基于逐次逼近邏輯的失調(diào)電壓校 正電路的反相輸入端;反相器N0T1的輸入端形成基于逐次逼近邏輯的失調(diào)電壓校正電路的 時鐘輸入端。
      [0013] 上述方案中,第六開關(guān)SW31的寬長比和第屯開關(guān)SW32的寬長比相等,第八開關(guān) SW33的寬長比為第六開關(guān)SW31寬長比的二分之一。
      [0014] 與現(xiàn)有技術(shù)相比,本實(shí)用新型采用的失調(diào)校正技術(shù),無須增加前置預(yù)放大器,使得 整個電路的全部為動態(tài)電路,有效地減小了功耗;此外,通過失調(diào)電壓校正電路的關(guān)鍵位置 的開關(guān)增加虛擬開關(guān)進(jìn)行補(bǔ)償,能夠有效降低失調(diào)電壓,提高整個電路的精度。
      【附圖說明】
      [0015] 圖1為一種具有失調(diào)補(bǔ)償?shù)膭討B(tài)比較器的原理圖。
      [0016] 圖2為圖1中動態(tài)差分比較電路的原理圖。
      [0017] 圖3為圖1中基于逐次逼近邏輯的失調(diào)電壓校正電路的原理圖。
      【具體實(shí)施方式】
      [0018] 下面通過實(shí)施例,結(jié)合附圖,對本實(shí)用新型的技術(shù)方案作進(jìn)一步的具體說明。
      [0019] -種具有失調(diào)補(bǔ)償?shù)膭討B(tài)比較器,如圖1所示,其主要包括動態(tài)差分比較電路、基 于逐次逼近邏輯的失調(diào)電壓校正電路和時鐘控制電路。
      [0020] 動態(tài)差分比較電路同相輸入端Vn用于連接開關(guān)SW1USW13和SW14,反相輸入端化 用于連接開關(guān)SW12、SW14和SW15,開關(guān)SW11的另一端用于連接輸入信號Vin,開關(guān)SW12的另 一端用于連接Vip,開關(guān)SW13和開關(guān)SW15的另一端用于連接共模信號Vcm。開關(guān)SW11和開關(guān) SW12受控于控制信號巧Z,開關(guān)SW13、SW14和SW15受控于控制信號CAL。
      [0021] 動態(tài)差分比較電路的時鐘輸入端用于連接時鐘信號化K,補(bǔ)償信號輸入端用于連 接基于逐次逼近邏輯的失調(diào)電壓校正電路輸出信號Din和Dip。動態(tài)差分比較電路的輸出端 Von和Vop用于連接基于逐次逼近邏輯的失調(diào)電壓校正電路輸入端。在本實(shí)用新型優(yōu)選實(shí)施 例中,動態(tài)差分比較電路,如圖2所示,動態(tài)比較器輸入端分別用于連接化和化,控制端用于 連接時鐘信號CLK,輸出端分別用于連接鎖存比較器的輸入端Din和Dip。鎖存比較器的輸入 端用于連接動態(tài)比較器的輸出端Din和Dip,輸出端分別用于連接信號Von和Vop。
      [0022] 基于逐次逼近邏輯的失調(diào)電壓校正電路的參考輸入端用于連接參考電壓Vb,時鐘 控制輸入端用于連接輸入信號化K,控制電位輸入端用于連接時鐘控制電路輸出端CAL。時 鐘輸入端用于連接時鐘信號化K。時鐘控制電路輸入端用于連接時鐘信號CLK,輸出端CAL 用于校正電路和開關(guān)SW13、SW14和SW15。輸出端?在用于連接開關(guān)SW11和SW12。在本實(shí)用新 型優(yōu)選實(shí)施例中,基于逐次逼近邏輯的失調(diào)電壓校正電路,如圖3所示,包括晶體管Μ31柵極 用于連接共模電平Vb,源極用于連接Din,漏極接地。晶體管Μ32柵極用于連接電容C31上極 板節(jié)點(diǎn)CH,源極用于連接Dip,漏極接地。電容C31上極板用于連接節(jié)點(diǎn)CH,下極板接地。開關(guān) SW31 -端用于連接節(jié)點(diǎn)CH,另一端用于連接電流源I cp 1,控制端用于連接與口 AND 1輸出端。 開關(guān)SW32-端用于連接節(jié)點(diǎn)CH,另一端用于連接電流源I邱2,控制端用于連接
      當(dāng)前第1頁1 2 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1