国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      視頻合成電路的制作方法

      文檔序號:7605472閱讀:286來源:國知局
      專利名稱:視頻合成電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及電視等的視頻合成電路,特別涉及謀求縮小電路規(guī)模的視頻合成電路。
      背景技術(shù)
      迄今在電視等的視頻合成電路中,在進行視頻合成或者濾波處理之際,在進行合成時另設(shè)有電路。
      下面說明以往的視頻合成電路。
      圖3中表示以往的視頻合成電路。
      在圖3中,301為設(shè)計在視頻合成電路外部的外部存儲單元,302為控制來自外部存儲單元301的數(shù)據(jù)的轉(zhuǎn)送的轉(zhuǎn)送控制單元,303為設(shè)計在本視頻合成電路內(nèi)的內(nèi)部存儲單元,304為處理來自該內(nèi)部存儲單元303的OSD顯示數(shù)據(jù)并進行OSD輸出的OSD輸出單元,305為處理來自該內(nèi)部存儲單元303的子視頻數(shù)據(jù)并進行子視頻輸出的子視頻輸出單元,306為處理來自該內(nèi)部存儲單元303的主視頻數(shù)據(jù)并進行主視頻輸出的主視頻輸出單元,307為合成來自上述OSD輸出單元304、子視頻輸出單元305、主視頻輸出單元306的輸出并進行視頻輸出的視頻輸出單元。此外,308為用于將視頻輸出單元307輸出的視頻信號進行顯示的例如具有數(shù)字信號輸入的顯示器。在上述結(jié)構(gòu)中,除了外部存儲單元301與顯示器308之外,都是在同一芯片上形成的。
      此外,在上述OSD輸出單元中設(shè)有用于進行CLUT(彩色查找表)處理與γ校正處理等彩色變換處理的LUT(查找表)電路;在主視頻輸出單元306與子視頻輸出單元305中,根據(jù)需要設(shè)有通過數(shù)字微分分析進行像素間內(nèi)插的DDA(數(shù)字微分分析)電路;進而,在主視頻輸出單元306中設(shè)有DDA電路與兩個α合成電路。
      下面參看圖4說明具有如上所述結(jié)構(gòu)的視頻合成電路的工作。
      主視頻、子視頻、OSD數(shù)據(jù)分別從外部存儲單元301串行依次輸出。
      在主視頻1轉(zhuǎn)送期間403內(nèi),從外部存儲單元301通過轉(zhuǎn)送控制單元302將主視頻數(shù)據(jù)408轉(zhuǎn)送給內(nèi)部存儲單元303,作為主視頻1(411)存儲在內(nèi)部存儲電路303中。繼而在主視頻2轉(zhuǎn)送期間404中,從外部存儲單元301通過轉(zhuǎn)送控制單元302轉(zhuǎn)送在內(nèi)部存儲單元303中的主視頻數(shù)據(jù)408,進而轉(zhuǎn)送到主視頻輸出單元306處理,并作為主視頻濾波后的數(shù)據(jù)412存儲在內(nèi)存儲電路303中。
      然后,在子視頻轉(zhuǎn)送期間405中,將子視頻數(shù)據(jù)409從外部存儲單元301通過轉(zhuǎn)送控制單元302轉(zhuǎn)送到內(nèi)部存儲單元303中,進而,轉(zhuǎn)送到子視頻輸出單元305并進行處理,成為在內(nèi)部存儲電路303中存儲了被視頻處理了的主視頻和子視頻數(shù)據(jù)413的狀態(tài)。
      然后,在OSD轉(zhuǎn)送期間406內(nèi),將OSD顯示數(shù)據(jù)410從外部存儲單元301通過轉(zhuǎn)送控制單元302轉(zhuǎn)送到內(nèi)部存儲單元303中,進而轉(zhuǎn)送到OSD輸出單元304并進行處理,在后一級的視頻輸出單元307中,將OSD輸出單元304處理后的OSD顯示數(shù)據(jù)與先前經(jīng)過視頻處理的主視頻以及子視頻數(shù)據(jù)413進行合成,獲得最終的輸出數(shù)據(jù)414。
      上述電路的動作,最后可對應到作為以水平同步信號401為基準的畫面顯示速度的顯示期間402中進行處理。
      專利文獻1特開平11-352946號公報(第17頁,圖1)發(fā)明內(nèi)容在上述的已往的視頻合成電路中,需要有將來自所述OSD輸出單元304、子視頻輸出單元305與主視頻輸出單元306的三者的輸出進行α合成的復雜的視頻輸出單元307,而且為了在內(nèi)部存儲單元303上排列這些OSD顯示數(shù)據(jù)、子視頻與主視頻各層數(shù)據(jù),就有內(nèi)部存儲單元尺寸增大的問題。此外,在主視頻輸出單元306與子視頻輸出單元305中同時還設(shè)有DDA(數(shù)字微分分析)電路,因而有裝置總體尺寸增大的問題。還存在有OSD輸出單元、子視頻輸出單元與主視頻輸出單元都是為專用加入的,它們的電路部分難以進行功能變更這樣的問題。
      本發(fā)明就是為了解決上述問題而提出的,目的在于提供能縮小電路規(guī)模的視頻合成電路。
      為了解決上述問題,本發(fā)明的權(quán)利要求1的視頻合成電路是接收串行地依次輸入的多個視頻數(shù)據(jù),對規(guī)定的視頻數(shù)據(jù)進行規(guī)定的視頻處理,合成多個視頻數(shù)據(jù)并輸出的視頻合成電路,其特征在于具有串行地依次輸入多個視頻數(shù)據(jù),對該輸入的視頻數(shù)據(jù)進行規(guī)定的視頻處理,并輸出的視頻處理單元;合成從上述視頻處理電路輸出的多個視頻數(shù)據(jù)并輸出的視頻數(shù)據(jù)合成單元;存儲由上述視頻數(shù)據(jù)合成單元輸出的視頻數(shù)據(jù)的數(shù)據(jù)存儲單元;上述視頻數(shù)據(jù)合成單元除了合成從上述視頻處理電路輸出的多個視頻數(shù)據(jù)以外,還合成從上述數(shù)據(jù)存儲單元讀出視頻數(shù)據(jù)和從上述視頻處理單元輸出的視頻數(shù)據(jù)。
      本發(fā)明權(quán)利要求2所述的視頻合成電路是使權(quán)利要求1所述的視頻合成電路具備下述特征上述視頻處理單元、數(shù)據(jù)存儲單元、視頻數(shù)據(jù)合成單元形成在同一個芯片上。
      本發(fā)明權(quán)利要求3所述的視頻合成電路是使權(quán)利要求1所述的視頻合成電路具備下述特征上述串行地依次輸入的多個視頻數(shù)據(jù)是主視頻、子視頻以及作為和這些視頻同時顯示的附加信息的OSD視頻,上述視頻數(shù)據(jù)合成單元是具有α合成處理功能的電路。
      本發(fā)明權(quán)利要求4所述的視頻合成電路是使權(quán)利要求3所述的視頻合成電路具備下述特征在上述芯片外具有存儲上述串行地依次輸入的多個視頻數(shù)據(jù)的外部存儲單元,上述視頻數(shù)據(jù)合成單元讀出從上述外部存儲單元輸出的視頻數(shù)據(jù)和存儲在上述芯片內(nèi)的數(shù)據(jù)存儲單元中的已經(jīng)進行上述α合成處理后的視頻數(shù)據(jù),再次進行α合成處理。
      本發(fā)明權(quán)利要求5所述的視頻合成電路是使權(quán)利要求3所述的視頻合成電路具備下述特征具有上述α合成處理功能的視頻數(shù)據(jù)合成單元讀出從上述外部存儲器輸出的視頻數(shù)據(jù)和存儲在上述芯片內(nèi)的數(shù)據(jù)存儲單元的已經(jīng)進行上述α合成處理后的視頻數(shù)據(jù),進行垂直濾波處理。
      本發(fā)明權(quán)利要求6所述的視頻合成電路是使權(quán)利要求1所述的視頻合成電路具備下述特征上述視頻數(shù)據(jù)合成單元將下次從上述數(shù)據(jù)存儲單元讀出的視頻數(shù)據(jù)和由上述視頻處理單元輸出的視頻數(shù)據(jù)合成之后所得結(jié)果的視頻數(shù)據(jù),覆蓋到之前存儲在上述數(shù)據(jù)存儲單元中的視頻數(shù)據(jù)上。
      如上所述,根據(jù)本發(fā)明權(quán)利要求1所述的視頻合成電路,因為它是在接收串行地依次輸入的多個視頻數(shù)據(jù),對規(guī)定的視頻數(shù)據(jù)進行規(guī)定的視頻處理,合成多個視頻數(shù)據(jù)并輸出的視頻合成電路,其特征在于具有串行地依次輸入多個視頻數(shù)據(jù),對該輸入的視頻數(shù)據(jù)進行規(guī)定的視頻處理,并輸出的視頻處理單元;合成從上述視頻處理電路輸出的多個視頻數(shù)據(jù)并輸出的視頻數(shù)據(jù)合成單元;存儲由上述視頻數(shù)據(jù)合成單元輸出的視頻數(shù)據(jù)的數(shù)據(jù)存儲單元;上述視頻數(shù)據(jù)合成單元除了合成從上述視頻處理電路輸出的多個視頻數(shù)據(jù)以外,還合成從上述數(shù)據(jù)存儲單元讀出視頻數(shù)據(jù)和從上述視頻處理單元輸出的視頻數(shù)據(jù),從而能通過將視頻處理單元和視頻數(shù)據(jù)合成單元以及數(shù)據(jù)存儲單元當作一個電路,取得減小電路規(guī)模的效果。
      另外,根據(jù)本發(fā)明權(quán)利要求2的視頻合成電路,它是使在權(quán)利要求1的視頻合成電路中上述視頻處理單元、數(shù)據(jù)存儲單元與視頻數(shù)據(jù)合成單元三者構(gòu)成在同一芯片之上,因而可取得縮小電路規(guī)模的效果。
      另外,根據(jù)本發(fā)明權(quán)利要求3的視頻合成電路,因為在權(quán)利要求1所述的視頻合成電路中,上述串行地依次輸入的多個視頻數(shù)據(jù)是主視頻、子視頻以及作為和這些視頻同時顯示的附加信息的OSD視頻,上述視頻數(shù)據(jù)合成單元是具有α合成處理功能的電路。所以可以使一個α合成電路兼具有OSD顯示功能、子視頻顯示功能、主視頻顯示功能以及α合成功能,從而能取得縮小電路規(guī)模的效果。此外,通過具有使OSD輸出單元、子視頻輸出單元與主視頻輸出單元三者形成的一個整體,可得到以往在子視頻上能實現(xiàn),但是在OSD上不能實現(xiàn)的功能在現(xiàn)在即使在OSD上也能使用的效果。
      另外,根據(jù)本發(fā)明權(quán)利要求4的視頻合成電路,因為是使權(quán)利要求3所述的合成電路中在上述芯片外具有存儲上述串行地依次輸入的多個視頻數(shù)據(jù)的外部存儲單元,上述視頻數(shù)據(jù)合成單元讀出從上述外部存儲單元輸出的視頻數(shù)據(jù)和存儲在上述芯片內(nèi)的數(shù)據(jù)存儲單元中的已經(jīng)進行上述α合成處理后的視頻數(shù)據(jù),再次進行α合成處理,所以由于對內(nèi)部存儲單元進行了覆蓋使用,能取得減少內(nèi)部存儲單元使用量的效果。
      另外,根據(jù)本發(fā)明的權(quán)利要求5的視頻合成電路,因為是在權(quán)利要求3所述的視頻合成電路中,使具有上述α合成處理功能的視頻數(shù)據(jù)合成單元讀出從上述外部存儲器輸出的視頻數(shù)據(jù)和存儲在上述芯片內(nèi)的數(shù)據(jù)存儲單元的已經(jīng)進行上述α合成處理后的視頻數(shù)據(jù),進行垂直濾波處理,所以由于對內(nèi)部存儲單元進行了覆蓋使用,能取得減少內(nèi)部存儲單元使用量的效果。
      另外,根據(jù)本發(fā)明權(quán)利要求6的視頻合成電路,因為是在權(quán)利要求1所述的視頻合成電路中使上述視頻數(shù)據(jù)合成單元將下次從上述數(shù)據(jù)存儲單元讀出的視頻數(shù)據(jù)和由上述視頻處理單元輸出的視頻數(shù)據(jù)合成之后所得結(jié)果的視頻數(shù)據(jù),覆蓋到之前存儲在上述數(shù)據(jù)存儲單元中的視頻數(shù)據(jù)上,所以由于對內(nèi)部存儲單元進行了覆蓋使用,能取得減少內(nèi)部存儲單元使用量的效果。


      圖1是表示本發(fā)明實施方式1的視頻處理裝置(視頻合成電路)的結(jié)構(gòu)的方框圖。
      圖2是表示本發(fā)明實施方式1的視頻處理裝置的視頻處理電路的結(jié)構(gòu)的方框圖。
      圖3是表示以往的視頻處理裝置結(jié)構(gòu)的方框圖。
      圖4是用于說明本發(fā)明的實施方式1的視頻處理裝置的處理動作的圖。
      圖5是用于說明以往的視頻處理裝置的處理動作的圖。
      具體實施例方式
      (實施方式1)下面用圖1與2說明本發(fā)明的實施方式。
      圖1表示本發(fā)明實施方式1的視頻合成電路,圖1中,101為保持主視頻數(shù)據(jù)、子視頻數(shù)據(jù)與OSD顯示數(shù)據(jù)的設(shè)計在本視頻合成電路的外部的外部存儲單元。104為同樣保持主視頻數(shù)據(jù)、子視頻數(shù)據(jù)與OSD顯示數(shù)據(jù)的設(shè)計在本視頻合成電路內(nèi)的內(nèi)部存儲單元。102為控制從外部存儲單元101向內(nèi)部存儲單元104轉(zhuǎn)送數(shù)據(jù)的轉(zhuǎn)送控制單元;103為把由轉(zhuǎn)送控制單元102從外部存儲單元101讀出的視頻數(shù)據(jù)與從內(nèi)部存儲單元104讀出的視頻數(shù)據(jù)作為輸入,對這些視頻數(shù)據(jù)進行視頻處理的視頻處理電路。105為用于顯示從視頻處理電路103輸出的數(shù)據(jù)的例如可輸入數(shù)字信號的顯示器。在以上結(jié)構(gòu)中,轉(zhuǎn)送控制單元102,視頻處理電路103與內(nèi)部存儲單元104在同一芯片(LSI)上制成。
      下面參看圖4說明具有上述結(jié)構(gòu)的視頻合成電路的動作。
      首先,在主視頻1轉(zhuǎn)送期間403,存儲于外部存儲單元101中的主視頻1數(shù)據(jù)通過轉(zhuǎn)送控制單元102由視頻處理電路103處理,在內(nèi)部存儲單元104中作為主視頻1數(shù)據(jù)411存儲。其次,在主視頻2轉(zhuǎn)送期間404中,存儲于外部存儲單元101的主視頻2數(shù)據(jù)通過轉(zhuǎn)送控制單元102由視頻處理電路103處理,作為主視頻濾波后的數(shù)據(jù)412覆蓋數(shù)據(jù)411存儲在內(nèi)部存儲單元104中。
      然后,在子視頻轉(zhuǎn)送期間405上,存儲于外部存儲單元101中的子視頻數(shù)據(jù),通過轉(zhuǎn)送控制單元102與剛剛存儲到內(nèi)部存儲單元104中的數(shù)據(jù)(412)合在一起,由視頻處理電路103處理,作為主視頻和子視頻數(shù)據(jù)413覆蓋于數(shù)據(jù)412存儲在內(nèi)部存儲單元104中。
      然后在OSD轉(zhuǎn)送期間406上,存儲于外部存儲單元101的OSD數(shù)據(jù),通過轉(zhuǎn)送控制單元102,與剛剛存儲于內(nèi)部存儲單元104中的數(shù)據(jù)413合在一起,由視頻處理電路103處理,作為輸出視頻414覆蓋數(shù)據(jù)413存儲在內(nèi)部存儲單元104中。
      圖2表示上述視頻處理電路103的詳細結(jié)構(gòu),圖2中,201為外部存儲單元存取請求電路,它將請求對外部存儲單元101進行存取的外部存儲單元的請求信號202與指示其讀地址的外部存儲單元讀地址203,通過轉(zhuǎn)送控制單元102輸出給外部存儲單元101,由此從外部存儲單元101經(jīng)轉(zhuǎn)送控制單元102求得外部存儲單元的讀數(shù)據(jù)204。
      另外,上述外部存儲單元存取請求電路201將請求對內(nèi)部存儲單元104進行存取的請求信號205輸出給內(nèi)部存儲單元的讀接口(以下稱作I/F)206。
      內(nèi)部存儲單元的讀I/F206接收上述請求信號205,將內(nèi)部存儲單元的讀地址207輸出給內(nèi)部存儲單元104。由此從內(nèi)部存儲單元104獲得讀數(shù)據(jù)208。
      并串行變換電路209將來自內(nèi)部存儲單元讀I/F206的輸出208從并行數(shù)據(jù)變換為串行數(shù)據(jù),將視頻輸出210輸出給內(nèi)部存儲單元104。
      內(nèi)部存儲單元104將變換為該串行數(shù)據(jù)的視頻輸出作為本視頻合成電路的輸出,輸出到外部。
      選擇器211從由外部存儲單元存取請求電路201讀出的外部存儲單元讀數(shù)據(jù)204與由內(nèi)部存儲單元讀I/F206讀出的讀數(shù)據(jù)208兩者中選擇其一。
      移位電路212將選擇器211選擇的讀數(shù)據(jù)根據(jù)需要加工成以一個像素為單位的數(shù)據(jù)。
      DDA(數(shù)字微分分析)電路214根據(jù)需要通過數(shù)字微分分析進行像素間的內(nèi)插,對移位電路212所輸出的視頻數(shù)據(jù)在水平方向上進行擴大或縮小處理。
      移位電路213根據(jù)需要將內(nèi)部存儲單元讀I/F206所輸出的讀數(shù)據(jù)加工為以一個像素為單位的數(shù)據(jù)。
      LUT(查找表)電路215根據(jù)需要進行CLUT(彩色查找表)處理與γ校正處理等色變換處理。
      所謂CLUT處理是將OSD顯示數(shù)據(jù)這樣的由色號表示的視頻數(shù)據(jù)基于CLUT變換為色數(shù)據(jù)的處理。另外,γ校正處理也同樣是使用校正用的LUT進行。
      α合成電路216對DDA電路214的輸出與LUT215的輸出進行α合成。所謂α合成是基于作為表示透過率的信息α信息,使視頻相互重合的合成,在此雖然是基于規(guī)定的α信息將視頻相互進行合成,但也可使合成的視頻本身具有α信息。
      內(nèi)部存儲單元寫I/F217是通過內(nèi)部存儲單元寫地址218將作為α合成電路216的合成結(jié)果得到的寫數(shù)據(jù)219寫入內(nèi)部存儲單元104中。
      處理器220控制視頻處理電路103內(nèi)的各部分的動作。
      下面說明取上述結(jié)構(gòu)的視頻處理電路103的動作。
      首先由處理器220給外部存儲單元存取請求電路201以命令,將外部存儲單元的請求信號202與外部存儲單元的讀地址發(fā)送給轉(zhuǎn)送控制單元102。這樣一來,外部存儲單元的讀數(shù)據(jù)204便從轉(zhuǎn)送控制單元102返回。與此同時,請求信號205轉(zhuǎn)送給內(nèi)部存儲單元讀I/F206,并與該時刻一致發(fā)送內(nèi)部存儲單元的讀地址207。當發(fā)送該內(nèi)部存儲單元的讀地址207后,讀數(shù)據(jù)208便由內(nèi)部存儲單元104返回到內(nèi)部存儲單元的讀I/F206,返回的數(shù)據(jù)轉(zhuǎn)送給移位電路213,根據(jù)需要加工成以以一點為單位的數(shù)據(jù)。將已加工的數(shù)據(jù)轉(zhuǎn)送給LUT電路215,根據(jù)需要進行CLUT(彩色查找表)處理與γ校正處理等色變換處理。
      另一方面,外部存儲單元的讀數(shù)據(jù)204通過外部存儲單元的存取請求電路201,經(jīng)選擇電路211轉(zhuǎn)送給移位電路212,根據(jù)需要加工成以一點為單位的數(shù)據(jù)。已加工的數(shù)據(jù)通過DDA(數(shù)字微分分析)電路214進行水平方向的擴大或縮小處理,由α合成電路216將DDA電路214的輸出與LUT電路215的輸出進行α合成。α合成的結(jié)果輸入內(nèi)部存儲單元的寫I/F217,由內(nèi)部存儲單元的寫地址218與內(nèi)部存儲單元的寫數(shù)據(jù)219將上述處理結(jié)果寫入內(nèi)部存儲單元104。
      在上述α合成電路216中,除進行α合成處理外,通過讀入同一畫面上兩水平行也能進行垂直濾波處理。例如將主視頻的兩行分別作為該α合成處理的各個輸入進行讀取,通過由α合成電路216進行處理,能夠施加垂直濾波。
      另外,在處理內(nèi)部存儲單元104中存儲的兩種數(shù)據(jù)時,由處理器220讀出的定時提供給內(nèi)部存儲單元讀I/F206,對內(nèi)部存儲單元104提供內(nèi)部存儲單元的讀地址207。由此,讀數(shù)據(jù)208從內(nèi)部存儲單元104返回,將兩類內(nèi)部存儲單元104的數(shù)據(jù)讀入內(nèi)部存儲單元讀I/F206中。一方面,通過選擇電路211轉(zhuǎn)送給移位電路212,根據(jù)需要加工成以一點為單位的數(shù)據(jù),通過DDA電路214進行水平方向的擴大、縮小處理。另一方面,轉(zhuǎn)送給移位電路213,根據(jù)需要加工成以一點為單位的數(shù)據(jù),轉(zhuǎn)送給LUT電路215,并根據(jù)需要進行CLUT處理與γ校正等。將DDA電路214的輸出與LUT電路215的輸出,輸入到α合成電路進行α合成。將經(jīng)α合成的數(shù)據(jù)轉(zhuǎn)送給內(nèi)部存儲單元寫I/F217,由內(nèi)部存儲單元的寫地址218與內(nèi)部存儲單元的寫數(shù)據(jù)219轉(zhuǎn)送給內(nèi)部存儲單元104。在處理內(nèi)部存儲單元104中存儲的數(shù)據(jù),并且在不需要處理前的數(shù)據(jù)時,通過將處理后的數(shù)據(jù)覆蓋到處理前的數(shù)據(jù)上,可在此視頻合成電路中縮減必需的內(nèi)部存儲單元的容量。
      最后,內(nèi)部存儲單元104中存儲的最終輸出數(shù)據(jù)使用內(nèi)部存儲單元的讀地址207,通過讀數(shù)據(jù)208轉(zhuǎn)送給內(nèi)部存儲單元讀I/F206。將被轉(zhuǎn)送的數(shù)據(jù)轉(zhuǎn)送給并串行變換電路209,并作為視頻輸出201輸出。
      在這樣的實施方式1的視頻合成電路中,因為采用了兼具OSD顯示功能,子視頻顯示功能、主視頻顯示功能與α合成功能的視頻處理電路103,進行合成外部存儲單元101的數(shù)據(jù)與內(nèi)部存儲單元104的數(shù)據(jù)的視頻合成處理,并反復將此處理結(jié)果寫入內(nèi)部存儲單元104,所以能形成一個兼具OSD顯示功能、子視頻顯示功能、主視頻顯示功能與α合成功能的α合成電路,可減小電路規(guī)模。此外,通過具有使OSD輸出單元、子視頻輸出單元與主視頻輸出單元形成為一個整體,過去為子視頻時可實現(xiàn)而為OSD不能實現(xiàn)的縮小、放大等處理,現(xiàn)在即使是OSD也可實現(xiàn)。進而,通過進行上述的數(shù)據(jù)覆蓋寫能進一步減少內(nèi)部存儲單元的使用量,再有,通過用上述視頻處理電路借助其α合成功能可對外部存儲單元的數(shù)據(jù)與內(nèi)部存儲單元的數(shù)據(jù)進行垂直濾波處理,因而能把α合成電路用作濾波電路,可得到進一步縮小電路規(guī)模的效果。
      另外,與過去相比,可每個具有DDA電路與α合成電路,因而能把這些電路的個數(shù)減半,可謀求更進一步減小電路規(guī)模。
      工業(yè)實用性根據(jù)本發(fā)明的視頻處理裝置,通過將視頻處理單元、視頻數(shù)據(jù)合成單元與數(shù)據(jù)存儲單元形成為一個電路,具有減小電路規(guī)模的效果,有益于裝置小型化。
      權(quán)利要求
      1.一種接收串行地依次輸入的多個視頻數(shù)據(jù),對規(guī)定的視頻數(shù)據(jù)進行規(guī)定的視頻處理,合成多個視頻數(shù)據(jù)并輸出的視頻合成電路,其特征在于具有串行地依次輸入多個視頻數(shù)據(jù),對該輸入的視頻數(shù)據(jù)進行規(guī)定的視頻處理,并輸出的視頻處理單元;合成從上述視頻處理電路輸出的多個視頻數(shù)據(jù)并輸出的視頻數(shù)據(jù)合成單元;存儲由上述視頻數(shù)據(jù)合成單元輸出的視頻數(shù)據(jù)的數(shù)據(jù)存儲單元;上述視頻數(shù)據(jù)合成單元除了合成從上述視頻處理電路輸出的多個視頻數(shù)據(jù)以外,還合成從上述數(shù)據(jù)存儲單元讀出視頻數(shù)據(jù)和從上述視頻處理單元輸出的視頻數(shù)據(jù)。
      2.如權(quán)利要求1所述的視頻合成電路,其特征在于上述視頻處理單元、數(shù)據(jù)存儲單元、視頻數(shù)據(jù)合成單元形成在同一個芯片上。
      3.如權(quán)利要求1所述的視頻合成電路,其特征在于上述串行地依次輸入的多個視頻數(shù)據(jù)是主視頻、子視頻以及作為和這些視頻同時顯示的附加信息的OSD視頻,上述視頻數(shù)據(jù)合成單元是具有α合成處理功能的電路。
      4.如權(quán)利要求3所述的視頻合成電路,其特征在于在上述芯片外具有存儲上述串行地依次輸入的多個視頻數(shù)據(jù)的外部存儲單元,上述視頻數(shù)據(jù)合成單元讀出從上述外部存儲單元輸出的視頻數(shù)據(jù)和存儲在上述芯片內(nèi)的數(shù)據(jù)存儲單元中的已經(jīng)進行上述α合成處理后的視頻數(shù)據(jù),再次進行α合成處理。
      5.如權(quán)利要求3所述的視頻合成電路,其特征在于具有上述α合成處理功能的視頻數(shù)據(jù)合成單元讀出從上述外部存儲器輸出的視頻數(shù)據(jù)和存儲在上述芯片內(nèi)的數(shù)據(jù)存儲單元的已經(jīng)進行上述α合成處理后的視頻數(shù)據(jù),進行垂直濾波處理。
      6.如權(quán)利要求1所述的視頻合成電路,其特征在于上述視頻數(shù)據(jù)合成單元將下次從上述數(shù)據(jù)存儲單元讀出的視頻數(shù)據(jù)和由上述視頻處理單元輸出的視頻數(shù)據(jù)合成之后所得結(jié)果的視頻數(shù)據(jù),覆蓋到之前存儲在上述數(shù)據(jù)存儲單元中的視頻數(shù)據(jù)上。
      全文摘要
      在過去重復進行OSD顯示、子視頻顯示與主視頻顯示的視頻合成電路中,需有進行這三種顯示合成的復雜的視頻輸出單元,且由于在內(nèi)部存儲單元上配置各顯示層的數(shù)據(jù),所以存儲器的容量增大。此外,OSD輸出單元、子視頻輸出單元、主視頻輸出單元是作為專用被加入,難以變更功能。本發(fā)明在視頻合成電路中在從外部存儲單元(101)向此視頻合成電路轉(zhuǎn)送數(shù)據(jù)時,采用兼具OSD輸出單元、子視頻輸出單元、主視頻輸出單元與α合成這四種功能的視頻處理電路(103),通過進行與內(nèi)部存儲單元(104)中數(shù)據(jù)的垂直濾波處理,將數(shù)據(jù)覆蓋到內(nèi)部存儲單元(204)進行顯示。
      文檔編號H04N5/45GK1871636SQ20048000843
      公開日2006年11月29日 申請日期2004年4月1日 優(yōu)先權(quán)日2003年4月1日
      發(fā)明者川村信 申請人:松下電器產(chǎn)業(yè)株式會社
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1